]> git.zerfleddert.de Git - proxmark3-svn/commitdiff
Rename at91sam7s512.h for case sensitive filesystems
authorhenryk@ploetzli.ch <henryk@ploetzli.ch@ef4ab9da-24cd-11de-8aaa-f3a34680c41f>
Mon, 28 Sep 2009 11:29:17 +0000 (11:29 +0000)
committerhenryk@ploetzli.ch <henryk@ploetzli.ch@ef4ab9da-24cd-11de-8aaa-f3a34680c41f>
Mon, 28 Sep 2009 11:29:17 +0000 (11:29 +0000)
include/AT91SAM7S512.h [deleted file]
include/at91sam7s512.h [new file with mode: 0644]

diff --git a/include/AT91SAM7S512.h b/include/AT91SAM7S512.h
deleted file mode 100644 (file)
index 6049eb2..0000000
+++ /dev/null
@@ -1,2296 +0,0 @@
-//  ----------------------------------------------------------------------------\r
-//          ATMEL Microcontroller Software Support  -  ROUSSET  -\r
-//  ----------------------------------------------------------------------------\r
-//  Copyright (c) 2006, Atmel Corporation\r
-//\r
-//  All rights reserved.\r
-//\r
-//  Redistribution and use in source and binary forms, with or without\r
-//  modification, are permitted provided that the following conditions are met:\r
-//\r
-//  - Redistributions of source code must retain the above copyright notice,\r
-//  this list of conditions and the disclaimer below.\r
-//\r
-//  Atmel's name may not be used to endorse or promote products derived from\r
-//  this software without specific prior written permission.\r
-//\r
-//  DISCLAIMER:  THIS SOFTWARE IS PROVIDED BY ATMEL "AS IS" AND ANY EXPRESS OR\r
-//  IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES OF\r
-//  MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT ARE\r
-//  DISCLAIMED. IN NO EVENT SHALL ATMEL BE LIABLE FOR ANY DIRECT, INDIRECT,\r
-//  INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT\r
-//  LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA,\r
-//  OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF\r
-//  LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING\r
-//  NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE,\r
-//  EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.\r
-//  ----------------------------------------------------------------------------\r
-// File Name           : AT91SAM7S512.h\r
-// Object              : AT91SAM7S512 definitions\r
-// Generated           : AT91 SW Application Group  07/07/2008 (16:13:20)\r
-//\r
-// CVS Reference       : /AT91SAM7S512.pl/1.6/Wed Aug 30 14:08:44 2006//\r
-// CVS Reference       : /SYS_SAM7S.pl/1.2/Thu Feb  3 10:47:39 2005//\r
-// CVS Reference       : /MC_SAM7SE.pl/1.10/Thu Feb 16 16:35:28 2006//\r
-// CVS Reference       : /PMC_SAM7S_USB.pl/1.4/Tue Feb  8 14:00:19 2005//\r
-// CVS Reference       : /RSTC_SAM7S.pl/1.2/Wed Jul 13 15:25:17 2005//\r
-// CVS Reference       : /UDP_4ept.pl/1.1/Thu Aug  3 12:26:00 2006//\r
-// CVS Reference       : /PWM_SAM7S.pl/1.1/Tue May 10 12:38:54 2005//\r
-// CVS Reference       : /AIC_6075B.pl/1.3/Fri May 20 14:21:42 2005//\r
-// CVS Reference       : /PIO_6057A.pl/1.2/Thu Feb  3 10:29:42 2005//\r
-// CVS Reference       : /RTTC_6081A.pl/1.2/Thu Nov  4 13:57:22 2004//\r
-// CVS Reference       : /PITC_6079A.pl/1.2/Thu Nov  4 13:56:22 2004//\r
-// CVS Reference       : /WDTC_6080A.pl/1.3/Thu Nov  4 13:58:52 2004//\r
-// CVS Reference       : /VREG_6085B.pl/1.1/Tue Feb  1 16:40:38 2005//\r
-// CVS Reference       : /PDC_6074C.pl/1.2/Thu Feb  3 09:02:11 2005//\r
-// CVS Reference       : /DBGU_6059D.pl/1.1/Mon Jan 31 13:54:41 2005//\r
-// CVS Reference       : /SPI_6088D.pl/1.3/Fri May 20 14:23:02 2005//\r
-// CVS Reference       : /US_6089C.pl/1.1/Mon Jan 31 13:56:02 2005//\r
-// CVS Reference       : /SSC_6078A.pl/1.1/Tue Jul 13 07:10:41 2004//\r
-// CVS Reference       : /TWI_6061A.pl/1.2/Fri Oct 27 11:40:48 2006//\r
-// CVS Reference       : /TC_6082A.pl/1.7/Wed Mar  9 16:31:51 2005//\r
-// CVS Reference       : /ADC_6051C.pl/1.1/Mon Jan 31 13:12:40 2005//\r
-// CVS Reference       : /EBI_SAM7SE512.pl/1.22/Fri Nov 18 17:47:47 2005//\r
-// CVS Reference       : /SMC_1783A.pl/1.4/Thu Feb  3 10:30:06 2005//\r
-// CVS Reference       : /SDRC_SAM7SE512.pl/1.7/Fri Jul  8 07:50:18 2005//\r
-// CVS Reference       : /HECC_SAM7SE512.pl/1.8/Tue Jul 12 06:31:42 2005//\r
-//  ----------------------------------------------------------------------------\r
-\r
-#ifndef AT91SAM7S512_H\r
-#define AT91SAM7S512_H\r
-\r
-#ifndef __ASSEMBLY__\r
-typedef volatile unsigned int AT91_REG;// Hardware register definition\r
-#define AT91_CAST(a) (a)\r
-#else\r
-#define AT91_CAST(a)\r
-#endif\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR System Peripherals\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_SYS {\r
-       AT91_REG         AIC_SMR[32];   // Source Mode Register\r
-       AT91_REG         AIC_SVR[32];   // Source Vector Register\r
-       AT91_REG         AIC_IVR;       // IRQ Vector Register\r
-       AT91_REG         AIC_FVR;       // FIQ Vector Register\r
-       AT91_REG         AIC_ISR;       // Interrupt Status Register\r
-       AT91_REG         AIC_IPR;       // Interrupt Pending Register\r
-       AT91_REG         AIC_IMR;       // Interrupt Mask Register\r
-       AT91_REG         AIC_CISR;      // Core Interrupt Status Register\r
-       AT91_REG         Reserved0[2];  //\r
-       AT91_REG         AIC_IECR;      // Interrupt Enable Command Register\r
-       AT91_REG         AIC_IDCR;      // Interrupt Disable Command Register\r
-       AT91_REG         AIC_ICCR;      // Interrupt Clear Command Register\r
-       AT91_REG         AIC_ISCR;      // Interrupt Set Command Register\r
-       AT91_REG         AIC_EOICR;     // End of Interrupt Command Register\r
-       AT91_REG         AIC_SPU;       // Spurious Vector Register\r
-       AT91_REG         AIC_DCR;       // Debug Control Register (Protect)\r
-       AT91_REG         Reserved1[1];  //\r
-       AT91_REG         AIC_FFER;      // Fast Forcing Enable Register\r
-       AT91_REG         AIC_FFDR;      // Fast Forcing Disable Register\r
-       AT91_REG         AIC_FFSR;      // Fast Forcing Status Register\r
-       AT91_REG         Reserved2[45];         //\r
-       AT91_REG         DBGU_CR;       // Control Register\r
-       AT91_REG         DBGU_MR;       // Mode Register\r
-       AT91_REG         DBGU_IER;      // Interrupt Enable Register\r
-       AT91_REG         DBGU_IDR;      // Interrupt Disable Register\r
-       AT91_REG         DBGU_IMR;      // Interrupt Mask Register\r
-       AT91_REG         DBGU_CSR;      // Channel Status Register\r
-       AT91_REG         DBGU_RHR;      // Receiver Holding Register\r
-       AT91_REG         DBGU_THR;      // Transmitter Holding Register\r
-       AT91_REG         DBGU_BRGR;     // Baud Rate Generator Register\r
-       AT91_REG         Reserved3[7];  //\r
-       AT91_REG         DBGU_CIDR;     // Chip ID Register\r
-       AT91_REG         DBGU_EXID;     // Chip ID Extension Register\r
-       AT91_REG         DBGU_FNTR;     // Force NTRST Register\r
-       AT91_REG         Reserved4[45];         //\r
-       AT91_REG         DBGU_RPR;      // Receive Pointer Register\r
-       AT91_REG         DBGU_RCR;      // Receive Counter Register\r
-       AT91_REG         DBGU_TPR;      // Transmit Pointer Register\r
-       AT91_REG         DBGU_TCR;      // Transmit Counter Register\r
-       AT91_REG         DBGU_RNPR;     // Receive Next Pointer Register\r
-       AT91_REG         DBGU_RNCR;     // Receive Next Counter Register\r
-       AT91_REG         DBGU_TNPR;     // Transmit Next Pointer Register\r
-       AT91_REG         DBGU_TNCR;     // Transmit Next Counter Register\r
-       AT91_REG         DBGU_PTCR;     // PDC Transfer Control Register\r
-       AT91_REG         DBGU_PTSR;     // PDC Transfer Status Register\r
-       AT91_REG         Reserved5[54];         //\r
-       AT91_REG         PIOA_PER;      // PIO Enable Register\r
-       AT91_REG         PIOA_PDR;      // PIO Disable Register\r
-       AT91_REG         PIOA_PSR;      // PIO Status Register\r
-       AT91_REG         Reserved6[1];  //\r
-       AT91_REG         PIOA_OER;      // Output Enable Register\r
-       AT91_REG         PIOA_ODR;      // Output Disable Registerr\r
-       AT91_REG         PIOA_OSR;      // Output Status Register\r
-       AT91_REG         Reserved7[1];  //\r
-       AT91_REG         PIOA_IFER;     // Input Filter Enable Register\r
-       AT91_REG         PIOA_IFDR;     // Input Filter Disable Register\r
-       AT91_REG         PIOA_IFSR;     // Input Filter Status Register\r
-       AT91_REG         Reserved8[1];  //\r
-       AT91_REG         PIOA_SODR;     // Set Output Data Register\r
-       AT91_REG         PIOA_CODR;     // Clear Output Data Register\r
-       AT91_REG         PIOA_ODSR;     // Output Data Status Register\r
-       AT91_REG         PIOA_PDSR;     // Pin Data Status Register\r
-       AT91_REG         PIOA_IER;      // Interrupt Enable Register\r
-       AT91_REG         PIOA_IDR;      // Interrupt Disable Register\r
-       AT91_REG         PIOA_IMR;      // Interrupt Mask Register\r
-       AT91_REG         PIOA_ISR;      // Interrupt Status Register\r
-       AT91_REG         PIOA_MDER;     // Multi-driver Enable Register\r
-       AT91_REG         PIOA_MDDR;     // Multi-driver Disable Register\r
-       AT91_REG         PIOA_MDSR;     // Multi-driver Status Register\r
-       AT91_REG         Reserved9[1];  //\r
-       AT91_REG         PIOA_PPUDR;    // Pull-up Disable Register\r
-       AT91_REG         PIOA_PPUER;    // Pull-up Enable Register\r
-       AT91_REG         PIOA_PPUSR;    // Pull-up Status Register\r
-       AT91_REG         Reserved10[1];         //\r
-       AT91_REG         PIOA_ASR;      // Select A Register\r
-       AT91_REG         PIOA_BSR;      // Select B Register\r
-       AT91_REG         PIOA_ABSR;     // AB Select Status Register\r
-       AT91_REG         Reserved11[9];         //\r
-       AT91_REG         PIOA_OWER;     // Output Write Enable Register\r
-       AT91_REG         PIOA_OWDR;     // Output Write Disable Register\r
-       AT91_REG         PIOA_OWSR;     // Output Write Status Register\r
-       AT91_REG         Reserved12[469];       //\r
-       AT91_REG         PMC_SCER;      // System Clock Enable Register\r
-       AT91_REG         PMC_SCDR;      // System Clock Disable Register\r
-       AT91_REG         PMC_SCSR;      // System Clock Status Register\r
-       AT91_REG         Reserved13[1];         //\r
-       AT91_REG         PMC_PCER;      // Peripheral Clock Enable Register\r
-       AT91_REG         PMC_PCDR;      // Peripheral Clock Disable Register\r
-       AT91_REG         PMC_PCSR;      // Peripheral Clock Status Register\r
-       AT91_REG         Reserved14[1];         //\r
-       AT91_REG         PMC_MOR;       // Main Oscillator Register\r
-       AT91_REG         PMC_MCFR;      // Main Clock  Frequency Register\r
-       AT91_REG         Reserved15[1];         //\r
-       AT91_REG         PMC_PLLR;      // PLL Register\r
-       AT91_REG         PMC_MCKR;      // Master Clock Register\r
-       AT91_REG         Reserved16[3];         //\r
-       AT91_REG         PMC_PCKR[3];   // Programmable Clock Register\r
-       AT91_REG         Reserved17[5];         //\r
-       AT91_REG         PMC_IER;       // Interrupt Enable Register\r
-       AT91_REG         PMC_IDR;       // Interrupt Disable Register\r
-       AT91_REG         PMC_SR;        // Status Register\r
-       AT91_REG         PMC_IMR;       // Interrupt Mask Register\r
-       AT91_REG         Reserved18[36];        //\r
-       AT91_REG         RSTC_RCR;      // Reset Control Register\r
-       AT91_REG         RSTC_RSR;      // Reset Status Register\r
-       AT91_REG         RSTC_RMR;      // Reset Mode Register\r
-       AT91_REG         Reserved19[5];         //\r
-       AT91_REG         RTTC_RTMR;     // Real-time Mode Register\r
-       AT91_REG         RTTC_RTAR;     // Real-time Alarm Register\r
-       AT91_REG         RTTC_RTVR;     // Real-time Value Register\r
-       AT91_REG         RTTC_RTSR;     // Real-time Status Register\r
-       AT91_REG         PITC_PIMR;     // Period Interval Mode Register\r
-       AT91_REG         PITC_PISR;     // Period Interval Status Register\r
-       AT91_REG         PITC_PIVR;     // Period Interval Value Register\r
-       AT91_REG         PITC_PIIR;     // Period Interval Image Register\r
-       AT91_REG         WDTC_WDCR;     // Watchdog Control Register\r
-       AT91_REG         WDTC_WDMR;     // Watchdog Mode Register\r
-       AT91_REG         WDTC_WDSR;     // Watchdog Status Register\r
-       AT91_REG         Reserved20[5];         //\r
-       AT91_REG         VREG_MR;       // Voltage Regulator Mode Register\r
-} AT91S_SYS, *AT91PS_SYS;\r
-#else\r
-\r
-#endif\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Advanced Interrupt Controller\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_AIC {\r
-       AT91_REG         AIC_SMR[32];   // Source Mode Register\r
-       AT91_REG         AIC_SVR[32];   // Source Vector Register\r
-       AT91_REG         AIC_IVR;       // IRQ Vector Register\r
-       AT91_REG         AIC_FVR;       // FIQ Vector Register\r
-       AT91_REG         AIC_ISR;       // Interrupt Status Register\r
-       AT91_REG         AIC_IPR;       // Interrupt Pending Register\r
-       AT91_REG         AIC_IMR;       // Interrupt Mask Register\r
-       AT91_REG         AIC_CISR;      // Core Interrupt Status Register\r
-       AT91_REG         Reserved0[2];  //\r
-       AT91_REG         AIC_IECR;      // Interrupt Enable Command Register\r
-       AT91_REG         AIC_IDCR;      // Interrupt Disable Command Register\r
-       AT91_REG         AIC_ICCR;      // Interrupt Clear Command Register\r
-       AT91_REG         AIC_ISCR;      // Interrupt Set Command Register\r
-       AT91_REG         AIC_EOICR;     // End of Interrupt Command Register\r
-       AT91_REG         AIC_SPU;       // Spurious Vector Register\r
-       AT91_REG         AIC_DCR;       // Debug Control Register (Protect)\r
-       AT91_REG         Reserved1[1];  //\r
-       AT91_REG         AIC_FFER;      // Fast Forcing Enable Register\r
-       AT91_REG         AIC_FFDR;      // Fast Forcing Disable Register\r
-       AT91_REG         AIC_FFSR;      // Fast Forcing Status Register\r
-} AT91S_AIC, *AT91PS_AIC;\r
-#else\r
-#define AIC_SMR         (AT91_CAST(AT91_REG *)         0x00000000) // (AIC_SMR) Source Mode Register\r
-#define AIC_SVR         (AT91_CAST(AT91_REG *)         0x00000080) // (AIC_SVR) Source Vector Register\r
-#define AIC_IVR         (AT91_CAST(AT91_REG *)         0x00000100) // (AIC_IVR) IRQ Vector Register\r
-#define AIC_FVR         (AT91_CAST(AT91_REG *)         0x00000104) // (AIC_FVR) FIQ Vector Register\r
-#define AIC_ISR         (AT91_CAST(AT91_REG *)         0x00000108) // (AIC_ISR) Interrupt Status Register\r
-#define AIC_IPR         (AT91_CAST(AT91_REG *)         0x0000010C) // (AIC_IPR) Interrupt Pending Register\r
-#define AIC_IMR         (AT91_CAST(AT91_REG *)         0x00000110) // (AIC_IMR) Interrupt Mask Register\r
-#define AIC_CISR        (AT91_CAST(AT91_REG *)         0x00000114) // (AIC_CISR) Core Interrupt Status Register\r
-#define AIC_IECR        (AT91_CAST(AT91_REG *)         0x00000120) // (AIC_IECR) Interrupt Enable Command Register\r
-#define AIC_IDCR        (AT91_CAST(AT91_REG *)         0x00000124) // (AIC_IDCR) Interrupt Disable Command Register\r
-#define AIC_ICCR        (AT91_CAST(AT91_REG *)         0x00000128) // (AIC_ICCR) Interrupt Clear Command Register\r
-#define AIC_ISCR        (AT91_CAST(AT91_REG *)         0x0000012C) // (AIC_ISCR) Interrupt Set Command Register\r
-#define AIC_EOICR       (AT91_CAST(AT91_REG *)         0x00000130) // (AIC_EOICR) End of Interrupt Command Register\r
-#define AIC_SPU         (AT91_CAST(AT91_REG *)         0x00000134) // (AIC_SPU) Spurious Vector Register\r
-#define AIC_DCR         (AT91_CAST(AT91_REG *)         0x00000138) // (AIC_DCR) Debug Control Register (Protect)\r
-#define AIC_FFER        (AT91_CAST(AT91_REG *)         0x00000140) // (AIC_FFER) Fast Forcing Enable Register\r
-#define AIC_FFDR        (AT91_CAST(AT91_REG *)         0x00000144) // (AIC_FFDR) Fast Forcing Disable Register\r
-#define AIC_FFSR        (AT91_CAST(AT91_REG *)         0x00000148) // (AIC_FFSR) Fast Forcing Status Register\r
-\r
-#endif\r
-// -------- AIC_SMR : (AIC Offset: 0x0) Control Register --------\r
-#define AT91C_AIC_PRIOR       (0x7 <<  0) // (AIC) Priority Level\r
-#define        AT91C_AIC_PRIOR_LOWEST               (0x0) // (AIC) Lowest priority level\r
-#define        AT91C_AIC_PRIOR_HIGHEST              (0x7) // (AIC) Highest priority level\r
-#define AT91C_AIC_SRCTYPE     (0x3 <<  5) // (AIC) Interrupt Source Type\r
-#define        AT91C_AIC_SRCTYPE_INT_HIGH_LEVEL       (0x0 <<  5) // (AIC) Internal Sources Code Label High-level Sensitive\r
-#define        AT91C_AIC_SRCTYPE_EXT_LOW_LEVEL        (0x0 <<  5) // (AIC) External Sources Code Label Low-level Sensitive\r
-#define        AT91C_AIC_SRCTYPE_INT_POSITIVE_EDGE    (0x1 <<  5) // (AIC) Internal Sources Code Label Positive Edge triggered\r
-#define        AT91C_AIC_SRCTYPE_EXT_NEGATIVE_EDGE    (0x1 <<  5) // (AIC) External Sources Code Label Negative Edge triggered\r
-#define        AT91C_AIC_SRCTYPE_HIGH_LEVEL           (0x2 <<  5) // (AIC) Internal Or External Sources Code Label High-level Sensitive\r
-#define        AT91C_AIC_SRCTYPE_POSITIVE_EDGE        (0x3 <<  5) // (AIC) Internal Or External Sources Code Label Positive Edge triggered\r
-// -------- AIC_CISR : (AIC Offset: 0x114) AIC Core Interrupt Status Register --------\r
-#define AT91C_AIC_NFIQ        (0x1 <<  0) // (AIC) NFIQ Status\r
-#define AT91C_AIC_NIRQ        (0x1 <<  1) // (AIC) NIRQ Status\r
-// -------- AIC_DCR : (AIC Offset: 0x138) AIC Debug Control Register (Protect) --------\r
-#define AT91C_AIC_DCR_PROT    (0x1 <<  0) // (AIC) Protection Mode\r
-#define AT91C_AIC_DCR_GMSK    (0x1 <<  1) // (AIC) General Mask\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Peripheral DMA Controller\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_PDC {\r
-       AT91_REG         PDC_RPR;       // Receive Pointer Register\r
-       AT91_REG         PDC_RCR;       // Receive Counter Register\r
-       AT91_REG         PDC_TPR;       // Transmit Pointer Register\r
-       AT91_REG         PDC_TCR;       // Transmit Counter Register\r
-       AT91_REG         PDC_RNPR;      // Receive Next Pointer Register\r
-       AT91_REG         PDC_RNCR;      // Receive Next Counter Register\r
-       AT91_REG         PDC_TNPR;      // Transmit Next Pointer Register\r
-       AT91_REG         PDC_TNCR;      // Transmit Next Counter Register\r
-       AT91_REG         PDC_PTCR;      // PDC Transfer Control Register\r
-       AT91_REG         PDC_PTSR;      // PDC Transfer Status Register\r
-} AT91S_PDC, *AT91PS_PDC;\r
-#else\r
-#define PDC_RPR         (AT91_CAST(AT91_REG *)         0x00000000) // (PDC_RPR) Receive Pointer Register\r
-#define PDC_RCR         (AT91_CAST(AT91_REG *)         0x00000004) // (PDC_RCR) Receive Counter Register\r
-#define PDC_TPR         (AT91_CAST(AT91_REG *)         0x00000008) // (PDC_TPR) Transmit Pointer Register\r
-#define PDC_TCR         (AT91_CAST(AT91_REG *)         0x0000000C) // (PDC_TCR) Transmit Counter Register\r
-#define PDC_RNPR        (AT91_CAST(AT91_REG *)         0x00000010) // (PDC_RNPR) Receive Next Pointer Register\r
-#define PDC_RNCR        (AT91_CAST(AT91_REG *)         0x00000014) // (PDC_RNCR) Receive Next Counter Register\r
-#define PDC_TNPR        (AT91_CAST(AT91_REG *)         0x00000018) // (PDC_TNPR) Transmit Next Pointer Register\r
-#define PDC_TNCR        (AT91_CAST(AT91_REG *)         0x0000001C) // (PDC_TNCR) Transmit Next Counter Register\r
-#define PDC_PTCR        (AT91_CAST(AT91_REG *)         0x00000020) // (PDC_PTCR) PDC Transfer Control Register\r
-#define PDC_PTSR        (AT91_CAST(AT91_REG *)         0x00000024) // (PDC_PTSR) PDC Transfer Status Register\r
-\r
-#endif\r
-// -------- PDC_PTCR : (PDC Offset: 0x20) PDC Transfer Control Register --------\r
-#define AT91C_PDC_RXTEN       (0x1 <<  0) // (PDC) Receiver Transfer Enable\r
-#define AT91C_PDC_RXTDIS      (0x1 <<  1) // (PDC) Receiver Transfer Disable\r
-#define AT91C_PDC_TXTEN       (0x1 <<  8) // (PDC) Transmitter Transfer Enable\r
-#define AT91C_PDC_TXTDIS      (0x1 <<  9) // (PDC) Transmitter Transfer Disable\r
-// -------- PDC_PTSR : (PDC Offset: 0x24) PDC Transfer Status Register --------\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Debug Unit\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_DBGU {\r
-       AT91_REG         DBGU_CR;       // Control Register\r
-       AT91_REG         DBGU_MR;       // Mode Register\r
-       AT91_REG         DBGU_IER;      // Interrupt Enable Register\r
-       AT91_REG         DBGU_IDR;      // Interrupt Disable Register\r
-       AT91_REG         DBGU_IMR;      // Interrupt Mask Register\r
-       AT91_REG         DBGU_CSR;      // Channel Status Register\r
-       AT91_REG         DBGU_RHR;      // Receiver Holding Register\r
-       AT91_REG         DBGU_THR;      // Transmitter Holding Register\r
-       AT91_REG         DBGU_BRGR;     // Baud Rate Generator Register\r
-       AT91_REG         Reserved0[7];  //\r
-       AT91_REG         DBGU_CIDR;     // Chip ID Register\r
-       AT91_REG         DBGU_EXID;     // Chip ID Extension Register\r
-       AT91_REG         DBGU_FNTR;     // Force NTRST Register\r
-       AT91_REG         Reserved1[45];         //\r
-       AT91_REG         DBGU_RPR;      // Receive Pointer Register\r
-       AT91_REG         DBGU_RCR;      // Receive Counter Register\r
-       AT91_REG         DBGU_TPR;      // Transmit Pointer Register\r
-       AT91_REG         DBGU_TCR;      // Transmit Counter Register\r
-       AT91_REG         DBGU_RNPR;     // Receive Next Pointer Register\r
-       AT91_REG         DBGU_RNCR;     // Receive Next Counter Register\r
-       AT91_REG         DBGU_TNPR;     // Transmit Next Pointer Register\r
-       AT91_REG         DBGU_TNCR;     // Transmit Next Counter Register\r
-       AT91_REG         DBGU_PTCR;     // PDC Transfer Control Register\r
-       AT91_REG         DBGU_PTSR;     // PDC Transfer Status Register\r
-} AT91S_DBGU, *AT91PS_DBGU;\r
-#else\r
-#define DBGU_CR         (AT91_CAST(AT91_REG *)         0x00000000) // (DBGU_CR) Control Register\r
-#define DBGU_MR         (AT91_CAST(AT91_REG *)         0x00000004) // (DBGU_MR) Mode Register\r
-#define DBGU_IER        (AT91_CAST(AT91_REG *)         0x00000008) // (DBGU_IER) Interrupt Enable Register\r
-#define DBGU_IDR        (AT91_CAST(AT91_REG *)         0x0000000C) // (DBGU_IDR) Interrupt Disable Register\r
-#define DBGU_IMR        (AT91_CAST(AT91_REG *)         0x00000010) // (DBGU_IMR) Interrupt Mask Register\r
-#define DBGU_CSR        (AT91_CAST(AT91_REG *)         0x00000014) // (DBGU_CSR) Channel Status Register\r
-#define DBGU_RHR        (AT91_CAST(AT91_REG *)         0x00000018) // (DBGU_RHR) Receiver Holding Register\r
-#define DBGU_THR        (AT91_CAST(AT91_REG *)         0x0000001C) // (DBGU_THR) Transmitter Holding Register\r
-#define DBGU_BRGR       (AT91_CAST(AT91_REG *)         0x00000020) // (DBGU_BRGR) Baud Rate Generator Register\r
-//#define DBGU_CIDR       (AT91_CAST(AT91_REG *)       0x00000040) // (DBGU_CIDR) Chip ID Register\r
-#define DBGU_EXID       (AT91_CAST(AT91_REG *)         0x00000044) // (DBGU_EXID) Chip ID Extension Register\r
-#define DBGU_FNTR       (AT91_CAST(AT91_REG *)         0x00000048) // (DBGU_FNTR) Force NTRST Register\r
-\r
-#endif\r
-// -------- DBGU_CR : (DBGU Offset: 0x0) Debug Unit Control Register --------\r
-#define AT91C_US_RSTRX        (0x1 <<  2) // (DBGU) Reset Receiver\r
-#define AT91C_US_RSTTX        (0x1 <<  3) // (DBGU) Reset Transmitter\r
-#define AT91C_US_RXEN         (0x1 <<  4) // (DBGU) Receiver Enable\r
-#define AT91C_US_RXDIS        (0x1 <<  5) // (DBGU) Receiver Disable\r
-#define AT91C_US_TXEN         (0x1 <<  6) // (DBGU) Transmitter Enable\r
-#define AT91C_US_TXDIS        (0x1 <<  7) // (DBGU) Transmitter Disable\r
-#define AT91C_US_RSTSTA       (0x1 <<  8) // (DBGU) Reset Status Bits\r
-// -------- DBGU_MR : (DBGU Offset: 0x4) Debug Unit Mode Register --------\r
-#define AT91C_US_PAR          (0x7 <<  9) // (DBGU) Parity type\r
-#define        AT91C_US_PAR_EVEN                 (0x0 <<  9) // (DBGU) Even Parity\r
-#define        AT91C_US_PAR_ODD                  (0x1 <<  9) // (DBGU) Odd Parity\r
-#define        AT91C_US_PAR_SPACE                (0x2 <<  9) // (DBGU) Parity forced to 0 (Space)\r
-#define        AT91C_US_PAR_MARK                 (0x3 <<  9) // (DBGU) Parity forced to 1 (Mark)\r
-#define        AT91C_US_PAR_NONE                 (0x4 <<  9) // (DBGU) No Parity\r
-#define        AT91C_US_PAR_MULTI_DROP           (0x6 <<  9) // (DBGU) Multi-drop mode\r
-#define AT91C_US_CHMODE       (0x3 << 14) // (DBGU) Channel Mode\r
-#define        AT91C_US_CHMODE_NORMAL               (0x0 << 14) // (DBGU) Normal Mode: The USART channel operates as an RX/TX USART.\r
-#define        AT91C_US_CHMODE_AUTO                 (0x1 << 14) // (DBGU) Automatic Echo: Receiver Data Input is connected to the TXD pin.\r
-#define        AT91C_US_CHMODE_LOCAL                (0x2 << 14) // (DBGU) Local Loopback: Transmitter Output Signal is connected to Receiver Input Signal.\r
-#define        AT91C_US_CHMODE_REMOTE               (0x3 << 14) // (DBGU) Remote Loopback: RXD pin is internally connected to TXD pin.\r
-// -------- DBGU_IER : (DBGU Offset: 0x8) Debug Unit Interrupt Enable Register --------\r
-#define AT91C_US_RXRDY        (0x1 <<  0) // (DBGU) RXRDY Interrupt\r
-#define AT91C_US_TXRDY        (0x1 <<  1) // (DBGU) TXRDY Interrupt\r
-#define AT91C_US_ENDRX        (0x1 <<  3) // (DBGU) End of Receive Transfer Interrupt\r
-#define AT91C_US_ENDTX        (0x1 <<  4) // (DBGU) End of Transmit Interrupt\r
-#define AT91C_US_OVRE         (0x1 <<  5) // (DBGU) Overrun Interrupt\r
-#define AT91C_US_FRAME        (0x1 <<  6) // (DBGU) Framing Error Interrupt\r
-#define AT91C_US_PARE         (0x1 <<  7) // (DBGU) Parity Error Interrupt\r
-#define AT91C_US_TXEMPTY      (0x1 <<  9) // (DBGU) TXEMPTY Interrupt\r
-#define AT91C_US_TXBUFE       (0x1 << 11) // (DBGU) TXBUFE Interrupt\r
-#define AT91C_US_RXBUFF       (0x1 << 12) // (DBGU) RXBUFF Interrupt\r
-#define AT91C_US_COMM_TX      (0x1 << 30) // (DBGU) COMM_TX Interrupt\r
-#define AT91C_US_COMM_RX      (0x1 << 31) // (DBGU) COMM_RX Interrupt\r
-// -------- DBGU_IDR : (DBGU Offset: 0xc) Debug Unit Interrupt Disable Register --------\r
-// -------- DBGU_IMR : (DBGU Offset: 0x10) Debug Unit Interrupt Mask Register --------\r
-// -------- DBGU_CSR : (DBGU Offset: 0x14) Debug Unit Channel Status Register --------\r
-// -------- DBGU_FNTR : (DBGU Offset: 0x48) Debug Unit FORCE_NTRST Register --------\r
-#define AT91C_US_FORCE_NTRST  (0x1 <<  0) // (DBGU) Force NTRST in JTAG\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Parallel Input Output Controler\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_PIO {\r
-       AT91_REG         PIO_PER;       // PIO Enable Register\r
-       AT91_REG         PIO_PDR;       // PIO Disable Register\r
-       AT91_REG         PIO_PSR;       // PIO Status Register\r
-       AT91_REG         Reserved0[1];  //\r
-       AT91_REG         PIO_OER;       // Output Enable Register\r
-       AT91_REG         PIO_ODR;       // Output Disable Registerr\r
-       AT91_REG         PIO_OSR;       // Output Status Register\r
-       AT91_REG         Reserved1[1];  //\r
-       AT91_REG         PIO_IFER;      // Input Filter Enable Register\r
-       AT91_REG         PIO_IFDR;      // Input Filter Disable Register\r
-       AT91_REG         PIO_IFSR;      // Input Filter Status Register\r
-       AT91_REG         Reserved2[1];  //\r
-       AT91_REG         PIO_SODR;      // Set Output Data Register\r
-       AT91_REG         PIO_CODR;      // Clear Output Data Register\r
-       AT91_REG         PIO_ODSR;      // Output Data Status Register\r
-       AT91_REG         PIO_PDSR;      // Pin Data Status Register\r
-       AT91_REG         PIO_IER;       // Interrupt Enable Register\r
-       AT91_REG         PIO_IDR;       // Interrupt Disable Register\r
-       AT91_REG         PIO_IMR;       // Interrupt Mask Register\r
-       AT91_REG         PIO_ISR;       // Interrupt Status Register\r
-       AT91_REG         PIO_MDER;      // Multi-driver Enable Register\r
-       AT91_REG         PIO_MDDR;      // Multi-driver Disable Register\r
-       AT91_REG         PIO_MDSR;      // Multi-driver Status Register\r
-       AT91_REG         Reserved3[1];  //\r
-       AT91_REG         PIO_PPUDR;     // Pull-up Disable Register\r
-       AT91_REG         PIO_PPUER;     // Pull-up Enable Register\r
-       AT91_REG         PIO_PPUSR;     // Pull-up Status Register\r
-       AT91_REG         Reserved4[1];  //\r
-       AT91_REG         PIO_ASR;       // Select A Register\r
-       AT91_REG         PIO_BSR;       // Select B Register\r
-       AT91_REG         PIO_ABSR;      // AB Select Status Register\r
-       AT91_REG         Reserved5[9];  //\r
-       AT91_REG         PIO_OWER;      // Output Write Enable Register\r
-       AT91_REG         PIO_OWDR;      // Output Write Disable Register\r
-       AT91_REG         PIO_OWSR;      // Output Write Status Register\r
-} AT91S_PIO, *AT91PS_PIO;\r
-#else\r
-#define PIO_PER         (AT91_CAST(AT91_REG *)         0x00000000) // (PIO_PER) PIO Enable Register\r
-#define PIO_PDR         (AT91_CAST(AT91_REG *)         0x00000004) // (PIO_PDR) PIO Disable Register\r
-#define PIO_PSR         (AT91_CAST(AT91_REG *)         0x00000008) // (PIO_PSR) PIO Status Register\r
-#define PIO_OER         (AT91_CAST(AT91_REG *)         0x00000010) // (PIO_OER) Output Enable Register\r
-#define PIO_ODR         (AT91_CAST(AT91_REG *)         0x00000014) // (PIO_ODR) Output Disable Registerr\r
-#define PIO_OSR         (AT91_CAST(AT91_REG *)         0x00000018) // (PIO_OSR) Output Status Register\r
-#define PIO_IFER        (AT91_CAST(AT91_REG *)         0x00000020) // (PIO_IFER) Input Filter Enable Register\r
-#define PIO_IFDR        (AT91_CAST(AT91_REG *)         0x00000024) // (PIO_IFDR) Input Filter Disable Register\r
-#define PIO_IFSR        (AT91_CAST(AT91_REG *)         0x00000028) // (PIO_IFSR) Input Filter Status Register\r
-#define PIO_SODR        (AT91_CAST(AT91_REG *)         0x00000030) // (PIO_SODR) Set Output Data Register\r
-#define PIO_CODR        (AT91_CAST(AT91_REG *)         0x00000034) // (PIO_CODR) Clear Output Data Register\r
-#define PIO_ODSR        (AT91_CAST(AT91_REG *)         0x00000038) // (PIO_ODSR) Output Data Status Register\r
-#define PIO_PDSR        (AT91_CAST(AT91_REG *)         0x0000003C) // (PIO_PDSR) Pin Data Status Register\r
-#define PIO_IER         (AT91_CAST(AT91_REG *)         0x00000040) // (PIO_IER) Interrupt Enable Register\r
-#define PIO_IDR         (AT91_CAST(AT91_REG *)         0x00000044) // (PIO_IDR) Interrupt Disable Register\r
-#define PIO_IMR         (AT91_CAST(AT91_REG *)         0x00000048) // (PIO_IMR) Interrupt Mask Register\r
-#define PIO_ISR         (AT91_CAST(AT91_REG *)         0x0000004C) // (PIO_ISR) Interrupt Status Register\r
-#define PIO_MDER        (AT91_CAST(AT91_REG *)         0x00000050) // (PIO_MDER) Multi-driver Enable Register\r
-#define PIO_MDDR        (AT91_CAST(AT91_REG *)         0x00000054) // (PIO_MDDR) Multi-driver Disable Register\r
-#define PIO_MDSR        (AT91_CAST(AT91_REG *)         0x00000058) // (PIO_MDSR) Multi-driver Status Register\r
-#define PIO_PPUDR       (AT91_CAST(AT91_REG *)         0x00000060) // (PIO_PPUDR) Pull-up Disable Register\r
-#define PIO_PPUER       (AT91_CAST(AT91_REG *)         0x00000064) // (PIO_PPUER) Pull-up Enable Register\r
-#define PIO_PPUSR       (AT91_CAST(AT91_REG *)         0x00000068) // (PIO_PPUSR) Pull-up Status Register\r
-#define PIO_ASR         (AT91_CAST(AT91_REG *)         0x00000070) // (PIO_ASR) Select A Register\r
-#define PIO_BSR         (AT91_CAST(AT91_REG *)         0x00000074) // (PIO_BSR) Select B Register\r
-#define PIO_ABSR        (AT91_CAST(AT91_REG *)         0x00000078) // (PIO_ABSR) AB Select Status Register\r
-#define PIO_OWER        (AT91_CAST(AT91_REG *)         0x000000A0) // (PIO_OWER) Output Write Enable Register\r
-#define PIO_OWDR        (AT91_CAST(AT91_REG *)         0x000000A4) // (PIO_OWDR) Output Write Disable Register\r
-#define PIO_OWSR        (AT91_CAST(AT91_REG *)         0x000000A8) // (PIO_OWSR) Output Write Status Register\r
-\r
-#endif\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Clock Generator Controler\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_CKGR {\r
-       AT91_REG         CKGR_MOR;      // Main Oscillator Register\r
-       AT91_REG         CKGR_MCFR;     // Main Clock  Frequency Register\r
-       AT91_REG         Reserved0[1];  //\r
-       AT91_REG         CKGR_PLLR;     // PLL Register\r
-} AT91S_CKGR, *AT91PS_CKGR;\r
-#else\r
-#define CKGR_MOR        (AT91_CAST(AT91_REG *)         0x00000000) // (CKGR_MOR) Main Oscillator Register\r
-#define CKGR_MCFR       (AT91_CAST(AT91_REG *)         0x00000004) // (CKGR_MCFR) Main Clock  Frequency Register\r
-#define CKGR_PLLR       (AT91_CAST(AT91_REG *)         0x0000000C) // (CKGR_PLLR) PLL Register\r
-\r
-#endif\r
-// -------- CKGR_MOR : (CKGR Offset: 0x0) Main Oscillator Register --------\r
-#define AT91C_CKGR_MOSCEN     (0x1 <<  0) // (CKGR) Main Oscillator Enable\r
-#define AT91C_CKGR_OSCBYPASS  (0x1 <<  1) // (CKGR) Main Oscillator Bypass\r
-#define AT91C_CKGR_OSCOUNT    (0xFF <<  8) // (CKGR) Main Oscillator Start-up Time\r
-// -------- CKGR_MCFR : (CKGR Offset: 0x4) Main Clock Frequency Register --------\r
-#define AT91C_CKGR_MAINF      (0xFFFF <<  0) // (CKGR) Main Clock Frequency\r
-#define AT91C_CKGR_MAINRDY    (0x1 << 16) // (CKGR) Main Clock Ready\r
-// -------- CKGR_PLLR : (CKGR Offset: 0xc) PLL B Register --------\r
-#define AT91C_CKGR_DIV        (0xFF <<  0) // (CKGR) Divider Selected\r
-#define        AT91C_CKGR_DIV_0                    (0x0) // (CKGR) Divider output is 0\r
-#define        AT91C_CKGR_DIV_BYPASS               (0x1) // (CKGR) Divider is bypassed\r
-#define AT91C_CKGR_PLLCOUNT   (0x3F <<  8) // (CKGR) PLL Counter\r
-#define AT91C_CKGR_OUT        (0x3 << 14) // (CKGR) PLL Output Frequency Range\r
-#define        AT91C_CKGR_OUT_0                    (0x0 << 14) // (CKGR) Please refer to the PLL datasheet\r
-#define        AT91C_CKGR_OUT_1                    (0x1 << 14) // (CKGR) Please refer to the PLL datasheet\r
-#define        AT91C_CKGR_OUT_2                    (0x2 << 14) // (CKGR) Please refer to the PLL datasheet\r
-#define        AT91C_CKGR_OUT_3                    (0x3 << 14) // (CKGR) Please refer to the PLL datasheet\r
-#define AT91C_CKGR_MUL        (0x7FF << 16) // (CKGR) PLL Multiplier\r
-#define AT91C_CKGR_USBDIV     (0x3 << 28) // (CKGR) Divider for USB Clocks\r
-#define        AT91C_CKGR_USBDIV_0                    (0x0 << 28) // (CKGR) Divider output is PLL clock output\r
-#define        AT91C_CKGR_USBDIV_1                    (0x1 << 28) // (CKGR) Divider output is PLL clock output divided by 2\r
-#define        AT91C_CKGR_USBDIV_2                    (0x2 << 28) // (CKGR) Divider output is PLL clock output divided by 4\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Power Management Controler\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_PMC {\r
-       AT91_REG         PMC_SCER;      // System Clock Enable Register\r
-       AT91_REG         PMC_SCDR;      // System Clock Disable Register\r
-       AT91_REG         PMC_SCSR;      // System Clock Status Register\r
-       AT91_REG         Reserved0[1];  //\r
-       AT91_REG         PMC_PCER;      // Peripheral Clock Enable Register\r
-       AT91_REG         PMC_PCDR;      // Peripheral Clock Disable Register\r
-       AT91_REG         PMC_PCSR;      // Peripheral Clock Status Register\r
-       AT91_REG         Reserved1[1];  //\r
-       AT91_REG         PMC_MOR;       // Main Oscillator Register\r
-       AT91_REG         PMC_MCFR;      // Main Clock  Frequency Register\r
-       AT91_REG         Reserved2[1];  //\r
-       AT91_REG         PMC_PLLR;      // PLL Register\r
-       AT91_REG         PMC_MCKR;      // Master Clock Register\r
-       AT91_REG         Reserved3[3];  //\r
-       AT91_REG         PMC_PCKR[3];   // Programmable Clock Register\r
-       AT91_REG         Reserved4[5];  //\r
-       AT91_REG         PMC_IER;       // Interrupt Enable Register\r
-       AT91_REG         PMC_IDR;       // Interrupt Disable Register\r
-       AT91_REG         PMC_SR;        // Status Register\r
-       AT91_REG         PMC_IMR;       // Interrupt Mask Register\r
-} AT91S_PMC, *AT91PS_PMC;\r
-#else\r
-#define PMC_SCER        (AT91_CAST(AT91_REG *)         0x00000000) // (PMC_SCER) System Clock Enable Register\r
-#define PMC_SCDR        (AT91_CAST(AT91_REG *)         0x00000004) // (PMC_SCDR) System Clock Disable Register\r
-#define PMC_SCSR        (AT91_CAST(AT91_REG *)         0x00000008) // (PMC_SCSR) System Clock Status Register\r
-#define PMC_PCER        (AT91_CAST(AT91_REG *)         0x00000010) // (PMC_PCER) Peripheral Clock Enable Register\r
-#define PMC_PCDR        (AT91_CAST(AT91_REG *)         0x00000014) // (PMC_PCDR) Peripheral Clock Disable Register\r
-#define PMC_PCSR        (AT91_CAST(AT91_REG *)         0x00000018) // (PMC_PCSR) Peripheral Clock Status Register\r
-#define PMC_MCKR        (AT91_CAST(AT91_REG *)         0x00000030) // (PMC_MCKR) Master Clock Register\r
-#define PMC_PCKR        (AT91_CAST(AT91_REG *)         0x00000040) // (PMC_PCKR) Programmable Clock Register\r
-#define PMC_IER         (AT91_CAST(AT91_REG *)         0x00000060) // (PMC_IER) Interrupt Enable Register\r
-#define PMC_IDR         (AT91_CAST(AT91_REG *)         0x00000064) // (PMC_IDR) Interrupt Disable Register\r
-#define PMC_SR          (AT91_CAST(AT91_REG *)         0x00000068) // (PMC_SR) Status Register\r
-#define PMC_IMR         (AT91_CAST(AT91_REG *)         0x0000006C) // (PMC_IMR) Interrupt Mask Register\r
-\r
-#endif\r
-// -------- PMC_SCER : (PMC Offset: 0x0) System Clock Enable Register --------\r
-#define AT91C_PMC_PCK         (0x1 <<  0) // (PMC) Processor Clock\r
-#define AT91C_PMC_UDP         (0x1 <<  7) // (PMC) USB Device Port Clock\r
-#define AT91C_PMC_PCK0        (0x1 <<  8) // (PMC) Programmable Clock Output\r
-#define AT91C_PMC_PCK1        (0x1 <<  9) // (PMC) Programmable Clock Output\r
-#define AT91C_PMC_PCK2        (0x1 << 10) // (PMC) Programmable Clock Output\r
-// -------- PMC_SCDR : (PMC Offset: 0x4) System Clock Disable Register --------\r
-// -------- PMC_SCSR : (PMC Offset: 0x8) System Clock Status Register --------\r
-// -------- CKGR_MOR : (PMC Offset: 0x20) Main Oscillator Register --------\r
-// -------- CKGR_MCFR : (PMC Offset: 0x24) Main Clock Frequency Register --------\r
-// -------- CKGR_PLLR : (PMC Offset: 0x2c) PLL B Register --------\r
-// -------- PMC_MCKR : (PMC Offset: 0x30) Master Clock Register --------\r
-#define AT91C_PMC_CSS         (0x3 <<  0) // (PMC) Programmable Clock Selection\r
-#define        AT91C_PMC_CSS_SLOW_CLK             (0x0) // (PMC) Slow Clock is selected\r
-#define        AT91C_PMC_CSS_MAIN_CLK             (0x1) // (PMC) Main Clock is selected\r
-#define        AT91C_PMC_CSS_PLL_CLK              (0x3) // (PMC) Clock from PLL is selected\r
-#define AT91C_PMC_PRES        (0x7 <<  2) // (PMC) Programmable Clock Prescaler\r
-#define        AT91C_PMC_PRES_CLK                  (0x0 <<  2) // (PMC) Selected clock\r
-#define        AT91C_PMC_PRES_CLK_2                (0x1 <<  2) // (PMC) Selected clock divided by 2\r
-#define        AT91C_PMC_PRES_CLK_4                (0x2 <<  2) // (PMC) Selected clock divided by 4\r
-#define        AT91C_PMC_PRES_CLK_8                (0x3 <<  2) // (PMC) Selected clock divided by 8\r
-#define        AT91C_PMC_PRES_CLK_16               (0x4 <<  2) // (PMC) Selected clock divided by 16\r
-#define        AT91C_PMC_PRES_CLK_32               (0x5 <<  2) // (PMC) Selected clock divided by 32\r
-#define        AT91C_PMC_PRES_CLK_64               (0x6 <<  2) // (PMC) Selected clock divided by 64\r
-// -------- PMC_PCKR : (PMC Offset: 0x40) Programmable Clock Register --------\r
-// -------- PMC_IER : (PMC Offset: 0x60) PMC Interrupt Enable Register --------\r
-#define AT91C_PMC_MOSCS       (0x1 <<  0) // (PMC) MOSC Status/Enable/Disable/Mask\r
-#define AT91C_PMC_LOCK        (0x1 <<  2) // (PMC) PLL Status/Enable/Disable/Mask\r
-#define AT91C_PMC_MCKRDY      (0x1 <<  3) // (PMC) MCK_RDY Status/Enable/Disable/Mask\r
-#define AT91C_PMC_PCK0RDY     (0x1 <<  8) // (PMC) PCK0_RDY Status/Enable/Disable/Mask\r
-#define AT91C_PMC_PCK1RDY     (0x1 <<  9) // (PMC) PCK1_RDY Status/Enable/Disable/Mask\r
-#define AT91C_PMC_PCK2RDY     (0x1 << 10) // (PMC) PCK2_RDY Status/Enable/Disable/Mask\r
-// -------- PMC_IDR : (PMC Offset: 0x64) PMC Interrupt Disable Register --------\r
-// -------- PMC_SR : (PMC Offset: 0x68) PMC Status Register --------\r
-// -------- PMC_IMR : (PMC Offset: 0x6c) PMC Interrupt Mask Register --------\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Reset Controller Interface\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_RSTC {\r
-       AT91_REG         RSTC_RCR;      // Reset Control Register\r
-       AT91_REG         RSTC_RSR;      // Reset Status Register\r
-       AT91_REG         RSTC_RMR;      // Reset Mode Register\r
-} AT91S_RSTC, *AT91PS_RSTC;\r
-#else\r
-#define RSTC_RCR        (AT91_CAST(AT91_REG *)         0x00000000) // (RSTC_RCR) Reset Control Register\r
-#define RSTC_RSR        (AT91_CAST(AT91_REG *)         0x00000004) // (RSTC_RSR) Reset Status Register\r
-#define RSTC_RMR        (AT91_CAST(AT91_REG *)         0x00000008) // (RSTC_RMR) Reset Mode Register\r
-\r
-#endif\r
-// -------- RSTC_RCR : (RSTC Offset: 0x0) Reset Control Register --------\r
-#define AT91C_RSTC_PROCRST    (0x1 <<  0) // (RSTC) Processor Reset\r
-#define AT91C_RSTC_PERRST     (0x1 <<  2) // (RSTC) Peripheral Reset\r
-#define AT91C_RSTC_EXTRST     (0x1 <<  3) // (RSTC) External Reset\r
-#define AT91C_RSTC_KEY        (0xFF << 24) // (RSTC) Password\r
-// -------- RSTC_RSR : (RSTC Offset: 0x4) Reset Status Register --------\r
-#define AT91C_RSTC_URSTS      (0x1 <<  0) // (RSTC) User Reset Status\r
-#define AT91C_RSTC_BODSTS     (0x1 <<  1) // (RSTC) Brownout Detection Status\r
-#define AT91C_RSTC_RSTTYP     (0x7 <<  8) // (RSTC) Reset Type\r
-#define        AT91C_RSTC_RSTTYP_POWERUP              (0x0 <<  8) // (RSTC) Power-up Reset. VDDCORE rising.\r
-#define        AT91C_RSTC_RSTTYP_WAKEUP               (0x1 <<  8) // (RSTC) WakeUp Reset. VDDCORE rising.\r
-#define        AT91C_RSTC_RSTTYP_WATCHDOG             (0x2 <<  8) // (RSTC) Watchdog Reset. Watchdog overflow occured.\r
-#define        AT91C_RSTC_RSTTYP_SOFTWARE             (0x3 <<  8) // (RSTC) Software Reset. Processor reset required by the software.\r
-#define        AT91C_RSTC_RSTTYP_USER                 (0x4 <<  8) // (RSTC) User Reset. NRST pin detected low.\r
-#define        AT91C_RSTC_RSTTYP_BROWNOUT             (0x5 <<  8) // (RSTC) Brownout Reset occured.\r
-#define AT91C_RSTC_NRSTL      (0x1 << 16) // (RSTC) NRST pin level\r
-#define AT91C_RSTC_SRCMP      (0x1 << 17) // (RSTC) Software Reset Command in Progress.\r
-// -------- RSTC_RMR : (RSTC Offset: 0x8) Reset Mode Register --------\r
-#define AT91C_RSTC_URSTEN     (0x1 <<  0) // (RSTC) User Reset Enable\r
-#define AT91C_RSTC_URSTIEN    (0x1 <<  4) // (RSTC) User Reset Interrupt Enable\r
-#define AT91C_RSTC_ERSTL      (0xF <<  8) // (RSTC) User Reset Length\r
-#define AT91C_RSTC_BODIEN     (0x1 << 16) // (RSTC) Brownout Detection Interrupt Enable\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Real Time Timer Controller Interface\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_RTTC {\r
-       AT91_REG         RTTC_RTMR;     // Real-time Mode Register\r
-       AT91_REG         RTTC_RTAR;     // Real-time Alarm Register\r
-       AT91_REG         RTTC_RTVR;     // Real-time Value Register\r
-       AT91_REG         RTTC_RTSR;     // Real-time Status Register\r
-} AT91S_RTTC, *AT91PS_RTTC;\r
-#else\r
-#define RTTC_RTMR       (AT91_CAST(AT91_REG *)         0x00000000) // (RTTC_RTMR) Real-time Mode Register\r
-#define RTTC_RTAR       (AT91_CAST(AT91_REG *)         0x00000004) // (RTTC_RTAR) Real-time Alarm Register\r
-#define RTTC_RTVR       (AT91_CAST(AT91_REG *)         0x00000008) // (RTTC_RTVR) Real-time Value Register\r
-#define RTTC_RTSR       (AT91_CAST(AT91_REG *)         0x0000000C) // (RTTC_RTSR) Real-time Status Register\r
-\r
-#endif\r
-// -------- RTTC_RTMR : (RTTC Offset: 0x0) Real-time Mode Register --------\r
-#define AT91C_RTTC_RTPRES     (0xFFFF <<  0) // (RTTC) Real-time Timer Prescaler Value\r
-#define AT91C_RTTC_ALMIEN     (0x1 << 16) // (RTTC) Alarm Interrupt Enable\r
-#define AT91C_RTTC_RTTINCIEN  (0x1 << 17) // (RTTC) Real Time Timer Increment Interrupt Enable\r
-#define AT91C_RTTC_RTTRST     (0x1 << 18) // (RTTC) Real Time Timer Restart\r
-// -------- RTTC_RTAR : (RTTC Offset: 0x4) Real-time Alarm Register --------\r
-#define AT91C_RTTC_ALMV       (0x0 <<  0) // (RTTC) Alarm Value\r
-// -------- RTTC_RTVR : (RTTC Offset: 0x8) Current Real-time Value Register --------\r
-#define AT91C_RTTC_CRTV       (0x0 <<  0) // (RTTC) Current Real-time Value\r
-// -------- RTTC_RTSR : (RTTC Offset: 0xc) Real-time Status Register --------\r
-#define AT91C_RTTC_ALMS       (0x1 <<  0) // (RTTC) Real-time Alarm Status\r
-#define AT91C_RTTC_RTTINC     (0x1 <<  1) // (RTTC) Real-time Timer Increment\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Periodic Interval Timer Controller Interface\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_PITC {\r
-       AT91_REG         PITC_PIMR;     // Period Interval Mode Register\r
-       AT91_REG         PITC_PISR;     // Period Interval Status Register\r
-       AT91_REG         PITC_PIVR;     // Period Interval Value Register\r
-       AT91_REG         PITC_PIIR;     // Period Interval Image Register\r
-} AT91S_PITC, *AT91PS_PITC;\r
-#else\r
-#define PITC_PIMR       (AT91_CAST(AT91_REG *)         0x00000000) // (PITC_PIMR) Period Interval Mode Register\r
-#define PITC_PISR       (AT91_CAST(AT91_REG *)         0x00000004) // (PITC_PISR) Period Interval Status Register\r
-#define PITC_PIVR       (AT91_CAST(AT91_REG *)         0x00000008) // (PITC_PIVR) Period Interval Value Register\r
-#define PITC_PIIR       (AT91_CAST(AT91_REG *)         0x0000000C) // (PITC_PIIR) Period Interval Image Register\r
-\r
-#endif\r
-// -------- PITC_PIMR : (PITC Offset: 0x0) Periodic Interval Mode Register --------\r
-#define AT91C_PITC_PIV        (0xFFFFF <<  0) // (PITC) Periodic Interval Value\r
-#define AT91C_PITC_PITEN      (0x1 << 24) // (PITC) Periodic Interval Timer Enabled\r
-#define AT91C_PITC_PITIEN     (0x1 << 25) // (PITC) Periodic Interval Timer Interrupt Enable\r
-// -------- PITC_PISR : (PITC Offset: 0x4) Periodic Interval Status Register --------\r
-#define AT91C_PITC_PITS       (0x1 <<  0) // (PITC) Periodic Interval Timer Status\r
-// -------- PITC_PIVR : (PITC Offset: 0x8) Periodic Interval Value Register --------\r
-#define AT91C_PITC_CPIV       (0xFFFFF <<  0) // (PITC) Current Periodic Interval Value\r
-#define AT91C_PITC_PICNT      (0xFFF << 20) // (PITC) Periodic Interval Counter\r
-// -------- PITC_PIIR : (PITC Offset: 0xc) Periodic Interval Image Register --------\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Watchdog Timer Controller Interface\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_WDTC {\r
-       AT91_REG         WDTC_WDCR;     // Watchdog Control Register\r
-       AT91_REG         WDTC_WDMR;     // Watchdog Mode Register\r
-       AT91_REG         WDTC_WDSR;     // Watchdog Status Register\r
-} AT91S_WDTC, *AT91PS_WDTC;\r
-#else\r
-#define WDTC_WDCR       (AT91_CAST(AT91_REG *)         0x00000000) // (WDTC_WDCR) Watchdog Control Register\r
-#define WDTC_WDMR       (AT91_CAST(AT91_REG *)         0x00000004) // (WDTC_WDMR) Watchdog Mode Register\r
-#define WDTC_WDSR       (AT91_CAST(AT91_REG *)         0x00000008) // (WDTC_WDSR) Watchdog Status Register\r
-\r
-#endif\r
-// -------- WDTC_WDCR : (WDTC Offset: 0x0) Periodic Interval Image Register --------\r
-#define AT91C_WDTC_WDRSTT     (0x1 <<  0) // (WDTC) Watchdog Restart\r
-#define AT91C_WDTC_KEY        (0xFF << 24) // (WDTC) Watchdog KEY Password\r
-// -------- WDTC_WDMR : (WDTC Offset: 0x4) Watchdog Mode Register --------\r
-#define AT91C_WDTC_WDV        (0xFFF <<  0) // (WDTC) Watchdog Timer Restart\r
-#define AT91C_WDTC_WDFIEN     (0x1 << 12) // (WDTC) Watchdog Fault Interrupt Enable\r
-#define AT91C_WDTC_WDRSTEN    (0x1 << 13) // (WDTC) Watchdog Reset Enable\r
-#define AT91C_WDTC_WDRPROC    (0x1 << 14) // (WDTC) Watchdog Timer Restart\r
-#define AT91C_WDTC_WDDIS      (0x1 << 15) // (WDTC) Watchdog Disable\r
-#define AT91C_WDTC_WDD        (0xFFF << 16) // (WDTC) Watchdog Delta Value\r
-#define AT91C_WDTC_WDDBGHLT   (0x1 << 28) // (WDTC) Watchdog Debug Halt\r
-#define AT91C_WDTC_WDIDLEHLT  (0x1 << 29) // (WDTC) Watchdog Idle Halt\r
-// -------- WDTC_WDSR : (WDTC Offset: 0x8) Watchdog Status Register --------\r
-#define AT91C_WDTC_WDUNF      (0x1 <<  0) // (WDTC) Watchdog Underflow\r
-#define AT91C_WDTC_WDERR      (0x1 <<  1) // (WDTC) Watchdog Error\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Voltage Regulator Mode Controller Interface\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_VREG {\r
-       AT91_REG         VREG_MR;       // Voltage Regulator Mode Register\r
-} AT91S_VREG, *AT91PS_VREG;\r
-#else\r
-#define VREG_MR         (AT91_CAST(AT91_REG *)         0x00000000) // (VREG_MR) Voltage Regulator Mode Register\r
-\r
-#endif\r
-// -------- VREG_MR : (VREG Offset: 0x0) Voltage Regulator Mode Register --------\r
-#define AT91C_VREG_PSTDBY     (0x1 <<  0) // (VREG) Voltage Regulator Power Standby Mode\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Embedded Flash Controller Interface\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_EFC {\r
-       AT91_REG         EFC_FMR;       // MC Flash Mode Register\r
-       AT91_REG         EFC_FCR;       // MC Flash Command Register\r
-       AT91_REG         EFC_FSR;       // MC Flash Status Register\r
-       AT91_REG         EFC_VR;        // MC Flash Version Register\r
-} AT91S_EFC, *AT91PS_EFC;\r
-#else\r
-#define MC_FMR          (AT91_CAST(AT91_REG *)         0x00000000) // (MC_FMR) MC Flash Mode Register\r
-#define MC_FCR          (AT91_CAST(AT91_REG *)         0x00000004) // (MC_FCR) MC Flash Command Register\r
-#define MC_FSR          (AT91_CAST(AT91_REG *)         0x00000008) // (MC_FSR) MC Flash Status Register\r
-#define MC_VR           (AT91_CAST(AT91_REG *)         0x0000000C) // (MC_VR) MC Flash Version Register\r
-\r
-#endif\r
-// -------- MC_FMR : (EFC Offset: 0x0) MC Flash Mode Register --------\r
-#define AT91C_MC_FRDY         (0x1 <<  0) // (EFC) Flash Ready\r
-#define AT91C_MC_LOCKE        (0x1 <<  2) // (EFC) Lock Error\r
-#define AT91C_MC_PROGE        (0x1 <<  3) // (EFC) Programming Error\r
-#define AT91C_MC_NEBP         (0x1 <<  7) // (EFC) No Erase Before Programming\r
-#define AT91C_MC_FWS          (0x3 <<  8) // (EFC) Flash Wait State\r
-#define        AT91C_MC_FWS_0FWS                 (0x0 <<  8) // (EFC) 1 cycle for Read, 2 for Write operations\r
-#define        AT91C_MC_FWS_1FWS                 (0x1 <<  8) // (EFC) 2 cycles for Read, 3 for Write operations\r
-#define        AT91C_MC_FWS_2FWS                 (0x2 <<  8) // (EFC) 3 cycles for Read, 4 for Write operations\r
-#define        AT91C_MC_FWS_3FWS                 (0x3 <<  8) // (EFC) 4 cycles for Read, 4 for Write operations\r
-#define AT91C_MC_FMCN         (0xFF << 16) // (EFC) Flash Microsecond Cycle Number\r
-// -------- MC_FCR : (EFC Offset: 0x4) MC Flash Command Register --------\r
-#define AT91C_MC_FCMD         (0xF <<  0) // (EFC) Flash Command\r
-#define        AT91C_MC_FCMD_START_PROG           (0x1) // (EFC) Starts the programming of th epage specified by PAGEN.\r
-#define        AT91C_MC_FCMD_LOCK                 (0x2) // (EFC) Starts a lock sequence of the sector defined by the bits 4 to 7 of the field PAGEN.\r
-#define        AT91C_MC_FCMD_PROG_AND_LOCK        (0x3) // (EFC) The lock sequence automatically happens after the programming sequence is completed.\r
-#define        AT91C_MC_FCMD_UNLOCK               (0x4) // (EFC) Starts an unlock sequence of the sector defined by the bits 4 to 7 of the field PAGEN.\r
-#define        AT91C_MC_FCMD_ERASE_ALL            (0x8) // (EFC) Starts the erase of the entire flash.If at least a page is locked, the command is cancelled.\r
-#define        AT91C_MC_FCMD_SET_GP_NVM           (0xB) // (EFC) Set General Purpose NVM bits.\r
-#define        AT91C_MC_FCMD_CLR_GP_NVM           (0xD) // (EFC) Clear General Purpose NVM bits.\r
-#define        AT91C_MC_FCMD_SET_SECURITY         (0xF) // (EFC) Set Security Bit.\r
-#define AT91C_MC_PAGEN        (0x3FF <<  8) // (EFC) Page Number\r
-#define AT91C_MC_KEY          (0xFF << 24) // (EFC) Writing Protect Key\r
-// -------- MC_FSR : (EFC Offset: 0x8) MC Flash Command Register --------\r
-#define AT91C_MC_SECURITY     (0x1 <<  4) // (EFC) Security Bit Status\r
-#define AT91C_MC_GPNVM0       (0x1 <<  8) // (EFC) Sector 0 Lock Status\r
-#define AT91C_MC_GPNVM1       (0x1 <<  9) // (EFC) Sector 1 Lock Status\r
-#define AT91C_MC_GPNVM2       (0x1 << 10) // (EFC) Sector 2 Lock Status\r
-#define AT91C_MC_GPNVM3       (0x1 << 11) // (EFC) Sector 3 Lock Status\r
-#define AT91C_MC_GPNVM4       (0x1 << 12) // (EFC) Sector 4 Lock Status\r
-#define AT91C_MC_GPNVM5       (0x1 << 13) // (EFC) Sector 5 Lock Status\r
-#define AT91C_MC_GPNVM6       (0x1 << 14) // (EFC) Sector 6 Lock Status\r
-#define AT91C_MC_GPNVM7       (0x1 << 15) // (EFC) Sector 7 Lock Status\r
-#define AT91C_MC_LOCKS0       (0x1 << 16) // (EFC) Sector 0 Lock Status\r
-#define AT91C_MC_LOCKS1       (0x1 << 17) // (EFC) Sector 1 Lock Status\r
-#define AT91C_MC_LOCKS2       (0x1 << 18) // (EFC) Sector 2 Lock Status\r
-#define AT91C_MC_LOCKS3       (0x1 << 19) // (EFC) Sector 3 Lock Status\r
-#define AT91C_MC_LOCKS4       (0x1 << 20) // (EFC) Sector 4 Lock Status\r
-#define AT91C_MC_LOCKS5       (0x1 << 21) // (EFC) Sector 5 Lock Status\r
-#define AT91C_MC_LOCKS6       (0x1 << 22) // (EFC) Sector 6 Lock Status\r
-#define AT91C_MC_LOCKS7       (0x1 << 23) // (EFC) Sector 7 Lock Status\r
-#define AT91C_MC_LOCKS8       (0x1 << 24) // (EFC) Sector 8 Lock Status\r
-#define AT91C_MC_LOCKS9       (0x1 << 25) // (EFC) Sector 9 Lock Status\r
-#define AT91C_MC_LOCKS10      (0x1 << 26) // (EFC) Sector 10 Lock Status\r
-#define AT91C_MC_LOCKS11      (0x1 << 27) // (EFC) Sector 11 Lock Status\r
-#define AT91C_MC_LOCKS12      (0x1 << 28) // (EFC) Sector 12 Lock Status\r
-#define AT91C_MC_LOCKS13      (0x1 << 29) // (EFC) Sector 13 Lock Status\r
-#define AT91C_MC_LOCKS14      (0x1 << 30) // (EFC) Sector 14 Lock Status\r
-#define AT91C_MC_LOCKS15      (0x1 << 31) // (EFC) Sector 15 Lock Status\r
-// -------- EFC_VR : (EFC Offset: 0xc) EFC version register --------\r
-#define AT91C_EFC_VERSION     (0xFFF <<  0) // (EFC) EFC version number\r
-#define AT91C_EFC_MFN         (0x7 << 16) // (EFC) EFC MFN\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Memory Controller Interface\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_MC {\r
-       AT91_REG         MC_RCR;        // MC Remap Control Register\r
-       AT91_REG         MC_ASR;        // MC Abort Status Register\r
-       AT91_REG         MC_AASR;       // MC Abort Address Status Register\r
-       AT91_REG         Reserved0[1];  //\r
-       AT91_REG         MC_PUIA[16];   // MC Protection Unit Area\r
-       AT91_REG         MC_PUP;        // MC Protection Unit Peripherals\r
-       AT91_REG         MC_PUER;       // MC Protection Unit Enable Register\r
-       AT91_REG         Reserved1[2];  //\r
-       AT91_REG         MC0_FMR;       // MC Flash Mode Register\r
-       AT91_REG         MC0_FCR;       // MC Flash Command Register\r
-       AT91_REG         MC0_FSR;       // MC Flash Status Register\r
-       AT91_REG         MC0_VR;        // MC Flash Version Register\r
-       AT91_REG         MC1_FMR;       // MC Flash Mode Register\r
-       AT91_REG         MC1_FCR;       // MC Flash Command Register\r
-       AT91_REG         MC1_FSR;       // MC Flash Status Register\r
-       AT91_REG         MC1_VR;        // MC Flash Version Register\r
-} AT91S_MC, *AT91PS_MC;\r
-#else\r
-#define MC_RCR          (AT91_CAST(AT91_REG *)         0x00000000) // (MC_RCR) MC Remap Control Register\r
-#define MC_ASR          (AT91_CAST(AT91_REG *)         0x00000004) // (MC_ASR) MC Abort Status Register\r
-#define MC_AASR         (AT91_CAST(AT91_REG *)         0x00000008) // (MC_AASR) MC Abort Address Status Register\r
-#define MC_PUIA         (AT91_CAST(AT91_REG *)         0x00000010) // (MC_PUIA) MC Protection Unit Area\r
-#define MC_PUP          (AT91_CAST(AT91_REG *)         0x00000050) // (MC_PUP) MC Protection Unit Peripherals\r
-#define MC_PUER         (AT91_CAST(AT91_REG *)         0x00000054) // (MC_PUER) MC Protection Unit Enable Register\r
-\r
-#endif\r
-// -------- MC_RCR : (MC Offset: 0x0) MC Remap Control Register --------\r
-#define AT91C_MC_RCB          (0x1 <<  0) // (MC) Remap Command Bit\r
-// -------- MC_ASR : (MC Offset: 0x4) MC Abort Status Register --------\r
-#define AT91C_MC_UNDADD       (0x1 <<  0) // (MC) Undefined Addess Abort Status\r
-#define AT91C_MC_MISADD       (0x1 <<  1) // (MC) Misaligned Addess Abort Status\r
-#define AT91C_MC_MPU          (0x1 <<  2) // (MC) Memory protection Unit Abort Status\r
-#define AT91C_MC_ABTSZ        (0x3 <<  8) // (MC) Abort Size Status\r
-#define        AT91C_MC_ABTSZ_BYTE                 (0x0 <<  8) // (MC) Byte\r
-#define        AT91C_MC_ABTSZ_HWORD                (0x1 <<  8) // (MC) Half-word\r
-#define        AT91C_MC_ABTSZ_WORD                 (0x2 <<  8) // (MC) Word\r
-#define AT91C_MC_ABTTYP       (0x3 << 10) // (MC) Abort Type Status\r
-#define        AT91C_MC_ABTTYP_DATAR                (0x0 << 10) // (MC) Data Read\r
-#define        AT91C_MC_ABTTYP_DATAW                (0x1 << 10) // (MC) Data Write\r
-#define        AT91C_MC_ABTTYP_FETCH                (0x2 << 10) // (MC) Code Fetch\r
-#define AT91C_MC_MST0         (0x1 << 16) // (MC) Master 0 Abort Source\r
-#define AT91C_MC_MST1         (0x1 << 17) // (MC) Master 1 Abort Source\r
-#define AT91C_MC_SVMST0       (0x1 << 24) // (MC) Saved Master 0 Abort Source\r
-#define AT91C_MC_SVMST1       (0x1 << 25) // (MC) Saved Master 1 Abort Source\r
-// -------- MC_PUIA : (MC Offset: 0x10) MC Protection Unit Area --------\r
-#define AT91C_MC_PROT         (0x3 <<  0) // (MC) Protection\r
-#define        AT91C_MC_PROT_PNAUNA               (0x0) // (MC) Privilege: No Access, User: No Access\r
-#define        AT91C_MC_PROT_PRWUNA               (0x1) // (MC) Privilege: Read/Write, User: No Access\r
-#define        AT91C_MC_PROT_PRWURO               (0x2) // (MC) Privilege: Read/Write, User: Read Only\r
-#define        AT91C_MC_PROT_PRWURW               (0x3) // (MC) Privilege: Read/Write, User: Read/Write\r
-#define AT91C_MC_SIZE         (0xF <<  4) // (MC) Internal Area Size\r
-#define        AT91C_MC_SIZE_1KB                  (0x0 <<  4) // (MC) Area size 1KByte\r
-#define        AT91C_MC_SIZE_2KB                  (0x1 <<  4) // (MC) Area size 2KByte\r
-#define        AT91C_MC_SIZE_4KB                  (0x2 <<  4) // (MC) Area size 4KByte\r
-#define        AT91C_MC_SIZE_8KB                  (0x3 <<  4) // (MC) Area size 8KByte\r
-#define        AT91C_MC_SIZE_16KB                 (0x4 <<  4) // (MC) Area size 16KByte\r
-#define        AT91C_MC_SIZE_32KB                 (0x5 <<  4) // (MC) Area size 32KByte\r
-#define        AT91C_MC_SIZE_64KB                 (0x6 <<  4) // (MC) Area size 64KByte\r
-#define        AT91C_MC_SIZE_128KB                (0x7 <<  4) // (MC) Area size 128KByte\r
-#define        AT91C_MC_SIZE_256KB                (0x8 <<  4) // (MC) Area size 256KByte\r
-#define        AT91C_MC_SIZE_512KB                (0x9 <<  4) // (MC) Area size 512KByte\r
-#define        AT91C_MC_SIZE_1MB                  (0xA <<  4) // (MC) Area size 1MByte\r
-#define        AT91C_MC_SIZE_2MB                  (0xB <<  4) // (MC) Area size 2MByte\r
-#define        AT91C_MC_SIZE_4MB                  (0xC <<  4) // (MC) Area size 4MByte\r
-#define        AT91C_MC_SIZE_8MB                  (0xD <<  4) // (MC) Area size 8MByte\r
-#define        AT91C_MC_SIZE_16MB                 (0xE <<  4) // (MC) Area size 16MByte\r
-#define        AT91C_MC_SIZE_64MB                 (0xF <<  4) // (MC) Area size 64MByte\r
-#define AT91C_MC_BA           (0x3FFFF << 10) // (MC) Internal Area Base Address\r
-// -------- MC_PUP : (MC Offset: 0x50) MC Protection Unit Peripheral --------\r
-// -------- MC_PUER : (MC Offset: 0x54) MC Protection Unit Area --------\r
-#define AT91C_MC_PUEB         (0x1 <<  0) // (MC) Protection Unit enable Bit\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Serial Parallel Interface\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_SPI {\r
-       AT91_REG         SPI_CR;        // Control Register\r
-       AT91_REG         SPI_MR;        // Mode Register\r
-       AT91_REG         SPI_RDR;       // Receive Data Register\r
-       AT91_REG         SPI_TDR;       // Transmit Data Register\r
-       AT91_REG         SPI_SR;        // Status Register\r
-       AT91_REG         SPI_IER;       // Interrupt Enable Register\r
-       AT91_REG         SPI_IDR;       // Interrupt Disable Register\r
-       AT91_REG         SPI_IMR;       // Interrupt Mask Register\r
-       AT91_REG         Reserved0[4];  //\r
-       AT91_REG         SPI_CSR[4];    // Chip Select Register\r
-       AT91_REG         Reserved1[48];         //\r
-       AT91_REG         SPI_RPR;       // Receive Pointer Register\r
-       AT91_REG         SPI_RCR;       // Receive Counter Register\r
-       AT91_REG         SPI_TPR;       // Transmit Pointer Register\r
-       AT91_REG         SPI_TCR;       // Transmit Counter Register\r
-       AT91_REG         SPI_RNPR;      // Receive Next Pointer Register\r
-       AT91_REG         SPI_RNCR;      // Receive Next Counter Register\r
-       AT91_REG         SPI_TNPR;      // Transmit Next Pointer Register\r
-       AT91_REG         SPI_TNCR;      // Transmit Next Counter Register\r
-       AT91_REG         SPI_PTCR;      // PDC Transfer Control Register\r
-       AT91_REG         SPI_PTSR;      // PDC Transfer Status Register\r
-} AT91S_SPI, *AT91PS_SPI;\r
-#else\r
-#define SPI_CR          (AT91_CAST(AT91_REG *)         0x00000000) // (SPI_CR) Control Register\r
-#define SPI_MR          (AT91_CAST(AT91_REG *)         0x00000004) // (SPI_MR) Mode Register\r
-#define SPI_RDR         (AT91_CAST(AT91_REG *)         0x00000008) // (SPI_RDR) Receive Data Register\r
-#define SPI_TDR         (AT91_CAST(AT91_REG *)         0x0000000C) // (SPI_TDR) Transmit Data Register\r
-#define SPI_SR          (AT91_CAST(AT91_REG *)         0x00000010) // (SPI_SR) Status Register\r
-#define SPI_IER         (AT91_CAST(AT91_REG *)         0x00000014) // (SPI_IER) Interrupt Enable Register\r
-#define SPI_IDR         (AT91_CAST(AT91_REG *)         0x00000018) // (SPI_IDR) Interrupt Disable Register\r
-#define SPI_IMR         (AT91_CAST(AT91_REG *)         0x0000001C) // (SPI_IMR) Interrupt Mask Register\r
-#define SPI_CSR         (AT91_CAST(AT91_REG *)         0x00000030) // (SPI_CSR) Chip Select Register\r
-\r
-#endif\r
-// -------- SPI_CR : (SPI Offset: 0x0) SPI Control Register --------\r
-#define AT91C_SPI_SPIEN       (0x1 <<  0) // (SPI) SPI Enable\r
-#define AT91C_SPI_SPIDIS      (0x1 <<  1) // (SPI) SPI Disable\r
-#define AT91C_SPI_SWRST       (0x1 <<  7) // (SPI) SPI Software reset\r
-#define AT91C_SPI_LASTXFER    (0x1 << 24) // (SPI) SPI Last Transfer\r
-// -------- SPI_MR : (SPI Offset: 0x4) SPI Mode Register --------\r
-#define AT91C_SPI_MSTR        (0x1 <<  0) // (SPI) Master/Slave Mode\r
-#define AT91C_SPI_PS          (0x1 <<  1) // (SPI) Peripheral Select\r
-#define        AT91C_SPI_PS_FIXED                (0x0 <<  1) // (SPI) Fixed Peripheral Select\r
-#define        AT91C_SPI_PS_VARIABLE             (0x1 <<  1) // (SPI) Variable Peripheral Select\r
-#define AT91C_SPI_PCSDEC      (0x1 <<  2) // (SPI) Chip Select Decode\r
-#define AT91C_SPI_FDIV        (0x1 <<  3) // (SPI) Clock Selection\r
-#define AT91C_SPI_MODFDIS     (0x1 <<  4) // (SPI) Mode Fault Detection\r
-#define AT91C_SPI_LLB         (0x1 <<  7) // (SPI) Clock Selection\r
-#define AT91C_SPI_PCS         (0xF << 16) // (SPI) Peripheral Chip Select\r
-#define AT91C_SPI_DLYBCS      (0xFF << 24) // (SPI) Delay Between Chip Selects\r
-// -------- SPI_RDR : (SPI Offset: 0x8) Receive Data Register --------\r
-#define AT91C_SPI_RD          (0xFFFF <<  0) // (SPI) Receive Data\r
-#define AT91C_SPI_RPCS        (0xF << 16) // (SPI) Peripheral Chip Select Status\r
-// -------- SPI_TDR : (SPI Offset: 0xc) Transmit Data Register --------\r
-#define AT91C_SPI_TD          (0xFFFF <<  0) // (SPI) Transmit Data\r
-#define AT91C_SPI_TPCS        (0xF << 16) // (SPI) Peripheral Chip Select Status\r
-// -------- SPI_SR : (SPI Offset: 0x10) Status Register --------\r
-#define AT91C_SPI_RDRF        (0x1 <<  0) // (SPI) Receive Data Register Full\r
-#define AT91C_SPI_TDRE        (0x1 <<  1) // (SPI) Transmit Data Register Empty\r
-#define AT91C_SPI_MODF        (0x1 <<  2) // (SPI) Mode Fault Error\r
-#define AT91C_SPI_OVRES       (0x1 <<  3) // (SPI) Overrun Error Status\r
-#define AT91C_SPI_ENDRX       (0x1 <<  4) // (SPI) End of Receiver Transfer\r
-#define AT91C_SPI_ENDTX       (0x1 <<  5) // (SPI) End of Receiver Transfer\r
-#define AT91C_SPI_RXBUFF      (0x1 <<  6) // (SPI) RXBUFF Interrupt\r
-#define AT91C_SPI_TXBUFE      (0x1 <<  7) // (SPI) TXBUFE Interrupt\r
-#define AT91C_SPI_NSSR        (0x1 <<  8) // (SPI) NSSR Interrupt\r
-#define AT91C_SPI_TXEMPTY     (0x1 <<  9) // (SPI) TXEMPTY Interrupt\r
-#define AT91C_SPI_SPIENS      (0x1 << 16) // (SPI) Enable Status\r
-// -------- SPI_IER : (SPI Offset: 0x14) Interrupt Enable Register --------\r
-// -------- SPI_IDR : (SPI Offset: 0x18) Interrupt Disable Register --------\r
-// -------- SPI_IMR : (SPI Offset: 0x1c) Interrupt Mask Register --------\r
-// -------- SPI_CSR : (SPI Offset: 0x30) Chip Select Register --------\r
-#define AT91C_SPI_CPOL        (0x1 <<  0) // (SPI) Clock Polarity\r
-#define AT91C_SPI_NCPHA       (0x1 <<  1) // (SPI) Clock Phase\r
-#define AT91C_SPI_CSAAT       (0x1 <<  3) // (SPI) Chip Select Active After Transfer\r
-#define AT91C_SPI_BITS        (0xF <<  4) // (SPI) Bits Per Transfer\r
-#define        AT91C_SPI_BITS_8                    (0x0 <<  4) // (SPI) 8 Bits Per transfer\r
-#define        AT91C_SPI_BITS_9                    (0x1 <<  4) // (SPI) 9 Bits Per transfer\r
-#define        AT91C_SPI_BITS_10                   (0x2 <<  4) // (SPI) 10 Bits Per transfer\r
-#define        AT91C_SPI_BITS_11                   (0x3 <<  4) // (SPI) 11 Bits Per transfer\r
-#define        AT91C_SPI_BITS_12                   (0x4 <<  4) // (SPI) 12 Bits Per transfer\r
-#define        AT91C_SPI_BITS_13                   (0x5 <<  4) // (SPI) 13 Bits Per transfer\r
-#define        AT91C_SPI_BITS_14                   (0x6 <<  4) // (SPI) 14 Bits Per transfer\r
-#define        AT91C_SPI_BITS_15                   (0x7 <<  4) // (SPI) 15 Bits Per transfer\r
-#define        AT91C_SPI_BITS_16                   (0x8 <<  4) // (SPI) 16 Bits Per transfer\r
-#define AT91C_SPI_SCBR        (0xFF <<  8) // (SPI) Serial Clock Baud Rate\r
-#define AT91C_SPI_DLYBS       (0xFF << 16) // (SPI) Delay Before SPCK\r
-#define AT91C_SPI_DLYBCT      (0xFF << 24) // (SPI) Delay Between Consecutive Transfers\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Analog to Digital Convertor\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_ADC {\r
-       AT91_REG         ADC_CR;        // ADC Control Register\r
-       AT91_REG         ADC_MR;        // ADC Mode Register\r
-       AT91_REG         Reserved0[2];  //\r
-       AT91_REG         ADC_CHER;      // ADC Channel Enable Register\r
-       AT91_REG         ADC_CHDR;      // ADC Channel Disable Register\r
-       AT91_REG         ADC_CHSR;      // ADC Channel Status Register\r
-       AT91_REG         ADC_SR;        // ADC Status Register\r
-       AT91_REG         ADC_LCDR;      // ADC Last Converted Data Register\r
-       AT91_REG         ADC_IER;       // ADC Interrupt Enable Register\r
-       AT91_REG         ADC_IDR;       // ADC Interrupt Disable Register\r
-       AT91_REG         ADC_IMR;       // ADC Interrupt Mask Register\r
-       AT91_REG         ADC_CDR[8]; // ADC Channel Data Register\r
-       AT91_REG         Reserved1[44];         //\r
-       AT91_REG         ADC_RPR;       // Receive Pointer Register\r
-       AT91_REG         ADC_RCR;       // Receive Counter Register\r
-       AT91_REG         ADC_TPR;       // Transmit Pointer Register\r
-       AT91_REG         ADC_TCR;       // Transmit Counter Register\r
-       AT91_REG         ADC_RNPR;      // Receive Next Pointer Register\r
-       AT91_REG         ADC_RNCR;      // Receive Next Counter Register\r
-       AT91_REG         ADC_TNPR;      // Transmit Next Pointer Register\r
-       AT91_REG         ADC_TNCR;      // Transmit Next Counter Register\r
-       AT91_REG         ADC_PTCR;      // PDC Transfer Control Register\r
-       AT91_REG         ADC_PTSR;      // PDC Transfer Status Register\r
-} AT91S_ADC, *AT91PS_ADC;\r
-#else\r
-#define ADC_CR          (AT91_CAST(AT91_REG *)         0x00000000) // (ADC_CR) ADC Control Register\r
-#define ADC_MR          (AT91_CAST(AT91_REG *)         0x00000004) // (ADC_MR) ADC Mode Register\r
-#define ADC_CHER        (AT91_CAST(AT91_REG *)         0x00000010) // (ADC_CHER) ADC Channel Enable Register\r
-#define ADC_CHDR        (AT91_CAST(AT91_REG *)         0x00000014) // (ADC_CHDR) ADC Channel Disable Register\r
-#define ADC_CHSR        (AT91_CAST(AT91_REG *)         0x00000018) // (ADC_CHSR) ADC Channel Status Register\r
-#define ADC_SR          (AT91_CAST(AT91_REG *)         0x0000001C) // (ADC_SR) ADC Status Register\r
-#define ADC_LCDR        (AT91_CAST(AT91_REG *)         0x00000020) // (ADC_LCDR) ADC Last Converted Data Register\r
-#define ADC_IER         (AT91_CAST(AT91_REG *)         0x00000024) // (ADC_IER) ADC Interrupt Enable Register\r
-#define ADC_IDR         (AT91_CAST(AT91_REG *)         0x00000028) // (ADC_IDR) ADC Interrupt Disable Register\r
-#define ADC_IMR         (AT91_CAST(AT91_REG *)         0x0000002C) // (ADC_IMR) ADC Interrupt Mask Register\r
-#define ADC_CDR0        (AT91_CAST(AT91_REG *)         0x00000030) // (ADC_CDR0) ADC Channel Data Register 0\r
-#define ADC_CDR1        (AT91_CAST(AT91_REG *)         0x00000034) // (ADC_CDR1) ADC Channel Data Register 1\r
-#define ADC_CDR2        (AT91_CAST(AT91_REG *)         0x00000038) // (ADC_CDR2) ADC Channel Data Register 2\r
-#define ADC_CDR3        (AT91_CAST(AT91_REG *)         0x0000003C) // (ADC_CDR3) ADC Channel Data Register 3\r
-#define ADC_CDR4        (AT91_CAST(AT91_REG *)         0x00000040) // (ADC_CDR4) ADC Channel Data Register 4\r
-#define ADC_CDR5        (AT91_CAST(AT91_REG *)         0x00000044) // (ADC_CDR5) ADC Channel Data Register 5\r
-#define ADC_CDR6        (AT91_CAST(AT91_REG *)         0x00000048) // (ADC_CDR6) ADC Channel Data Register 6\r
-#define ADC_CDR7        (AT91_CAST(AT91_REG *)         0x0000004C) // (ADC_CDR7) ADC Channel Data Register 7\r
-\r
-#endif\r
-// -------- ADC_CR : (ADC Offset: 0x0) ADC Control Register --------\r
-#define AT91C_ADC_SWRST       (0x1 <<  0) // (ADC) Software Reset\r
-#define AT91C_ADC_START       (0x1 <<  1) // (ADC) Start Conversion\r
-// -------- ADC_MR : (ADC Offset: 0x4) ADC Mode Register --------\r
-#define AT91C_ADC_TRGEN       (0x1 <<  0) // (ADC) Trigger Enable\r
-#define        AT91C_ADC_TRGEN_DIS                  (0x0) // (ADC) Hradware triggers are disabled. Starting a conversion is only possible by software\r
-#define        AT91C_ADC_TRGEN_EN                   (0x1) // (ADC) Hardware trigger selected by TRGSEL field is enabled.\r
-#define AT91C_ADC_TRGSEL      (0x7 <<  1) // (ADC) Trigger Selection\r
-#define        AT91C_ADC_TRGSEL_TIOA0                (0x0 <<  1) // (ADC) Selected TRGSEL = TIAO0\r
-#define        AT91C_ADC_TRGSEL_TIOA1                (0x1 <<  1) // (ADC) Selected TRGSEL = TIAO1\r
-#define        AT91C_ADC_TRGSEL_TIOA2                (0x2 <<  1) // (ADC) Selected TRGSEL = TIAO2\r
-#define        AT91C_ADC_TRGSEL_TIOA3                (0x3 <<  1) // (ADC) Selected TRGSEL = TIAO3\r
-#define        AT91C_ADC_TRGSEL_TIOA4                (0x4 <<  1) // (ADC) Selected TRGSEL = TIAO4\r
-#define        AT91C_ADC_TRGSEL_TIOA5                (0x5 <<  1) // (ADC) Selected TRGSEL = TIAO5\r
-#define        AT91C_ADC_TRGSEL_EXT                  (0x6 <<  1) // (ADC) Selected TRGSEL = External Trigger\r
-#define AT91C_ADC_LOWRES      (0x1 <<  4) // (ADC) Resolution.\r
-#define        AT91C_ADC_LOWRES_10_BIT               (0x0 <<  4) // (ADC) 10-bit resolution\r
-#define        AT91C_ADC_LOWRES_8_BIT                (0x1 <<  4) // (ADC) 8-bit resolution\r
-#define AT91C_ADC_SLEEP       (0x1 <<  5) // (ADC) Sleep Mode\r
-#define        AT91C_ADC_SLEEP_NORMAL_MODE          (0x0 <<  5) // (ADC) Normal Mode\r
-#define        AT91C_ADC_SLEEP_MODE                 (0x1 <<  5) // (ADC) Sleep Mode\r
-#define AT91C_ADC_PRESCAL     (0x3F <<  8) // (ADC) Prescaler rate selection\r
-#define AT91C_ADC_STARTUP     (0x1F << 16) // (ADC) Startup Time\r
-#define AT91C_ADC_SHTIM       (0xF << 24) // (ADC) Sample & Hold Time\r
-// --------    ADC_CHER : (ADC Offset: 0x10) ADC Channel Enable Register --------\r
-#define AT91C_ADC_CH0         (0x1 <<  0) // (ADC) Channel 0\r
-#define AT91C_ADC_CH1         (0x1 <<  1) // (ADC) Channel 1\r
-#define AT91C_ADC_CH2         (0x1 <<  2) // (ADC) Channel 2\r
-#define AT91C_ADC_CH3         (0x1 <<  3) // (ADC) Channel 3\r
-#define AT91C_ADC_CH4         (0x1 <<  4) // (ADC) Channel 4\r
-#define AT91C_ADC_CH5         (0x1 <<  5) // (ADC) Channel 5\r
-#define AT91C_ADC_CH6         (0x1 <<  6) // (ADC) Channel 6\r
-#define AT91C_ADC_CH7         (0x1 <<  7) // (ADC) Channel 7\r
-// --------    ADC_CHDR : (ADC Offset: 0x14) ADC Channel Disable Register --------\r
-// --------    ADC_CHSR : (ADC Offset: 0x18) ADC Channel Status Register --------\r
-// -------- ADC_SR : (ADC Offset: 0x1c) ADC Status Register --------\r
-#define AT91C_ADC_EOC0        (0x1 <<  0) // (ADC) End of Conversion\r
-#define AT91C_ADC_EOC1        (0x1 <<  1) // (ADC) End of Conversion\r
-#define AT91C_ADC_EOC2        (0x1 <<  2) // (ADC) End of Conversion\r
-#define AT91C_ADC_EOC3        (0x1 <<  3) // (ADC) End of Conversion\r
-#define AT91C_ADC_EOC4        (0x1 <<  4) // (ADC) End of Conversion\r
-#define AT91C_ADC_EOC5        (0x1 <<  5) // (ADC) End of Conversion\r
-#define AT91C_ADC_EOC6        (0x1 <<  6) // (ADC) End of Conversion\r
-#define AT91C_ADC_EOC7        (0x1 <<  7) // (ADC) End of Conversion\r
-#define AT91C_ADC_OVRE0       (0x1 <<  8) // (ADC) Overrun Error\r
-#define AT91C_ADC_OVRE1       (0x1 <<  9) // (ADC) Overrun Error\r
-#define AT91C_ADC_OVRE2       (0x1 << 10) // (ADC) Overrun Error\r
-#define AT91C_ADC_OVRE3       (0x1 << 11) // (ADC) Overrun Error\r
-#define AT91C_ADC_OVRE4       (0x1 << 12) // (ADC) Overrun Error\r
-#define AT91C_ADC_OVRE5       (0x1 << 13) // (ADC) Overrun Error\r
-#define AT91C_ADC_OVRE6       (0x1 << 14) // (ADC) Overrun Error\r
-#define AT91C_ADC_OVRE7       (0x1 << 15) // (ADC) Overrun Error\r
-#define AT91C_ADC_DRDY        (0x1 << 16) // (ADC) Data Ready\r
-#define AT91C_ADC_GOVRE       (0x1 << 17) // (ADC) General Overrun\r
-#define AT91C_ADC_ENDRX       (0x1 << 18) // (ADC) End of Receiver Transfer\r
-#define AT91C_ADC_RXBUFF      (0x1 << 19) // (ADC) RXBUFF Interrupt\r
-// -------- ADC_LCDR : (ADC Offset: 0x20) ADC Last Converted Data Register --------\r
-#define AT91C_ADC_LDATA       (0x3FF <<  0) // (ADC) Last Data Converted\r
-// -------- ADC_IER : (ADC Offset: 0x24) ADC Interrupt Enable Register --------\r
-// -------- ADC_IDR : (ADC Offset: 0x28) ADC Interrupt Disable Register --------\r
-// -------- ADC_IMR : (ADC Offset: 0x2c) ADC Interrupt Mask Register --------\r
-// -------- ADC_CDR0 : (ADC Offset: 0x30) ADC Channel Data Register 0 --------\r
-#define AT91C_ADC_DATA        (0x3FF <<  0) // (ADC) Converted Data\r
-// -------- ADC_CDR1 : (ADC Offset: 0x34) ADC Channel Data Register 1 --------\r
-// -------- ADC_CDR2 : (ADC Offset: 0x38) ADC Channel Data Register 2 --------\r
-// -------- ADC_CDR3 : (ADC Offset: 0x3c) ADC Channel Data Register 3 --------\r
-// -------- ADC_CDR4 : (ADC Offset: 0x40) ADC Channel Data Register 4 --------\r
-// -------- ADC_CDR5 : (ADC Offset: 0x44) ADC Channel Data Register 5 --------\r
-// -------- ADC_CDR6 : (ADC Offset: 0x48) ADC Channel Data Register 6 --------\r
-// -------- ADC_CDR7 : (ADC Offset: 0x4c) ADC Channel Data Register 7 --------\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Synchronous Serial Controller Interface\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_SSC {\r
-       AT91_REG         SSC_CR;        // Control Register\r
-       AT91_REG         SSC_CMR;       // Clock Mode Register\r
-       AT91_REG         Reserved0[2];  //\r
-       AT91_REG         SSC_RCMR;      // Receive Clock ModeRegister\r
-       AT91_REG         SSC_RFMR;      // Receive Frame Mode Register\r
-       AT91_REG         SSC_TCMR;      // Transmit Clock Mode Register\r
-       AT91_REG         SSC_TFMR;      // Transmit Frame Mode Register\r
-       AT91_REG         SSC_RHR;       // Receive Holding Register\r
-       AT91_REG         SSC_THR;       // Transmit Holding Register\r
-       AT91_REG         Reserved1[2];  //\r
-       AT91_REG         SSC_RSHR;      // Receive Sync Holding Register\r
-       AT91_REG         SSC_TSHR;      // Transmit Sync Holding Register\r
-       AT91_REG         Reserved2[2];  //\r
-       AT91_REG         SSC_SR;        // Status Register\r
-       AT91_REG         SSC_IER;       // Interrupt Enable Register\r
-       AT91_REG         SSC_IDR;       // Interrupt Disable Register\r
-       AT91_REG         SSC_IMR;       // Interrupt Mask Register\r
-       AT91_REG         Reserved3[44];         //\r
-       AT91_REG         SSC_RPR;       // Receive Pointer Register\r
-       AT91_REG         SSC_RCR;       // Receive Counter Register\r
-       AT91_REG         SSC_TPR;       // Transmit Pointer Register\r
-       AT91_REG         SSC_TCR;       // Transmit Counter Register\r
-       AT91_REG         SSC_RNPR;      // Receive Next Pointer Register\r
-       AT91_REG         SSC_RNCR;      // Receive Next Counter Register\r
-       AT91_REG         SSC_TNPR;      // Transmit Next Pointer Register\r
-       AT91_REG         SSC_TNCR;      // Transmit Next Counter Register\r
-       AT91_REG         SSC_PTCR;      // PDC Transfer Control Register\r
-       AT91_REG         SSC_PTSR;      // PDC Transfer Status Register\r
-} AT91S_SSC, *AT91PS_SSC;\r
-#else\r
-#define SSC_CR          (AT91_CAST(AT91_REG *)         0x00000000) // (SSC_CR) Control Register\r
-#define SSC_CMR         (AT91_CAST(AT91_REG *)         0x00000004) // (SSC_CMR) Clock Mode Register\r
-#define SSC_RCMR        (AT91_CAST(AT91_REG *)         0x00000010) // (SSC_RCMR) Receive Clock ModeRegister\r
-#define SSC_RFMR        (AT91_CAST(AT91_REG *)         0x00000014) // (SSC_RFMR) Receive Frame Mode Register\r
-#define SSC_TCMR        (AT91_CAST(AT91_REG *)         0x00000018) // (SSC_TCMR) Transmit Clock Mode Register\r
-#define SSC_TFMR        (AT91_CAST(AT91_REG *)         0x0000001C) // (SSC_TFMR) Transmit Frame Mode Register\r
-#define SSC_RHR         (AT91_CAST(AT91_REG *)         0x00000020) // (SSC_RHR) Receive Holding Register\r
-#define SSC_THR         (AT91_CAST(AT91_REG *)         0x00000024) // (SSC_THR) Transmit Holding Register\r
-#define SSC_RSHR        (AT91_CAST(AT91_REG *)         0x00000030) // (SSC_RSHR) Receive Sync Holding Register\r
-#define SSC_TSHR        (AT91_CAST(AT91_REG *)         0x00000034) // (SSC_TSHR) Transmit Sync Holding Register\r
-#define SSC_SR          (AT91_CAST(AT91_REG *)         0x00000040) // (SSC_SR) Status Register\r
-#define SSC_IER         (AT91_CAST(AT91_REG *)         0x00000044) // (SSC_IER) Interrupt Enable Register\r
-#define SSC_IDR         (AT91_CAST(AT91_REG *)         0x00000048) // (SSC_IDR) Interrupt Disable Register\r
-#define SSC_IMR         (AT91_CAST(AT91_REG *)         0x0000004C) // (SSC_IMR) Interrupt Mask Register\r
-\r
-#endif\r
-// -------- SSC_CR : (SSC Offset: 0x0) SSC Control Register --------\r
-#define AT91C_SSC_RXEN        (0x1 <<  0) // (SSC) Receive Enable\r
-#define AT91C_SSC_RXDIS       (0x1 <<  1) // (SSC) Receive Disable\r
-#define AT91C_SSC_TXEN        (0x1 <<  8) // (SSC) Transmit Enable\r
-#define AT91C_SSC_TXDIS       (0x1 <<  9) // (SSC) Transmit Disable\r
-#define AT91C_SSC_SWRST       (0x1 << 15) // (SSC) Software Reset\r
-// -------- SSC_RCMR : (SSC Offset: 0x10) SSC Receive Clock Mode Register --------\r
-#define AT91C_SSC_CKS         (0x3 <<  0) // (SSC) Receive/Transmit Clock Selection\r
-#define        AT91C_SSC_CKS_DIV                  (0x0) // (SSC) Divided Clock\r
-#define        AT91C_SSC_CKS_TK                   (0x1) // (SSC) TK Clock signal\r
-#define        AT91C_SSC_CKS_RK                   (0x2) // (SSC) RK pin\r
-#define AT91C_SSC_CKO         (0x7 <<  2) // (SSC) Receive/Transmit Clock Output Mode Selection\r
-#define        AT91C_SSC_CKO_NONE                 (0x0 <<  2) // (SSC) Receive/Transmit Clock Output Mode: None RK pin: Input-only\r
-#define        AT91C_SSC_CKO_CONTINOUS            (0x1 <<  2) // (SSC) Continuous Receive/Transmit Clock RK pin: Output\r
-#define        AT91C_SSC_CKO_DATA_TX              (0x2 <<  2) // (SSC) Receive/Transmit Clock only during data transfers RK pin: Output\r
-#define AT91C_SSC_CKI         (0x1 <<  5) // (SSC) Receive/Transmit Clock Inversion\r
-#define AT91C_SSC_START       (0xF <<  8) // (SSC) Receive/Transmit Start Selection\r
-#define        AT91C_SSC_START_CONTINOUS            (0x0 <<  8) // (SSC) Continuous, as soon as the receiver is enabled, and immediately after the end of transfer of the previous data.\r
-#define        AT91C_SSC_START_TX                   (0x1 <<  8) // (SSC) Transmit/Receive start\r
-#define        AT91C_SSC_START_LOW_RF               (0x2 <<  8) // (SSC) Detection of a low level on RF input\r
-#define        AT91C_SSC_START_HIGH_RF              (0x3 <<  8) // (SSC) Detection of a high level on RF input\r
-#define        AT91C_SSC_START_FALL_RF              (0x4 <<  8) // (SSC) Detection of a falling edge on RF input\r
-#define        AT91C_SSC_START_RISE_RF              (0x5 <<  8) // (SSC) Detection of a rising edge on RF input\r
-#define        AT91C_SSC_START_LEVEL_RF             (0x6 <<  8) // (SSC) Detection of any level change on RF input\r
-#define        AT91C_SSC_START_EDGE_RF              (0x7 <<  8) // (SSC) Detection of any edge on RF input\r
-#define        AT91C_SSC_START_0                    (0x8 <<  8) // (SSC) Compare 0\r
-#define AT91C_SSC_STTDLY      (0xFF << 16) // (SSC) Receive/Transmit Start Delay\r
-#define AT91C_SSC_PERIOD      (0xFF << 24) // (SSC) Receive/Transmit Period Divider Selection\r
-// -------- SSC_RFMR : (SSC Offset: 0x14) SSC Receive Frame Mode Register --------\r
-#define AT91C_SSC_DATLEN      (0x1F <<  0) // (SSC) Data Length\r
-#define AT91C_SSC_LOOP        (0x1 <<  5) // (SSC) Loop Mode\r
-#define AT91C_SSC_MSBF        (0x1 <<  7) // (SSC) Most Significant Bit First\r
-#define AT91C_SSC_DATNB       (0xF <<  8) // (SSC) Data Number per Frame\r
-#define AT91C_SSC_FSLEN       (0xF << 16) // (SSC) Receive/Transmit Frame Sync length\r
-#define AT91C_SSC_FSOS        (0x7 << 20) // (SSC) Receive/Transmit Frame Sync Output Selection\r
-#define        AT91C_SSC_FSOS_NONE                 (0x0 << 20) // (SSC) Selected Receive/Transmit Frame Sync Signal: None RK pin Input-only\r
-#define        AT91C_SSC_FSOS_NEGATIVE             (0x1 << 20) // (SSC) Selected Receive/Transmit Frame Sync Signal: Negative Pulse\r
-#define        AT91C_SSC_FSOS_POSITIVE             (0x2 << 20) // (SSC) Selected Receive/Transmit Frame Sync Signal: Positive Pulse\r
-#define        AT91C_SSC_FSOS_LOW                  (0x3 << 20) // (SSC) Selected Receive/Transmit Frame Sync Signal: Driver Low during data transfer\r
-#define        AT91C_SSC_FSOS_HIGH                 (0x4 << 20) // (SSC) Selected Receive/Transmit Frame Sync Signal: Driver High during data transfer\r
-#define        AT91C_SSC_FSOS_TOGGLE               (0x5 << 20) // (SSC) Selected Receive/Transmit Frame Sync Signal: Toggling at each start of data transfer\r
-#define AT91C_SSC_FSEDGE      (0x1 << 24) // (SSC) Frame Sync Edge Detection\r
-// -------- SSC_TCMR : (SSC Offset: 0x18) SSC Transmit Clock Mode Register --------\r
-// -------- SSC_TFMR : (SSC Offset: 0x1c) SSC Transmit Frame Mode Register --------\r
-#define AT91C_SSC_DATDEF      (0x1 <<  5) // (SSC) Data Default Value\r
-#define AT91C_SSC_FSDEN       (0x1 << 23) // (SSC) Frame Sync Data Enable\r
-// -------- SSC_SR : (SSC Offset: 0x40) SSC Status Register --------\r
-#define AT91C_SSC_TXRDY       (0x1 <<  0) // (SSC) Transmit Ready\r
-#define AT91C_SSC_TXEMPTY     (0x1 <<  1) // (SSC) Transmit Empty\r
-#define AT91C_SSC_ENDTX       (0x1 <<  2) // (SSC) End Of Transmission\r
-#define AT91C_SSC_TXBUFE      (0x1 <<  3) // (SSC) Transmit Buffer Empty\r
-#define AT91C_SSC_RXRDY       (0x1 <<  4) // (SSC) Receive Ready\r
-#define AT91C_SSC_OVRUN       (0x1 <<  5) // (SSC) Receive Overrun\r
-#define AT91C_SSC_ENDRX       (0x1 <<  6) // (SSC) End of Reception\r
-#define AT91C_SSC_RXBUFF      (0x1 <<  7) // (SSC) Receive Buffer Full\r
-#define AT91C_SSC_TXSYN       (0x1 << 10) // (SSC) Transmit Sync\r
-#define AT91C_SSC_RXSYN       (0x1 << 11) // (SSC) Receive Sync\r
-#define AT91C_SSC_TXENA       (0x1 << 16) // (SSC) Transmit Enable\r
-#define AT91C_SSC_RXENA       (0x1 << 17) // (SSC) Receive Enable\r
-// -------- SSC_IER : (SSC Offset: 0x44) SSC Interrupt Enable Register --------\r
-// -------- SSC_IDR : (SSC Offset: 0x48) SSC Interrupt Disable Register --------\r
-// -------- SSC_IMR : (SSC Offset: 0x4c) SSC Interrupt Mask Register --------\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Usart\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_USART {\r
-       AT91_REG         US_CR;         // Control Register\r
-       AT91_REG         US_MR;         // Mode Register\r
-       AT91_REG         US_IER;        // Interrupt Enable Register\r
-       AT91_REG         US_IDR;        // Interrupt Disable Register\r
-       AT91_REG         US_IMR;        // Interrupt Mask Register\r
-       AT91_REG         US_CSR;        // Channel Status Register\r
-       AT91_REG         US_RHR;        // Receiver Holding Register\r
-       AT91_REG         US_THR;        // Transmitter Holding Register\r
-       AT91_REG         US_BRGR;       // Baud Rate Generator Register\r
-       AT91_REG         US_RTOR;       // Receiver Time-out Register\r
-       AT91_REG         US_TTGR;       // Transmitter Time-guard Register\r
-       AT91_REG         Reserved0[5];  //\r
-       AT91_REG         US_FIDI;       // FI_DI_Ratio Register\r
-       AT91_REG         US_NER;        // Nb Errors Register\r
-       AT91_REG         Reserved1[1];  //\r
-       AT91_REG         US_IF;         // IRDA_FILTER Register\r
-       AT91_REG         Reserved2[44];         //\r
-       AT91_REG         US_RPR;        // Receive Pointer Register\r
-       AT91_REG         US_RCR;        // Receive Counter Register\r
-       AT91_REG         US_TPR;        // Transmit Pointer Register\r
-       AT91_REG         US_TCR;        // Transmit Counter Register\r
-       AT91_REG         US_RNPR;       // Receive Next Pointer Register\r
-       AT91_REG         US_RNCR;       // Receive Next Counter Register\r
-       AT91_REG         US_TNPR;       // Transmit Next Pointer Register\r
-       AT91_REG         US_TNCR;       // Transmit Next Counter Register\r
-       AT91_REG         US_PTCR;       // PDC Transfer Control Register\r
-       AT91_REG         US_PTSR;       // PDC Transfer Status Register\r
-} AT91S_USART, *AT91PS_USART;\r
-#else\r
-#define US_CR           (AT91_CAST(AT91_REG *)         0x00000000) // (US_CR) Control Register\r
-#define US_MR           (AT91_CAST(AT91_REG *)         0x00000004) // (US_MR) Mode Register\r
-#define US_IER          (AT91_CAST(AT91_REG *)         0x00000008) // (US_IER) Interrupt Enable Register\r
-#define US_IDR          (AT91_CAST(AT91_REG *)         0x0000000C) // (US_IDR) Interrupt Disable Register\r
-#define US_IMR          (AT91_CAST(AT91_REG *)         0x00000010) // (US_IMR) Interrupt Mask Register\r
-#define US_CSR          (AT91_CAST(AT91_REG *)         0x00000014) // (US_CSR) Channel Status Register\r
-#define US_RHR          (AT91_CAST(AT91_REG *)         0x00000018) // (US_RHR) Receiver Holding Register\r
-#define US_THR          (AT91_CAST(AT91_REG *)         0x0000001C) // (US_THR) Transmitter Holding Register\r
-#define US_BRGR         (AT91_CAST(AT91_REG *)         0x00000020) // (US_BRGR) Baud Rate Generator Register\r
-#define US_RTOR         (AT91_CAST(AT91_REG *)         0x00000024) // (US_RTOR) Receiver Time-out Register\r
-#define US_TTGR         (AT91_CAST(AT91_REG *)         0x00000028) // (US_TTGR) Transmitter Time-guard Register\r
-#define US_FIDI         (AT91_CAST(AT91_REG *)         0x00000040) // (US_FIDI) FI_DI_Ratio Register\r
-#define US_NER          (AT91_CAST(AT91_REG *)         0x00000044) // (US_NER) Nb Errors Register\r
-#define US_IF           (AT91_CAST(AT91_REG *)         0x0000004C) // (US_IF) IRDA_FILTER Register\r
-\r
-#endif\r
-// -------- US_CR : (USART Offset: 0x0) Debug Unit Control Register --------\r
-#define AT91C_US_STTBRK       (0x1 <<  9) // (USART) Start Break\r
-#define AT91C_US_STPBRK       (0x1 << 10) // (USART) Stop Break\r
-#define AT91C_US_STTTO        (0x1 << 11) // (USART) Start Time-out\r
-#define AT91C_US_SENDA        (0x1 << 12) // (USART) Send Address\r
-#define AT91C_US_RSTIT        (0x1 << 13) // (USART) Reset Iterations\r
-#define AT91C_US_RSTNACK      (0x1 << 14) // (USART) Reset Non Acknowledge\r
-#define AT91C_US_RETTO        (0x1 << 15) // (USART) Rearm Time-out\r
-#define AT91C_US_DTREN        (0x1 << 16) // (USART) Data Terminal ready Enable\r
-#define AT91C_US_DTRDIS       (0x1 << 17) // (USART) Data Terminal ready Disable\r
-#define AT91C_US_RTSEN        (0x1 << 18) // (USART) Request to Send enable\r
-#define AT91C_US_RTSDIS       (0x1 << 19) // (USART) Request to Send Disable\r
-// -------- US_MR : (USART Offset: 0x4) Debug Unit Mode Register --------\r
-#define AT91C_US_USMODE       (0xF <<  0) // (USART) Usart mode\r
-#define        AT91C_US_USMODE_NORMAL               (0x0) // (USART) Normal\r
-#define        AT91C_US_USMODE_RS485                (0x1) // (USART) RS485\r
-#define        AT91C_US_USMODE_HWHSH                (0x2) // (USART) Hardware Handshaking\r
-#define        AT91C_US_USMODE_MODEM                (0x3) // (USART) Modem\r
-#define        AT91C_US_USMODE_ISO7816_0            (0x4) // (USART) ISO7816 protocol: T = 0\r
-#define        AT91C_US_USMODE_ISO7816_1            (0x6) // (USART) ISO7816 protocol: T = 1\r
-#define        AT91C_US_USMODE_IRDA                 (0x8) // (USART) IrDA\r
-#define        AT91C_US_USMODE_SWHSH                (0xC) // (USART) Software Handshaking\r
-#define AT91C_US_CLKS         (0x3 <<  4) // (USART) Clock Selection (Baud Rate generator Input Clock\r
-#define        AT91C_US_CLKS_CLOCK                (0x0 <<  4) // (USART) Clock\r
-#define        AT91C_US_CLKS_FDIV1                (0x1 <<  4) // (USART) fdiv1\r
-#define        AT91C_US_CLKS_SLOW                 (0x2 <<  4) // (USART) slow_clock (ARM)\r
-#define        AT91C_US_CLKS_EXT                  (0x3 <<  4) // (USART) External (SCK)\r
-#define AT91C_US_CHRL         (0x3 <<  6) // (USART) Clock Selection (Baud Rate generator Input Clock\r
-#define        AT91C_US_CHRL_5_BITS               (0x0 <<  6) // (USART) Character Length: 5 bits\r
-#define        AT91C_US_CHRL_6_BITS               (0x1 <<  6) // (USART) Character Length: 6 bits\r
-#define        AT91C_US_CHRL_7_BITS               (0x2 <<  6) // (USART) Character Length: 7 bits\r
-#define        AT91C_US_CHRL_8_BITS               (0x3 <<  6) // (USART) Character Length: 8 bits\r
-#define AT91C_US_SYNC         (0x1 <<  8) // (USART) Synchronous Mode Select\r
-#define AT91C_US_NBSTOP       (0x3 << 12) // (USART) Number of Stop bits\r
-#define        AT91C_US_NBSTOP_1_BIT                (0x0 << 12) // (USART) 1 stop bit\r
-#define        AT91C_US_NBSTOP_15_BIT               (0x1 << 12) // (USART) Asynchronous (SYNC=0) 2 stop bits Synchronous (SYNC=1) 2 stop bits\r
-#define        AT91C_US_NBSTOP_2_BIT                (0x2 << 12) // (USART) 2 stop bits\r
-#define AT91C_US_MSBF         (0x1 << 16) // (USART) Bit Order\r
-#define AT91C_US_MODE9        (0x1 << 17) // (USART) 9-bit Character length\r
-#define AT91C_US_CKLO         (0x1 << 18) // (USART) Clock Output Select\r
-#define AT91C_US_OVER         (0x1 << 19) // (USART) Over Sampling Mode\r
-#define AT91C_US_INACK        (0x1 << 20) // (USART) Inhibit Non Acknowledge\r
-#define AT91C_US_DSNACK       (0x1 << 21) // (USART) Disable Successive NACK\r
-#define AT91C_US_MAX_ITER     (0x1 << 24) // (USART) Number of Repetitions\r
-#define AT91C_US_FILTER       (0x1 << 28) // (USART) Receive Line Filter\r
-// -------- US_IER : (USART Offset: 0x8) Debug Unit Interrupt Enable Register --------\r
-#define AT91C_US_RXBRK        (0x1 <<  2) // (USART) Break Received/End of Break\r
-#define AT91C_US_TIMEOUT      (0x1 <<  8) // (USART) Receiver Time-out\r
-#define AT91C_US_ITERATION    (0x1 << 10) // (USART) Max number of Repetitions Reached\r
-#define AT91C_US_NACK         (0x1 << 13) // (USART) Non Acknowledge\r
-#define AT91C_US_RIIC         (0x1 << 16) // (USART) Ring INdicator Input Change Flag\r
-#define AT91C_US_DSRIC        (0x1 << 17) // (USART) Data Set Ready Input Change Flag\r
-#define AT91C_US_DCDIC        (0x1 << 18) // (USART) Data Carrier Flag\r
-#define AT91C_US_CTSIC        (0x1 << 19) // (USART) Clear To Send Input Change Flag\r
-// -------- US_IDR : (USART Offset: 0xc) Debug Unit Interrupt Disable Register --------\r
-// -------- US_IMR : (USART Offset: 0x10) Debug Unit Interrupt Mask Register --------\r
-// -------- US_CSR : (USART Offset: 0x14) Debug Unit Channel Status Register --------\r
-#define AT91C_US_RI           (0x1 << 20) // (USART) Image of RI Input\r
-#define AT91C_US_DSR          (0x1 << 21) // (USART) Image of DSR Input\r
-#define AT91C_US_DCD          (0x1 << 22) // (USART) Image of DCD Input\r
-#define AT91C_US_CTS          (0x1 << 23) // (USART) Image of CTS Input\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Two-wire Interface\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_TWI {\r
-       AT91_REG         TWI_CR;        // Control Register\r
-       AT91_REG         TWI_MMR;       // Master Mode Register\r
-       AT91_REG         Reserved0[1];  //\r
-       AT91_REG         TWI_IADR;      // Internal Address Register\r
-       AT91_REG         TWI_CWGR;      // Clock Waveform Generator Register\r
-       AT91_REG         Reserved1[3];  //\r
-       AT91_REG         TWI_SR;        // Status Register\r
-       AT91_REG         TWI_IER;       // Interrupt Enable Register\r
-       AT91_REG         TWI_IDR;       // Interrupt Disable Register\r
-       AT91_REG         TWI_IMR;       // Interrupt Mask Register\r
-       AT91_REG         TWI_RHR;       // Receive Holding Register\r
-       AT91_REG         TWI_THR;       // Transmit Holding Register\r
-       AT91_REG         Reserved2[50];         //\r
-       AT91_REG         TWI_RPR;       // Receive Pointer Register\r
-       AT91_REG         TWI_RCR;       // Receive Counter Register\r
-       AT91_REG         TWI_TPR;       // Transmit Pointer Register\r
-       AT91_REG         TWI_TCR;       // Transmit Counter Register\r
-       AT91_REG         TWI_RNPR;      // Receive Next Pointer Register\r
-       AT91_REG         TWI_RNCR;      // Receive Next Counter Register\r
-       AT91_REG         TWI_TNPR;      // Transmit Next Pointer Register\r
-       AT91_REG         TWI_TNCR;      // Transmit Next Counter Register\r
-       AT91_REG         TWI_PTCR;      // PDC Transfer Control Register\r
-       AT91_REG         TWI_PTSR;      // PDC Transfer Status Register\r
-} AT91S_TWI, *AT91PS_TWI;\r
-#else\r
-#define TWI_CR          (AT91_CAST(AT91_REG *)         0x00000000) // (TWI_CR) Control Register\r
-#define TWI_MMR         (AT91_CAST(AT91_REG *)         0x00000004) // (TWI_MMR) Master Mode Register\r
-#define TWI_IADR        (AT91_CAST(AT91_REG *)         0x0000000C) // (TWI_IADR) Internal Address Register\r
-#define TWI_CWGR        (AT91_CAST(AT91_REG *)         0x00000010) // (TWI_CWGR) Clock Waveform Generator Register\r
-#define TWI_SR          (AT91_CAST(AT91_REG *)         0x00000020) // (TWI_SR) Status Register\r
-#define TWI_IER         (AT91_CAST(AT91_REG *)         0x00000024) // (TWI_IER) Interrupt Enable Register\r
-#define TWI_IDR         (AT91_CAST(AT91_REG *)         0x00000028) // (TWI_IDR) Interrupt Disable Register\r
-#define TWI_IMR         (AT91_CAST(AT91_REG *)         0x0000002C) // (TWI_IMR) Interrupt Mask Register\r
-#define TWI_RHR         (AT91_CAST(AT91_REG *)         0x00000030) // (TWI_RHR) Receive Holding Register\r
-#define TWI_THR         (AT91_CAST(AT91_REG *)         0x00000034) // (TWI_THR) Transmit Holding Register\r
-\r
-#endif\r
-// -------- TWI_CR : (TWI Offset: 0x0) TWI Control Register --------\r
-#define AT91C_TWI_START       (0x1 <<  0) // (TWI) Send a START Condition\r
-#define AT91C_TWI_STOP        (0x1 <<  1) // (TWI) Send a STOP Condition\r
-#define AT91C_TWI_MSEN        (0x1 <<  2) // (TWI) TWI Master Transfer Enabled\r
-#define AT91C_TWI_MSDIS       (0x1 <<  3) // (TWI) TWI Master Transfer Disabled\r
-#define AT91C_TWI_SWRST       (0x1 <<  7) // (TWI) Software Reset\r
-// -------- TWI_MMR : (TWI Offset: 0x4) TWI Master Mode Register --------\r
-#define AT91C_TWI_IADRSZ      (0x3 <<  8) // (TWI) Internal Device Address Size\r
-#define        AT91C_TWI_IADRSZ_NO                   (0x0 <<  8) // (TWI) No internal device address\r
-#define        AT91C_TWI_IADRSZ_1_BYTE               (0x1 <<  8) // (TWI) One-byte internal device address\r
-#define        AT91C_TWI_IADRSZ_2_BYTE               (0x2 <<  8) // (TWI) Two-byte internal device address\r
-#define        AT91C_TWI_IADRSZ_3_BYTE               (0x3 <<  8) // (TWI) Three-byte internal device address\r
-#define AT91C_TWI_MREAD       (0x1 << 12) // (TWI) Master Read Direction\r
-#define AT91C_TWI_DADR        (0x7F << 16) // (TWI) Device Address\r
-// -------- TWI_CWGR : (TWI Offset: 0x10) TWI Clock Waveform Generator Register --------\r
-#define AT91C_TWI_CLDIV       (0xFF <<  0) // (TWI) Clock Low Divider\r
-#define AT91C_TWI_CHDIV       (0xFF <<  8) // (TWI) Clock High Divider\r
-#define AT91C_TWI_CKDIV       (0x7 << 16) // (TWI) Clock Divider\r
-// -------- TWI_SR : (TWI Offset: 0x20) TWI Status Register --------\r
-#define AT91C_TWI_TXCOMP      (0x1 <<  0) // (TWI) Transmission Completed\r
-#define AT91C_TWI_RXRDY       (0x1 <<  1) // (TWI) Receive holding register ReaDY\r
-#define AT91C_TWI_TXRDY       (0x1 <<  2) // (TWI) Transmit holding register ReaDY\r
-#define AT91C_TWI_OVRE        (0x1 <<  6) // (TWI) Overrun Error\r
-#define AT91C_TWI_UNRE        (0x1 <<  7) // (TWI) Underrun Error\r
-#define AT91C_TWI_NACK        (0x1 <<  8) // (TWI) Not Acknowledged\r
-#define AT91C_TWI_ENDRX       (0x1 << 12) // (TWI)\r
-#define AT91C_TWI_ENDTX       (0x1 << 13) // (TWI)\r
-#define AT91C_TWI_RXBUFF      (0x1 << 14) // (TWI)\r
-#define AT91C_TWI_TXBUFE      (0x1 << 15) // (TWI)\r
-// -------- TWI_IER : (TWI Offset: 0x24) TWI Interrupt Enable Register --------\r
-// -------- TWI_IDR : (TWI Offset: 0x28) TWI Interrupt Disable Register --------\r
-// -------- TWI_IMR : (TWI Offset: 0x2c) TWI Interrupt Mask Register --------\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Timer Counter Channel Interface\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_TC {\r
-       AT91_REG         TC_CCR;        // Channel Control Register\r
-       AT91_REG         TC_CMR;        // Channel Mode Register (Capture Mode / Waveform Mode)\r
-       AT91_REG         Reserved0[2];  //\r
-       AT91_REG         TC_CV;         // Counter Value\r
-       AT91_REG         TC_RA;         // Register A\r
-       AT91_REG         TC_RB;         // Register B\r
-       AT91_REG         TC_RC;         // Register C\r
-       AT91_REG         TC_SR;         // Status Register\r
-       AT91_REG         TC_IER;        // Interrupt Enable Register\r
-       AT91_REG         TC_IDR;        // Interrupt Disable Register\r
-       AT91_REG         TC_IMR;        // Interrupt Mask Register\r
-} AT91S_TC, *AT91PS_TC;\r
-#else\r
-#define TC_CCR          (AT91_CAST(AT91_REG *)         0x00000000) // (TC_CCR) Channel Control Register\r
-#define TC_CMR          (AT91_CAST(AT91_REG *)         0x00000004) // (TC_CMR) Channel Mode Register (Capture Mode / Waveform Mode)\r
-#define TC_CV           (AT91_CAST(AT91_REG *)         0x00000010) // (TC_CV) Counter Value\r
-#define TC_RA           (AT91_CAST(AT91_REG *)         0x00000014) // (TC_RA) Register A\r
-#define TC_RB           (AT91_CAST(AT91_REG *)         0x00000018) // (TC_RB) Register B\r
-#define TC_RC           (AT91_CAST(AT91_REG *)         0x0000001C) // (TC_RC) Register C\r
-#define TC_SR           (AT91_CAST(AT91_REG *)         0x00000020) // (TC_SR) Status Register\r
-#define TC_IER          (AT91_CAST(AT91_REG *)         0x00000024) // (TC_IER) Interrupt Enable Register\r
-#define TC_IDR          (AT91_CAST(AT91_REG *)         0x00000028) // (TC_IDR) Interrupt Disable Register\r
-#define TC_IMR          (AT91_CAST(AT91_REG *)         0x0000002C) // (TC_IMR) Interrupt Mask Register\r
-\r
-#endif\r
-// -------- TC_CCR : (TC Offset: 0x0) TC Channel Control Register --------\r
-#define AT91C_TC_CLKEN                       (0x1 <<  0) // (TC) Counter Clock Enable Command\r
-#define AT91C_TC_CLKDIS                      (0x1 <<  1) // (TC) Counter Clock Disable Command\r
-#define AT91C_TC_SWTRG                       (0x1 <<  2) // (TC) Software Trigger Command\r
-// -------- TC_CMR : (TC Offset: 0x4) TC Channel Mode Register: Capture Mode / Waveform Mode --------\r
-#define AT91C_TC_CLKS                        (0x7 <<  0) // (TC) Clock Selection\r
-#define AT91C_TC_CLKS_TIMER_DIV1_CLOCK       (0x0) // (TC) Clock selected: TIMER_DIV1_CLOCK\r
-#define AT91C_TC_CLKS_TIMER_DIV2_CLOCK       (0x1) // (TC) Clock selected: TIMER_DIV2_CLOCK\r
-#define AT91C_TC_CLKS_TIMER_DIV3_CLOCK       (0x2) // (TC) Clock selected: TIMER_DIV3_CLOCK\r
-#define T91C_TC_CLKS_TIMER_DIV4_CLOCK        (0x3) // (TC) Clock selected: TIMER_DIV4_CLOCK\r
-#define AT91C_TC_CLKS_TIMER_DIV5_CLOCK       (0x4) // (TC) Clock selected: TIMER_DIV5_CLOCK\r
-#define AT91C_TC_CLKS_XC0                    (0x5) // (TC) Clock selected: XC0\r
-#define AT91C_TC_CLKS_XC1                    (0x6) // (TC) Clock selected: XC1\r
-#define AT91C_TC_CLKS_XC2                    (0x7) // (TC) Clock selected: XC2\r
-#define AT91C_TC_CLKI                        (0x1 <<  3) // (TC) Clock Invert\r
-#define AT91C_TC_BURST                       (0x3 <<  4) // (TC) Burst Signal Selection\r
-#define AT91C_TC_BURST_NONE                  (0x0 <<  4) // (TC) The clock is not gated by an external signal\r
-#define AT91C_TC_BURST_XC0                   (0x1 <<  4) // (TC) XC0 is ANDed with the selected clock\r
-#define AT91C_TC_BURST_XC1                   (0x2 <<  4) // (TC) XC1 is ANDed with the selected clock\r
-#define AT91C_TC_BURST_XC2                   (0x3 <<  4) // (TC) XC2 is ANDed with the selected clock\r
-#define AT91C_TC_CPCSTOP                     (0x1 <<  6) // (TC) Counter Clock Stopped with RC Compare\r
-#define AT91C_TC_LDBSTOP                     (0x1 <<  6) // (TC) Counter Clock Stopped with RB Loading\r
-#define AT91C_TC_CPCDIS                      (0x1 <<  7) // (TC) Counter Clock Disable with RC Compare\r
-#define AT91C_TC_LDBDIS                      (0x1 <<  7) // (TC) Counter Clock Disabled with RB Loading\r
-#define AT91C_TC_ETRGEDG                     (0x3 <<  8) // (TC) External Trigger Edge Selection\r
-#define AT91C_TC_ETRGEDG_NONE                (0x0 <<  8) // (TC) Edge: None\r
-#define AT91C_TC_ETRGEDG_RISING              (0x1 <<  8) // (TC) Edge: rising edge\r
-#define AT91C_TC_ETRGEDG_FALLING             (0x2 <<  8) // (TC) Edge: falling edge\r
-#define AT91C_TC_ETRGEDG_BOTH                (0x3 <<  8) // (TC) Edge: each edge\r
-#define AT91C_TC_EEVTEDG                     (0x3 <<  8) // (TC) External Event Edge Selection\r
-#define AT91C_TC_EEVTEDG_NONE                (0x0 <<  8) // (TC) Edge: None\r
-#define AT91C_TC_EEVTEDG_RISING              (0x1 <<  8) // (TC) Edge: rising edge\r
-#define AT91C_TC_EEVTEDG_FALLING             (0x2 <<  8) // (TC) Edge: falling edge\r
-#define AT91C_TC_EEVTEDG_BOTH                (0x3 <<  8) // (TC) Edge: each edge\r
-#define AT91C_TC_EEVT                        (0x3 << 10) // (TC) External Event  Selection\r
-#define AT91C_TC_EEVT_TIOB                   (0x0 << 10) // (TC) Signal selected as external event: TIOB TIOB direction: input\r
-#define AT91C_TC_EEVT_XC0                    (0x1 << 10) // (TC) Signal selected as external event: XC0 TIOB direction: output\r
-#define AT91C_TC_EEVT_XC1                    (0x2 << 10) // (TC) Signal selected as external event: XC1 TIOB direction: output\r
-#define AT91C_TC_EEVT_XC2                    (0x3 << 10) // (TC) Signal selected as external event: XC2 TIOB direction: output\r
-#define AT91C_TC_ABETRG                      (0x1 << 10) // (TC) TIOA or TIOB External Trigger Selection\r
-#define AT91C_TC_ENETRG                      (0x1 << 12) // (TC) External Event Trigger enable\r
-#define AT91C_TC_WAVESEL                     (0x3 << 13) // (TC) Waveform  Selection\r
-#define AT91C_TC_WAVESEL_UP                  (0x0 << 13) // (TC) UP mode without atomatic trigger on RC Compare\r
-#define AT91C_TC_WAVESEL_UPDOWN              (0x1 << 13) // (TC) UPDOWN mode without automatic trigger on RC Compare\r
-#define AT91C_TC_WAVESEL_UP_AUTO             (0x2 << 13) // (TC) UP mode with automatic trigger on RC Compare\r
-#define AT91C_TC_WAVESEL_UPDOWN_AUTO         (0x3 << 13) // (TC) UPDOWN mode with automatic trigger on RC Compare\r
-#define AT91C_TC_CPCTRG                      (0x1 << 14) // (TC) RC Compare Trigger Enable\r
-#define AT91C_TC_WAVE                        (0x1 << 15) // (TC)\r
-#define AT91C_TC_ACPA                        (0x3 << 16) // (TC) RA Compare Effect on TIOA\r
-#define T91C_TC_ACPA_NONE                    (0x0 << 16) // (TC) Effect: none\r
-#define AT91C_TC_ACPA_SET                    (0x1 << 16) // (TC) Effect: set\r
-#define AT91C_TC_ACPA_CLEAR                  (0x2 << 16) // (TC) Effect: clear\r
-#define AT91C_TC_ACPA_TOGGLE                 (0x3 << 16) // (TC) Effect: toggle\r
-#define AT91C_TC_LDRA                        (0x3 << 16) // (TC) RA Loading Selection\r
-#define T91C_TC_LDRA_NONE                    (0x0 << 16) // (TC) Edge: None\r
-#define AT91C_TC_LDRA_RISING                 (0x1 << 16) // (TC) Edge: rising edge of TIOA\r
-#define AT91C_TC_LDRA_FALLING                (0x2 << 16) // (TC) Edge: falling edge of TIOA\r
-#define AT91C_TC_LDRA_BOTH                   (0x3 << 16) // (TC) Edge: each edge of TIOA\r
-#define AT91C_TC_ACPC                        (0x3 << 18) // (TC) RC Compare Effect on TIOA\r
-#define AT91C_TC_ACPC_NONE                   (0x0 << 18) // (TC) Effect: none\r
-#define AT91C_TC_ACPC_SET                    (0x1 << 18) // (TC) Effect: set\r
-#define AT91C_TC_ACPC_CLEAR                  (0x2 << 18) // (TC) Effect: clear\r
-#define AT91C_TC_ACPC_TOGGLE                 (0x3 << 18) // (TC) Effect: toggle\r
-#define AT91C_TC_LDRB                        (0x3 << 18) // (TC) RB Loading Selection\r
-#define AT91C_TC_LDRB_NONE                   (0x0 << 18) // (TC) Edge: None\r
-#define AT91C_TC_LDRB_RISING                 (0x1 << 18) // (TC) Edge: rising edge of TIOA\r
-#define AT91C_TC_LDRB_FALLING                (0x2 << 18) // (TC) Edge: falling edge of TIOA\r
-#define AT91C_TC_LDRB_BOTH                   (0x3 << 18) // (TC) Edge: each edge of TIOA\r
-#define AT91C_TC_AEEVT                       (0x3 << 20) // (TC) External Event Effect on TIOA\r
-#define AT91C_TC_AEEVT_NONE                  (0x0 << 20) // (TC) Effect: none\r
-#define AT91C_TC_AEEVT_SET                   (0x1 << 20) // (TC) Effect: set\r
-#define AT91C_TC_AEEVT_CLEAR                 (0x2 << 20) // (TC) Effect: clear\r
-#define AT91C_TC_AEEVT_TOGGLE                (0x3 << 20) // (TC) Effect: toggle\r
-#define AT91C_TC_ASWTRG                      (0x3 << 22) // (TC) Software Trigger Effect on TIOA\r
-#define AT91C_TC_ASWTRG_NONE                 (0x0 << 22) // (TC) Effect: none\r
-#define AT91C_TC_ASWTRG_SET                  (0x1 << 22) // (TC) Effect: set\r
-#define AT91C_TC_ASWTRG_CLEAR                (0x2 << 22) // (TC) Effect: clear\r
-#define AT91C_TC_ASWTRG_TOGGLE               (0x3 << 22) // (TC) Effect: toggle\r
-#define AT91C_TC_BCPB                        (0x3 << 24) // (TC) RB Compare Effect on TIOB\r
-#define AT91C_TC_BCPB_NONE                   (0x0 << 24) // (TC) Effect: none\r
-#define AT91C_TC_BCPB_SET                    (0x1 << 24) // (TC) Effect: set\r
-#define AT91C_TC_BCPB_CLEAR                  (0x2 << 24) // (TC) Effect: clear\r
-#define AT91C_TC_BCPB_TOGGLE                 (0x3 << 24) // (TC) Effect: toggle\r
-#define AT91C_TC_BCPC                        (0x3 << 26) // (TC) RC Compare Effect on TIOB\r
-#define AT91C_TC_BCPC_NONE                   (0x0 << 26) // (TC) Effect: none\r
-#define AT91C_TC_BCPC_SET                    (0x1 << 26) // (TC) Effect: set\r
-#define AT91C_TC_BCPC_CLEAR                  (0x2 << 26) // (TC) Effect: clear\r
-#define AT91C_TC_BCPC_TOGGLE                 (0x3 << 26) // (TC) Effect: toggle\r
-#define AT91C_TC_BEEVT                       (0x3 << 28) // (TC) External Event Effect on TIOB\r
-#define AT91C_TC_BEEVT_NONE                  (0x0 << 28) // (TC) Effect: none\r
-#define AT91C_TC_BEEVT_SET                   (0x1 << 28) // (TC) Effect: set\r
-#define AT91C_TC_BEEVT_CLEAR                 (0x2 << 28) // (TC) Effect: clear\r
-#define AT91C_TC_BEEVT_TOGGLE                (0x3 << 28) // (TC) Effect: toggle\r
-#define AT91C_TC_BSWTRG                      (0x3 << 30) // (TC) Software Trigger Effect on TIOB\r
-#define AT91C_TC_BSWTRG_NONE                 (0x0 << 30) // (TC) Effect: none\r
-#define AT91C_TC_BSWTRG_SET                  (0x1 << 30) // (TC) Effect: set\r
-#define AT91C_TC_BSWTRG_CLEAR                (0x2 << 30) // (TC) Effect: clear\r
-#define AT91C_TC_BSWTRG_TOGGLE               (0x3 << 30) // (TC) Effect: toggle\r
-// -------- TC_SR : (TC Offset: 0x20) TC Channel Status Register --------\r
-#define AT91C_TC_COVFS                       (0x1 <<  0) // (TC) Counter Overflow\r
-#define AT91C_TC_LOVRS                       (0x1 <<  1) // (TC) Load Overrun\r
-#define AT91C_TC_CPAS                        (0x1 <<  2) // (TC) RA Compare\r
-#define AT91C_TC_CPBS                        (0x1 <<  3) // (TC) RB Compare\r
-#define AT91C_TC_CPCS                        (0x1 <<  4) // (TC) RC Compare\r
-#define AT91C_TC_LDRAS                       (0x1 <<  5) // (TC) RA Loading\r
-#define AT91C_TC_LDRBS                       (0x1 <<  6) // (TC) RB Loading\r
-#define AT91C_TC_ETRGS                       (0x1 <<  7) // (TC) External Trigger\r
-#define AT91C_TC_CLKSTA                      (0x1 << 16) // (TC) Clock Enabling\r
-#define AT91C_TC_MTIOA                       (0x1 << 17) // (TC) TIOA Mirror\r
-#define AT91C_TC_MTIOB                       (0x1 << 18) // (TC) TIOA Mirror\r
-// -------- TC_IER : (TC Offset: 0x24) TC Channel Interrupt Enable Register --------\r
-// -------- TC_IDR : (TC Offset: 0x28) TC Channel Interrupt Disable Register --------\r
-// -------- TC_IMR : (TC Offset: 0x2c) TC Channel Interrupt Mask Register --------\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Timer Counter Interface\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_TCB {\r
-       AT91S_TC         TCB_TC0;       // TC Channel 0\r
-       AT91_REG         Reserved0[4];  //\r
-       AT91S_TC         TCB_TC1;       // TC Channel 1\r
-       AT91_REG         Reserved1[4];  //\r
-       AT91S_TC         TCB_TC2;       // TC Channel 2\r
-       AT91_REG         Reserved2[4];  //\r
-       AT91_REG         TCB_BCR;       // TC Block Control Register\r
-       AT91_REG         TCB_BMR;       // TC Block Mode Register\r
-} AT91S_TCB, *AT91PS_TCB;\r
-#else\r
-#define TCB_BCR         (AT91_CAST(AT91_REG *)         0x000000C0) // (TCB_BCR) TC Block Control Register\r
-#define TCB_BMR         (AT91_CAST(AT91_REG *)         0x000000C4) // (TCB_BMR) TC Block Mode Register\r
-\r
-#endif\r
-// -------- TCB_BCR : (TCB Offset: 0xc0) TC Block Control Register --------\r
-#define AT91C_TCB_SYNC        (0x1 <<  0) // (TCB) Synchro Command\r
-// -------- TCB_BMR : (TCB Offset: 0xc4) TC Block Mode Register --------\r
-#define AT91C_TCB_TC0XC0S     (0x3 <<  0) // (TCB) External Clock Signal 0 Selection\r
-#define        AT91C_TCB_TC0XC0S_TCLK0                (0x0) // (TCB) TCLK0 connected to XC0\r
-#define        AT91C_TCB_TC0XC0S_NONE                 (0x1) // (TCB) None signal connected to XC0\r
-#define        AT91C_TCB_TC0XC0S_TIOA1                (0x2) // (TCB) TIOA1 connected to XC0\r
-#define        AT91C_TCB_TC0XC0S_TIOA2                (0x3) // (TCB) TIOA2 connected to XC0\r
-#define AT91C_TCB_TC1XC1S     (0x3 <<  2) // (TCB) External Clock Signal 1 Selection\r
-#define        AT91C_TCB_TC1XC1S_TCLK1                (0x0 <<  2) // (TCB) TCLK1 connected to XC1\r
-#define        AT91C_TCB_TC1XC1S_NONE                 (0x1 <<  2) // (TCB) None signal connected to XC1\r
-#define        AT91C_TCB_TC1XC1S_TIOA0                (0x2 <<  2) // (TCB) TIOA0 connected to XC1\r
-#define        AT91C_TCB_TC1XC1S_TIOA2                (0x3 <<  2) // (TCB) TIOA2 connected to XC1\r
-#define AT91C_TCB_TC2XC2S     (0x3 <<  4) // (TCB) External Clock Signal 2 Selection\r
-#define        AT91C_TCB_TC2XC2S_TCLK2                (0x0 <<  4) // (TCB) TCLK2 connected to XC2\r
-#define        AT91C_TCB_TC2XC2S_NONE                 (0x1 <<  4) // (TCB) None signal connected to XC2\r
-#define        AT91C_TCB_TC2XC2S_TIOA0                (0x2 <<  4) // (TCB) TIOA0 connected to XC2\r
-#define        AT91C_TCB_TC2XC2S_TIOA1                (0x3 <<  4) // (TCB) TIOA2 connected to XC2\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR PWMC Channel Interface\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_PWMC_CH {\r
-       AT91_REG         PWMC_CMR;      // Channel Mode Register\r
-       AT91_REG         PWMC_CDTYR;    // Channel Duty Cycle Register\r
-       AT91_REG         PWMC_CPRDR;    // Channel Period Register\r
-       AT91_REG         PWMC_CCNTR;    // Channel Counter Register\r
-       AT91_REG         PWMC_CUPDR;    // Channel Update Register\r
-       AT91_REG         PWMC_Reserved[3];      // Reserved\r
-} AT91S_PWMC_CH, *AT91PS_PWMC_CH;\r
-#else\r
-#define PWMC_CMR        (AT91_CAST(AT91_REG *)         0x00000000) // (PWMC_CMR) Channel Mode Register\r
-#define PWMC_CDTYR      (AT91_CAST(AT91_REG *)         0x00000004) // (PWMC_CDTYR) Channel Duty Cycle Register\r
-#define PWMC_CPRDR      (AT91_CAST(AT91_REG *)         0x00000008) // (PWMC_CPRDR) Channel Period Register\r
-#define PWMC_CCNTR      (AT91_CAST(AT91_REG *)         0x0000000C) // (PWMC_CCNTR) Channel Counter Register\r
-#define PWMC_CUPDR      (AT91_CAST(AT91_REG *)         0x00000010) // (PWMC_CUPDR) Channel Update Register\r
-#define Reserved        (AT91_CAST(AT91_REG *)         0x00000014) // (Reserved) Reserved\r
-\r
-#endif\r
-// -------- PWMC_CMR : (PWMC_CH Offset: 0x0) PWMC Channel Mode Register --------\r
-#define AT91C_PWMC_CPRE       (0xF <<  0) // (PWMC_CH) Channel Pre-scaler : PWMC_CLKx\r
-#define        AT91C_PWMC_CPRE_MCK                  (0x0) // (PWMC_CH)\r
-#define        AT91C_PWMC_CPRE_MCKA                 (0xB) // (PWMC_CH)\r
-#define        AT91C_PWMC_CPRE_MCKB                 (0xC) // (PWMC_CH)\r
-#define AT91C_PWMC_CALG       (0x1 <<  8) // (PWMC_CH) Channel Alignment\r
-#define AT91C_PWMC_CPOL       (0x1 <<  9) // (PWMC_CH) Channel Polarity\r
-#define AT91C_PWMC_CPD        (0x1 << 10) // (PWMC_CH) Channel Update Period\r
-// -------- PWMC_CDTYR : (PWMC_CH Offset: 0x4) PWMC Channel Duty Cycle Register --------\r
-#define AT91C_PWMC_CDTY       (0x0 <<  0) // (PWMC_CH) Channel Duty Cycle\r
-// -------- PWMC_CPRDR : (PWMC_CH Offset: 0x8) PWMC Channel Period Register --------\r
-#define AT91C_PWMC_CPRD       (0x0 <<  0) // (PWMC_CH) Channel Period\r
-// -------- PWMC_CCNTR : (PWMC_CH Offset: 0xc) PWMC Channel Counter Register --------\r
-#define AT91C_PWMC_CCNT       (0x0 <<  0) // (PWMC_CH) Channel Counter\r
-// -------- PWMC_CUPDR : (PWMC_CH Offset: 0x10) PWMC Channel Update Register --------\r
-#define AT91C_PWMC_CUPD       (0x0 <<  0) // (PWMC_CH) Channel Update\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR Pulse Width Modulation Controller Interface\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_PWMC {\r
-       AT91_REG         PWMC_MR;       // PWMC Mode Register\r
-       AT91_REG         PWMC_ENA;      // PWMC Enable Register\r
-       AT91_REG         PWMC_DIS;      // PWMC Disable Register\r
-       AT91_REG         PWMC_SR;       // PWMC Status Register\r
-       AT91_REG         PWMC_IER;      // PWMC Interrupt Enable Register\r
-       AT91_REG         PWMC_IDR;      // PWMC Interrupt Disable Register\r
-       AT91_REG         PWMC_IMR;      // PWMC Interrupt Mask Register\r
-       AT91_REG         PWMC_ISR;      // PWMC Interrupt Status Register\r
-       AT91_REG         Reserved0[55];         //\r
-       AT91_REG         PWMC_VR;       // PWMC Version Register\r
-       AT91_REG         Reserved1[64];         //\r
-       AT91S_PWMC_CH    PWMC_CH[4];    // PWMC Channel\r
-} AT91S_PWMC, *AT91PS_PWMC;\r
-#else\r
-#define PWMC_MR         (AT91_CAST(AT91_REG *)         0x00000000) // (PWMC_MR) PWMC Mode Register\r
-#define PWMC_ENA        (AT91_CAST(AT91_REG *)         0x00000004) // (PWMC_ENA) PWMC Enable Register\r
-#define PWMC_DIS        (AT91_CAST(AT91_REG *)         0x00000008) // (PWMC_DIS) PWMC Disable Register\r
-#define PWMC_SR         (AT91_CAST(AT91_REG *)         0x0000000C) // (PWMC_SR) PWMC Status Register\r
-#define PWMC_IER        (AT91_CAST(AT91_REG *)         0x00000010) // (PWMC_IER) PWMC Interrupt Enable Register\r
-#define PWMC_IDR        (AT91_CAST(AT91_REG *)         0x00000014) // (PWMC_IDR) PWMC Interrupt Disable Register\r
-#define PWMC_IMR        (AT91_CAST(AT91_REG *)         0x00000018) // (PWMC_IMR) PWMC Interrupt Mask Register\r
-#define PWMC_ISR        (AT91_CAST(AT91_REG *)         0x0000001C) // (PWMC_ISR) PWMC Interrupt Status Register\r
-#define PWMC_VR         (AT91_CAST(AT91_REG *)         0x000000FC) // (PWMC_VR) PWMC Version Register\r
-\r
-#endif\r
-// -------- PWMC_MR : (PWMC Offset: 0x0) PWMC Mode Register --------\r
-#define AT91C_PWMC_DIVA       (0xFF <<  0) // (PWMC) CLKA divide factor.\r
-#define AT91C_PWMC_PREA       (0xF <<  8) // (PWMC) Divider Input Clock Prescaler A\r
-#define        AT91C_PWMC_PREA_MCK                  (0x0 <<  8) // (PWMC)\r
-#define AT91C_PWMC_DIVB       (0xFF << 16) // (PWMC) CLKB divide factor.\r
-#define AT91C_PWMC_PREB       (0xF << 24) // (PWMC) Divider Input Clock Prescaler B\r
-#define        AT91C_PWMC_PREB_MCK                  (0x0 << 24) // (PWMC)\r
-// -------- PWMC_ENA : (PWMC Offset: 0x4) PWMC Enable Register --------\r
-#define AT91C_PWMC_CHID0      (0x1 <<  0) // (PWMC) Channel ID 0\r
-#define AT91C_PWMC_CHID1      (0x1 <<  1) // (PWMC) Channel ID 1\r
-#define AT91C_PWMC_CHID2      (0x1 <<  2) // (PWMC) Channel ID 2\r
-#define AT91C_PWMC_CHID3      (0x1 <<  3) // (PWMC) Channel ID 3\r
-// -------- PWMC_DIS : (PWMC Offset: 0x8) PWMC Disable Register --------\r
-// -------- PWMC_SR : (PWMC Offset: 0xc) PWMC Status Register --------\r
-// -------- PWMC_IER : (PWMC Offset: 0x10) PWMC Interrupt Enable Register --------\r
-// -------- PWMC_IDR : (PWMC Offset: 0x14) PWMC Interrupt Disable Register --------\r
-// -------- PWMC_IMR : (PWMC Offset: 0x18) PWMC Interrupt Mask Register --------\r
-// -------- PWMC_ISR : (PWMC Offset: 0x1c) PWMC Interrupt Status Register --------\r
-\r
-// *****************************************************************************\r
-//              SOFTWARE API DEFINITION  FOR USB Device Interface\r
-// *****************************************************************************\r
-#ifndef __ASSEMBLY__\r
-typedef struct _AT91S_UDP {\r
-       AT91_REG         UDP_NUM;       // Frame Number Register\r
-       AT91_REG         UDP_GLBSTATE;  // Global State Register\r
-       AT91_REG         UDP_FADDR;     // Function Address Register\r
-       AT91_REG         Reserved0[1];  //\r
-       AT91_REG         UDP_IER;       // Interrupt Enable Register\r
-       AT91_REG         UDP_IDR;       // Interrupt Disable Register\r
-       AT91_REG         UDP_IMR;       // Interrupt Mask Register\r
-       AT91_REG         UDP_ISR;       // Interrupt Status Register\r
-       AT91_REG         UDP_ICR;       // Interrupt Clear Register\r
-       AT91_REG         Reserved1[1];  //\r
-       AT91_REG         UDP_RSTEP;     // Reset Endpoint Register\r
-       AT91_REG         Reserved2[1];  //\r
-       AT91_REG         UDP_CSR[4];    // Endpoint Control and Status Register\r
-       AT91_REG         Reserved3[4];  //\r
-       AT91_REG         UDP_FDR[4];    // Endpoint FIFO Data Register\r
-       AT91_REG         Reserved4[5];  //\r
-       AT91_REG         UDP_TXVC;      // Transceiver Control Register\r
-} AT91S_UDP, *AT91PS_UDP;\r
-#else\r
-#define UDP_FRM_NUM     (AT91_CAST(AT91_REG *)         0x00000000) // (UDP_FRM_NUM) Frame Number Register\r
-#define UDP_GLBSTATE    (AT91_CAST(AT91_REG *)         0x00000004) // (UDP_GLBSTATE) Global State Register\r
-#define UDP_FADDR       (AT91_CAST(AT91_REG *)         0x00000008) // (UDP_FADDR) Function Address Register\r
-#define UDP_IER         (AT91_CAST(AT91_REG *)         0x00000010) // (UDP_IER) Interrupt Enable Register\r
-#define UDP_IDR         (AT91_CAST(AT91_REG *)         0x00000014) // (UDP_IDR) Interrupt Disable Register\r
-#define UDP_IMR         (AT91_CAST(AT91_REG *)         0x00000018) // (UDP_IMR) Interrupt Mask Register\r
-#define UDP_ISR         (AT91_CAST(AT91_REG *)         0x0000001C) // (UDP_ISR) Interrupt Status Register\r
-#define UDP_ICR         (AT91_CAST(AT91_REG *)         0x00000020) // (UDP_ICR) Interrupt Clear Register\r
-#define UDP_RSTEP       (AT91_CAST(AT91_REG *)         0x00000028) // (UDP_RSTEP) Reset Endpoint Register\r
-#define UDP_CSR         (AT91_CAST(AT91_REG *)         0x00000030) // (UDP_CSR) Endpoint Control and Status Register\r
-#define UDP_FDR         (AT91_CAST(AT91_REG *)         0x00000050) // (UDP_FDR) Endpoint FIFO Data Register\r
-#define UDP_TXVC        (AT91_CAST(AT91_REG *)         0x00000074) // (UDP_TXVC) Transceiver Control Register\r
-\r
-#endif\r
-// -------- UDP_FRM_NUM : (UDP Offset: 0x0) USB Frame Number Register --------\r
-#define AT91C_UDP_FRM_NUM     (0x7FF <<  0) // (UDP) Frame Number as Defined in the Packet Field Formats\r
-#define AT91C_UDP_FRM_ERR     (0x1 << 16) // (UDP) Frame Error\r
-#define AT91C_UDP_FRM_OK      (0x1 << 17) // (UDP) Frame OK\r
-// -------- UDP_GLB_STATE : (UDP Offset: 0x4) USB Global State Register --------\r
-#define AT91C_UDP_FADDEN      (0x1 <<  0) // (UDP) Function Address Enable\r
-#define AT91C_UDP_CONFG       (0x1 <<  1) // (UDP) Configured\r
-#define AT91C_UDP_ESR         (0x1 <<  2) // (UDP) Enable Send Resume\r
-#define AT91C_UDP_RSMINPR     (0x1 <<  3) // (UDP) A Resume Has Been Sent to the Host\r
-#define AT91C_UDP_RMWUPE      (0x1 <<  4) // (UDP) Remote Wake Up Enable\r
-// -------- UDP_FADDR : (UDP Offset: 0x8) USB Function Address Register --------\r
-#define AT91C_UDP_FADD        (0xFF <<  0) // (UDP) Function Address Value\r
-#define AT91C_UDP_FEN         (0x1 <<  8) // (UDP) Function Enable\r
-// -------- UDP_IER : (UDP Offset: 0x10) USB Interrupt Enable Register --------\r
-#define AT91C_UDP_EPINT0      (0x1 <<  0) // (UDP) Endpoint 0 Interrupt\r
-#define AT91C_UDP_EPINT1      (0x1 <<  1) // (UDP) Endpoint 0 Interrupt\r
-#define AT91C_UDP_EPINT2      (0x1 <<  2) // (UDP) Endpoint 2 Interrupt\r
-#define AT91C_UDP_EPINT3      (0x1 <<  3) // (UDP) Endpoint 3 Interrupt\r
-#define AT91C_UDP_RXSUSP      (0x1 <<  8) // (UDP) USB Suspend Interrupt\r
-#define AT91C_UDP_RXRSM       (0x1 <<  9) // (UDP) USB Resume Interrupt\r
-#define AT91C_UDP_EXTRSM      (0x1 << 10) // (UDP) USB External Resume Interrupt\r
-#define AT91C_UDP_SOFINT      (0x1 << 11) // (UDP) USB Start Of frame Interrupt\r
-#define AT91C_UDP_WAKEUP      (0x1 << 13) // (UDP) USB Resume Interrupt\r
-// -------- UDP_IDR : (UDP Offset: 0x14) USB Interrupt Disable Register --------\r
-// -------- UDP_IMR : (UDP Offset: 0x18) USB Interrupt Mask Register --------\r
-// -------- UDP_ISR : (UDP Offset: 0x1c) USB Interrupt Status Register --------\r
-#define AT91C_UDP_ENDBUSRES   (0x1 << 12) // (UDP) USB End Of Bus Reset Interrupt\r
-// -------- UDP_ICR : (UDP Offset: 0x20) USB Interrupt Clear Register --------\r
-// -------- UDP_RST_EP : (UDP Offset: 0x28) USB Reset Endpoint Register --------\r
-#define AT91C_UDP_EP0         (0x1 <<  0) // (UDP) Reset Endpoint 0\r
-#define AT91C_UDP_EP1         (0x1 <<  1) // (UDP) Reset Endpoint 1\r
-#define AT91C_UDP_EP2         (0x1 <<  2) // (UDP) Reset Endpoint 2\r
-#define AT91C_UDP_EP3         (0x1 <<  3) // (UDP) Reset Endpoint 3\r
-// -------- UDP_CSR : (UDP Offset: 0x30) USB Endpoint Control and Status Register --------\r
-#define AT91C_UDP_TXCOMP      (0x1 <<  0) // (UDP) Generates an IN packet with data previously written in the DPR\r
-#define AT91C_UDP_RX_DATA_BK0 (0x1 <<  1) // (UDP) Receive Data Bank 0\r
-#define AT91C_UDP_RXSETUP     (0x1 <<  2) // (UDP) Sends STALL to the Host (Control endpoints)\r
-#define AT91C_UDP_ISOERROR    (0x1 <<  3) // (UDP) Isochronous error (Isochronous endpoints)\r
-#define AT91C_UDP_STALLSENT   (0x1 <<  3) // (UDP) Stall sent (Control, bulk, interrupt endpoints)\r
-#define AT91C_UDP_TXPKTRDY    (0x1 <<  4) // (UDP) Transmit Packet Ready\r
-#define AT91C_UDP_FORCESTALL  (0x1 <<  5) // (UDP) Force Stall (used by Control, Bulk and Isochronous endpoints).\r
-#define AT91C_UDP_RX_DATA_BK1 (0x1 <<  6) // (UDP) Receive Data Bank 1 (only used by endpoints with ping-pong attributes).\r
-#define AT91C_UDP_DIR         (0x1 <<  7) // (UDP) Transfer Direction\r
-#define AT91C_UDP_EPTYPE      (0x7 <<  8) // (UDP) Endpoint type\r
-#define AT91C_UDP_EPTYPE_CTRL                 (0x0 <<  8) // (UDP) Control\r
-#define AT91C_UDP_EPTYPE_ISO_OUT              (0x1 <<  8) // (UDP) Isochronous OUT\r
-#define AT91C_UDP_EPTYPE_BULK_OUT             (0x2 <<  8) // (UDP) Bulk OUT\r
-#define AT91C_UDP_EPTYPE_INT_OUT              (0x3 <<  8) // (UDP) Interrupt OUT\r
-#define AT91C_UDP_EPTYPE_ISO_IN               (0x5 <<  8) // (UDP) Isochronous IN\r
-#define AT91C_UDP_EPTYPE_BULK_IN              (0x6 <<  8) // (UDP) Bulk IN\r
-#define AT91C_UDP_EPTYPE_INT_IN               (0x7 <<  8) // (UDP) Interrupt IN\r
-#define AT91C_UDP_DTGLE       (0x1 << 11) // (UDP) Data Toggle\r
-#define AT91C_UDP_EPEDS       (0x1 << 15) // (UDP) Endpoint Enable Disable\r
-#define AT91C_UDP_RXBYTECNT   (0x7FF << 16) // (UDP) Number Of Bytes Available in the FIFO\r
-// -------- UDP_TXVC : (UDP Offset: 0x74) Transceiver Control Register --------\r
-#define AT91C_UDP_TXVDIS      (0x1 <<  8) // (UDP)\r
-\r
-// *****************************************************************************\r
-//               REGISTER ADDRESS DEFINITION FOR AT91SAM7S512\r
-// *****************************************************************************\r
-// ========== Register definition for SYS peripheral ==========\r
-// ========== Register definition for AIC peripheral ==========\r
-#define AT91C_AIC_IVR   (AT91_CAST(AT91_REG *)         0xFFFFF100) // (AIC) IRQ Vector Register\r
-#define AT91C_AIC_SMR   (AT91_CAST(AT91_REG *)         0xFFFFF000) // (AIC) Source Mode Register\r
-#define AT91C_AIC_FVR   (AT91_CAST(AT91_REG *)         0xFFFFF104) // (AIC) FIQ Vector Register\r
-#define AT91C_AIC_DCR   (AT91_CAST(AT91_REG *)         0xFFFFF138) // (AIC) Debug Control Register (Protect)\r
-#define AT91C_AIC_EOICR (AT91_CAST(AT91_REG *)         0xFFFFF130) // (AIC) End of Interrupt Command Register\r
-#define AT91C_AIC_SVR   (AT91_CAST(AT91_REG *)         0xFFFFF080) // (AIC) Source Vector Register\r
-#define AT91C_AIC_FFSR  (AT91_CAST(AT91_REG *)         0xFFFFF148) // (AIC) Fast Forcing Status Register\r
-#define AT91C_AIC_ICCR  (AT91_CAST(AT91_REG *)         0xFFFFF128) // (AIC) Interrupt Clear Command Register\r
-#define AT91C_AIC_ISR   (AT91_CAST(AT91_REG *)         0xFFFFF108) // (AIC) Interrupt Status Register\r
-#define AT91C_AIC_IMR   (AT91_CAST(AT91_REG *)         0xFFFFF110) // (AIC) Interrupt Mask Register\r
-#define AT91C_AIC_IPR   (AT91_CAST(AT91_REG *)         0xFFFFF10C) // (AIC) Interrupt Pending Register\r
-#define AT91C_AIC_FFER  (AT91_CAST(AT91_REG *)         0xFFFFF140) // (AIC) Fast Forcing Enable Register\r
-#define AT91C_AIC_IECR  (AT91_CAST(AT91_REG *)         0xFFFFF120) // (AIC) Interrupt Enable Command Register\r
-#define AT91C_AIC_ISCR  (AT91_CAST(AT91_REG *)         0xFFFFF12C) // (AIC) Interrupt Set Command Register\r
-#define AT91C_AIC_FFDR  (AT91_CAST(AT91_REG *)         0xFFFFF144) // (AIC) Fast Forcing Disable Register\r
-#define AT91C_AIC_CISR  (AT91_CAST(AT91_REG *)         0xFFFFF114) // (AIC) Core Interrupt Status Register\r
-#define AT91C_AIC_IDCR  (AT91_CAST(AT91_REG *)         0xFFFFF124) // (AIC) Interrupt Disable Command Register\r
-#define AT91C_AIC_SPU   (AT91_CAST(AT91_REG *)         0xFFFFF134) // (AIC) Spurious Vector Register\r
-// ========== Register definition for PDC_DBGU peripheral ==========\r
-#define AT91C_DBGU_TCR  (AT91_CAST(AT91_REG *)         0xFFFFF30C) // (PDC_DBGU) Transmit Counter Register\r
-#define AT91C_DBGU_RNPR (AT91_CAST(AT91_REG *)         0xFFFFF310) // (PDC_DBGU) Receive Next Pointer Register\r
-#define AT91C_DBGU_TNPR (AT91_CAST(AT91_REG *)         0xFFFFF318) // (PDC_DBGU) Transmit Next Pointer Register\r
-#define AT91C_DBGU_TPR  (AT91_CAST(AT91_REG *)         0xFFFFF308) // (PDC_DBGU) Transmit Pointer Register\r
-#define AT91C_DBGU_RPR  (AT91_CAST(AT91_REG *)         0xFFFFF300) // (PDC_DBGU) Receive Pointer Register\r
-#define AT91C_DBGU_RCR  (AT91_CAST(AT91_REG *)         0xFFFFF304) // (PDC_DBGU) Receive Counter Register\r
-#define AT91C_DBGU_RNCR (AT91_CAST(AT91_REG *)         0xFFFFF314) // (PDC_DBGU) Receive Next Counter Register\r
-#define AT91C_DBGU_PTCR (AT91_CAST(AT91_REG *)         0xFFFFF320) // (PDC_DBGU) PDC Transfer Control Register\r
-#define AT91C_DBGU_PTSR (AT91_CAST(AT91_REG *)         0xFFFFF324) // (PDC_DBGU) PDC Transfer Status Register\r
-#define AT91C_DBGU_TNCR (AT91_CAST(AT91_REG *)         0xFFFFF31C) // (PDC_DBGU) Transmit Next Counter Register\r
-// ========== Register definition for DBGU peripheral ==========\r
-#define AT91C_DBGU_EXID (AT91_CAST(AT91_REG *)         0xFFFFF244) // (DBGU) Chip ID Extension Register\r
-#define AT91C_DBGU_BRGR (AT91_CAST(AT91_REG *)         0xFFFFF220) // (DBGU) Baud Rate Generator Register\r
-#define AT91C_DBGU_IDR  (AT91_CAST(AT91_REG *)         0xFFFFF20C) // (DBGU) Interrupt Disable Register\r
-#define AT91C_DBGU_CSR  (AT91_CAST(AT91_REG *)         0xFFFFF214) // (DBGU) Channel Status Register\r
-#define AT91C_DBGU_CIDR (AT91_CAST(AT91_REG *)         0xFFFFF240) // (DBGU) Chip ID Register\r
-#define AT91C_DBGU_MR   (AT91_CAST(AT91_REG *)         0xFFFFF204) // (DBGU) Mode Register\r
-#define AT91C_DBGU_IMR  (AT91_CAST(AT91_REG *)         0xFFFFF210) // (DBGU) Interrupt Mask Register\r
-#define AT91C_DBGU_CR   (AT91_CAST(AT91_REG *)         0xFFFFF200) // (DBGU) Control Register\r
-#define AT91C_DBGU_FNTR (AT91_CAST(AT91_REG *)         0xFFFFF248) // (DBGU) Force NTRST Register\r
-#define AT91C_DBGU_THR  (AT91_CAST(AT91_REG *)         0xFFFFF21C) // (DBGU) Transmitter Holding Register\r
-#define AT91C_DBGU_RHR  (AT91_CAST(AT91_REG *)         0xFFFFF218) // (DBGU) Receiver Holding Register\r
-#define AT91C_DBGU_IER  (AT91_CAST(AT91_REG *)         0xFFFFF208) // (DBGU) Interrupt Enable Register\r
-// ========== Register definition for PIOA peripheral ==========\r
-#define AT91C_PIOA_ODR  (AT91_CAST(AT91_REG *)         0xFFFFF414) // (PIOA) Output Disable Registerr\r
-#define AT91C_PIOA_SODR (AT91_CAST(AT91_REG *)         0xFFFFF430) // (PIOA) Set Output Data Register\r
-#define AT91C_PIOA_ISR  (AT91_CAST(AT91_REG *)         0xFFFFF44C) // (PIOA) Interrupt Status Register\r
-#define AT91C_PIOA_ABSR (AT91_CAST(AT91_REG *)         0xFFFFF478) // (PIOA) AB Select Status Register\r
-#define AT91C_PIOA_IER  (AT91_CAST(AT91_REG *)         0xFFFFF440) // (PIOA) Interrupt Enable Register\r
-#define AT91C_PIOA_PPUDR (AT91_CAST(AT91_REG *) 0xFFFFF460) // (PIOA) Pull-up Disable Register\r
-#define AT91C_PIOA_IMR  (AT91_CAST(AT91_REG *)         0xFFFFF448) // (PIOA) Interrupt Mask Register\r
-#define AT91C_PIOA_PER  (AT91_CAST(AT91_REG *)         0xFFFFF400) // (PIOA) PIO Enable Register\r
-#define AT91C_PIOA_IFDR (AT91_CAST(AT91_REG *)         0xFFFFF424) // (PIOA) Input Filter Disable Register\r
-#define AT91C_PIOA_OWDR (AT91_CAST(AT91_REG *)         0xFFFFF4A4) // (PIOA) Output Write Disable Register\r
-#define AT91C_PIOA_MDSR (AT91_CAST(AT91_REG *)         0xFFFFF458) // (PIOA) Multi-driver Status Register\r
-#define AT91C_PIOA_IDR  (AT91_CAST(AT91_REG *)         0xFFFFF444) // (PIOA) Interrupt Disable Register\r
-#define AT91C_PIOA_ODSR (AT91_CAST(AT91_REG *)         0xFFFFF438) // (PIOA) Output Data Status Register\r
-#define AT91C_PIOA_PPUSR (AT91_CAST(AT91_REG *)        0xFFFFF468) // (PIOA) Pull-up Status Register\r
-#define AT91C_PIOA_OWSR (AT91_CAST(AT91_REG *)         0xFFFFF4A8) // (PIOA) Output Write Status Register\r
-#define AT91C_PIOA_BSR  (AT91_CAST(AT91_REG *)         0xFFFFF474) // (PIOA) Select B Register\r
-#define AT91C_PIOA_OWER (AT91_CAST(AT91_REG *)         0xFFFFF4A0) // (PIOA) Output Write Enable Register\r
-#define AT91C_PIOA_IFER (AT91_CAST(AT91_REG *)         0xFFFFF420) // (PIOA) Input Filter Enable Register\r
-#define AT91C_PIOA_PDSR (AT91_CAST(AT91_REG *)         0xFFFFF43C) // (PIOA) Pin Data Status Register\r
-#define AT91C_PIOA_PPUER (AT91_CAST(AT91_REG *)        0xFFFFF464) // (PIOA) Pull-up Enable Register\r
-#define AT91C_PIOA_OSR  (AT91_CAST(AT91_REG *)         0xFFFFF418) // (PIOA) Output Status Register\r
-#define AT91C_PIOA_ASR  (AT91_CAST(AT91_REG *)         0xFFFFF470) // (PIOA) Select A Register\r
-#define AT91C_PIOA_MDDR (AT91_CAST(AT91_REG *)         0xFFFFF454) // (PIOA) Multi-driver Disable Register\r
-#define AT91C_PIOA_CODR (AT91_CAST(AT91_REG *)         0xFFFFF434) // (PIOA) Clear Output Data Register\r
-#define AT91C_PIOA_MDER (AT91_CAST(AT91_REG *)         0xFFFFF450) // (PIOA) Multi-driver Enable Register\r
-#define AT91C_PIOA_PDR  (AT91_CAST(AT91_REG *)         0xFFFFF404) // (PIOA) PIO Disable Register\r
-#define AT91C_PIOA_IFSR (AT91_CAST(AT91_REG *)         0xFFFFF428) // (PIOA) Input Filter Status Register\r
-#define AT91C_PIOA_OER  (AT91_CAST(AT91_REG *)         0xFFFFF410) // (PIOA) Output Enable Register\r
-#define AT91C_PIOA_PSR  (AT91_CAST(AT91_REG *)         0xFFFFF408) // (PIOA) PIO Status Register\r
-// ========== Register definition for CKGR peripheral ==========\r
-#define AT91C_CKGR_MOR  (AT91_CAST(AT91_REG *)         0xFFFFFC20) // (CKGR) Main Oscillator Register\r
-#define AT91C_CKGR_PLLR (AT91_CAST(AT91_REG *)         0xFFFFFC2C) // (CKGR) PLL Register\r
-#define AT91C_CKGR_MCFR (AT91_CAST(AT91_REG *)         0xFFFFFC24) // (CKGR) Main Clock  Frequency Register\r
-// ========== Register definition for PMC peripheral ==========\r
-#define AT91C_PMC_IDR   (AT91_CAST(AT91_REG *)         0xFFFFFC64) // (PMC) Interrupt Disable Register\r
-#define AT91C_PMC_MOR   (AT91_CAST(AT91_REG *)         0xFFFFFC20) // (PMC) Main Oscillator Register\r
-#define AT91C_PMC_PLLR  (AT91_CAST(AT91_REG *)         0xFFFFFC2C) // (PMC) PLL Register\r
-#define AT91C_PMC_PCER  (AT91_CAST(AT91_REG *)         0xFFFFFC10) // (PMC) Peripheral Clock Enable Register\r
-#define AT91C_PMC_PCKR  (AT91_CAST(AT91_REG *)         0xFFFFFC40) // (PMC) Programmable Clock Register\r
-#define AT91C_PMC_MCKR  (AT91_CAST(AT91_REG *)         0xFFFFFC30) // (PMC) Master Clock Register\r
-#define AT91C_PMC_SCDR  (AT91_CAST(AT91_REG *)         0xFFFFFC04) // (PMC) System Clock Disable Register\r
-#define AT91C_PMC_PCDR  (AT91_CAST(AT91_REG *)         0xFFFFFC14) // (PMC) Peripheral Clock Disable Register\r
-#define AT91C_PMC_SCSR  (AT91_CAST(AT91_REG *)         0xFFFFFC08) // (PMC) System Clock Status Register\r
-#define AT91C_PMC_PCSR  (AT91_CAST(AT91_REG *)         0xFFFFFC18) // (PMC) Peripheral Clock Status Register\r
-#define AT91C_PMC_MCFR  (AT91_CAST(AT91_REG *)         0xFFFFFC24) // (PMC) Main Clock  Frequency Register\r
-#define AT91C_PMC_SCER  (AT91_CAST(AT91_REG *)         0xFFFFFC00) // (PMC) System Clock Enable Register\r
-#define AT91C_PMC_IMR   (AT91_CAST(AT91_REG *)         0xFFFFFC6C) // (PMC) Interrupt Mask Register\r
-#define AT91C_PMC_IER   (AT91_CAST(AT91_REG *)         0xFFFFFC60) // (PMC) Interrupt Enable Register\r
-#define AT91C_PMC_SR    (AT91_CAST(AT91_REG *)         0xFFFFFC68) // (PMC) Status Register\r
-// ========== Register definition for RSTC peripheral ==========\r
-#define AT91C_RSTC_RCR  (AT91_CAST(AT91_REG *)         0xFFFFFD00) // (RSTC) Reset Control Register\r
-#define AT91C_RSTC_RMR  (AT91_CAST(AT91_REG *)         0xFFFFFD08) // (RSTC) Reset Mode Register\r
-#define AT91C_RSTC_RSR  (AT91_CAST(AT91_REG *)         0xFFFFFD04) // (RSTC) Reset Status Register\r
-// ========== Register definition for RTTC peripheral ==========\r
-#define AT91C_RTTC_RTSR (AT91_CAST(AT91_REG *)         0xFFFFFD2C) // (RTTC) Real-time Status Register\r
-#define AT91C_RTTC_RTMR (AT91_CAST(AT91_REG *)         0xFFFFFD20) // (RTTC) Real-time Mode Register\r
-#define AT91C_RTTC_RTVR (AT91_CAST(AT91_REG *)         0xFFFFFD28) // (RTTC) Real-time Value Register\r
-#define AT91C_RTTC_RTAR (AT91_CAST(AT91_REG *)         0xFFFFFD24) // (RTTC) Real-time Alarm Register\r
-// ========== Register definition for PITC peripheral ==========\r
-#define AT91C_PITC_PIVR (AT91_CAST(AT91_REG *)         0xFFFFFD38) // (PITC) Period Interval Value Register\r
-#define AT91C_PITC_PISR (AT91_CAST(AT91_REG *)         0xFFFFFD34) // (PITC) Period Interval Status Register\r
-#define AT91C_PITC_PIIR (AT91_CAST(AT91_REG *)         0xFFFFFD3C) // (PITC) Period Interval Image Register\r
-#define AT91C_PITC_PIMR (AT91_CAST(AT91_REG *)         0xFFFFFD30) // (PITC) Period Interval Mode Register\r
-// ========== Register definition for WDTC peripheral ==========\r
-#define AT91C_WDTC_WDCR (AT91_CAST(AT91_REG *)         0xFFFFFD40) // (WDTC) Watchdog Control Register\r
-#define AT91C_WDTC_WDSR (AT91_CAST(AT91_REG *)         0xFFFFFD48) // (WDTC) Watchdog Status Register\r
-#define AT91C_WDTC_WDMR (AT91_CAST(AT91_REG *)         0xFFFFFD44) // (WDTC) Watchdog Mode Register\r
-// ========== Register definition for VREG peripheral ==========\r
-#define AT91C_VREG_MR   (AT91_CAST(AT91_REG *)         0xFFFFFD60) // (VREG) Voltage Regulator Mode Register\r
-// ========== Register definition for EFC0 peripheral ==========\r
-#define AT91C_EFC0_FCR  (AT91_CAST(AT91_REG *)         0xFFFFFF64) // (EFC0) MC Flash Command Register\r
-#define AT91C_EFC0_FSR  (AT91_CAST(AT91_REG *)         0xFFFFFF68) // (EFC0) MC Flash Status Register\r
-#define AT91C_EFC0_VR   (AT91_CAST(AT91_REG *)         0xFFFFFF6C) // (EFC0) MC Flash Version Register\r
-#define AT91C_EFC0_FMR  (AT91_CAST(AT91_REG *)         0xFFFFFF60) // (EFC0) MC Flash Mode Register\r
-// ========== Register definition for EFC1 peripheral ==========\r
-#define AT91C_EFC1_VR   (AT91_CAST(AT91_REG *)         0xFFFFFF7C) // (EFC1) MC Flash Version Register\r
-#define AT91C_EFC1_FCR  (AT91_CAST(AT91_REG *)         0xFFFFFF74) // (EFC1) MC Flash Command Register\r
-#define AT91C_EFC1_FSR  (AT91_CAST(AT91_REG *)         0xFFFFFF78) // (EFC1) MC Flash Status Register\r
-#define AT91C_EFC1_FMR  (AT91_CAST(AT91_REG *)         0xFFFFFF70) // (EFC1) MC Flash Mode Register\r
-// ========== Register definition for MC peripheral ==========\r
-#define AT91C_MC_ASR    (AT91_CAST(AT91_REG *)         0xFFFFFF04) // (MC) MC Abort Status Register\r
-#define AT91C_MC_RCR    (AT91_CAST(AT91_REG *)         0xFFFFFF00) // (MC) MC Remap Control Register\r
-#define AT91C_MC_PUP    (AT91_CAST(AT91_REG *)         0xFFFFFF50) // (MC) MC Protection Unit Peripherals\r
-#define AT91C_MC_PUIA   (AT91_CAST(AT91_REG *)         0xFFFFFF10) // (MC) MC Protection Unit Area\r
-#define AT91C_MC_AASR   (AT91_CAST(AT91_REG *)         0xFFFFFF08) // (MC) MC Abort Address Status Register\r
-#define AT91C_MC_PUER   (AT91_CAST(AT91_REG *)         0xFFFFFF54) // (MC) MC Protection Unit Enable Register\r
-// ========== Register definition for PDC_SPI peripheral ==========\r
-#define AT91C_SPI_PTCR  (AT91_CAST(AT91_REG *)         0xFFFE0120) // (PDC_SPI) PDC Transfer Control Register\r
-#define AT91C_SPI_TPR   (AT91_CAST(AT91_REG *)         0xFFFE0108) // (PDC_SPI) Transmit Pointer Register\r
-#define AT91C_SPI_TCR   (AT91_CAST(AT91_REG *)         0xFFFE010C) // (PDC_SPI) Transmit Counter Register\r
-#define AT91C_SPI_RCR   (AT91_CAST(AT91_REG *)         0xFFFE0104) // (PDC_SPI) Receive Counter Register\r
-#define AT91C_SPI_PTSR  (AT91_CAST(AT91_REG *)         0xFFFE0124) // (PDC_SPI) PDC Transfer Status Register\r
-#define AT91C_SPI_RNPR  (AT91_CAST(AT91_REG *)         0xFFFE0110) // (PDC_SPI) Receive Next Pointer Register\r
-#define AT91C_SPI_RPR   (AT91_CAST(AT91_REG *)         0xFFFE0100) // (PDC_SPI) Receive Pointer Register\r
-#define AT91C_SPI_TNCR  (AT91_CAST(AT91_REG *)         0xFFFE011C) // (PDC_SPI) Transmit Next Counter Register\r
-#define AT91C_SPI_RNCR  (AT91_CAST(AT91_REG *)         0xFFFE0114) // (PDC_SPI) Receive Next Counter Register\r
-#define AT91C_SPI_TNPR  (AT91_CAST(AT91_REG *)         0xFFFE0118) // (PDC_SPI) Transmit Next Pointer Register\r
-// ========== Register definition for SPI peripheral ==========\r
-#define AT91C_SPI_IER   (AT91_CAST(AT91_REG *)         0xFFFE0014) // (SPI) Interrupt Enable Register\r
-#define AT91C_SPI_SR    (AT91_CAST(AT91_REG *)         0xFFFE0010) // (SPI) Status Register\r
-#define AT91C_SPI_IDR   (AT91_CAST(AT91_REG *)         0xFFFE0018) // (SPI) Interrupt Disable Register\r
-#define AT91C_SPI_CR    (AT91_CAST(AT91_REG *)         0xFFFE0000) // (SPI) Control Register\r
-#define AT91C_SPI_MR    (AT91_CAST(AT91_REG *)         0xFFFE0004) // (SPI) Mode Register\r
-#define AT91C_SPI_IMR   (AT91_CAST(AT91_REG *)         0xFFFE001C) // (SPI) Interrupt Mask Register\r
-#define AT91C_SPI_TDR   (AT91_CAST(AT91_REG *)         0xFFFE000C) // (SPI) Transmit Data Register\r
-#define AT91C_SPI_RDR   (AT91_CAST(AT91_REG *)         0xFFFE0008) // (SPI) Receive Data Register\r
-#define AT91C_SPI_CSR   (AT91_CAST(AT91_REG *)         0xFFFE0030) // (SPI) Chip Select Register\r
-// ========== Register definition for PDC_ADC peripheral ==========\r
-#define AT91C_ADC_PTSR  (AT91_CAST(AT91_REG *)         0xFFFD8124) // (PDC_ADC) PDC Transfer Status Register\r
-#define AT91C_ADC_PTCR  (AT91_CAST(AT91_REG *)         0xFFFD8120) // (PDC_ADC) PDC Transfer Control Register\r
-#define AT91C_ADC_TNPR  (AT91_CAST(AT91_REG *)         0xFFFD8118) // (PDC_ADC) Transmit Next Pointer Register\r
-#define AT91C_ADC_TNCR  (AT91_CAST(AT91_REG *)         0xFFFD811C) // (PDC_ADC) Transmit Next Counter Register\r
-#define AT91C_ADC_RNPR  (AT91_CAST(AT91_REG *)         0xFFFD8110) // (PDC_ADC) Receive Next Pointer Register\r
-#define AT91C_ADC_RNCR  (AT91_CAST(AT91_REG *)         0xFFFD8114) // (PDC_ADC) Receive Next Counter Register\r
-#define AT91C_ADC_RPR   (AT91_CAST(AT91_REG *)         0xFFFD8100) // (PDC_ADC) Receive Pointer Register\r
-#define AT91C_ADC_TCR   (AT91_CAST(AT91_REG *)         0xFFFD810C) // (PDC_ADC) Transmit Counter Register\r
-#define AT91C_ADC_TPR   (AT91_CAST(AT91_REG *)         0xFFFD8108) // (PDC_ADC) Transmit Pointer Register\r
-#define AT91C_ADC_RCR   (AT91_CAST(AT91_REG *)         0xFFFD8104) // (PDC_ADC) Receive Counter Register\r
-// ========== Register definition for ADC peripheral ==========\r
-#define AT91C_ADC_CDR2  (AT91_CAST(AT91_REG *)         0xFFFD8038) // (ADC) ADC Channel Data Register 2\r
-#define AT91C_ADC_CDR3  (AT91_CAST(AT91_REG *)         0xFFFD803C) // (ADC) ADC Channel Data Register 3\r
-#define AT91C_ADC_CDR0  (AT91_CAST(AT91_REG *)         0xFFFD8030) // (ADC) ADC Channel Data Register 0\r
-#define AT91C_ADC_CDR5  (AT91_CAST(AT91_REG *)         0xFFFD8044) // (ADC) ADC Channel Data Register 5\r
-#define AT91C_ADC_CHDR  (AT91_CAST(AT91_REG *)         0xFFFD8014) // (ADC) ADC Channel Disable Register\r
-#define AT91C_ADC_SR    (AT91_CAST(AT91_REG *)         0xFFFD801C) // (ADC) ADC Status Register\r
-#define AT91C_ADC_CDR4  (AT91_CAST(AT91_REG *)         0xFFFD8040) // (ADC) ADC Channel Data Register 4\r
-#define AT91C_ADC_CDR1  (AT91_CAST(AT91_REG *)         0xFFFD8034) // (ADC) ADC Channel Data Register 1\r
-#define AT91C_ADC_LCDR  (AT91_CAST(AT91_REG *)         0xFFFD8020) // (ADC) ADC Last Converted Data Register\r
-#define AT91C_ADC_IDR   (AT91_CAST(AT91_REG *)         0xFFFD8028) // (ADC) ADC Interrupt Disable Register\r
-#define AT91C_ADC_CR    (AT91_CAST(AT91_REG *)         0xFFFD8000) // (ADC) ADC Control Register\r
-#define AT91C_ADC_CDR7  (AT91_CAST(AT91_REG *)         0xFFFD804C) // (ADC) ADC Channel Data Register 7\r
-#define AT91C_ADC_CDR6  (AT91_CAST(AT91_REG *)         0xFFFD8048) // (ADC) ADC Channel Data Register 6\r
-#define AT91C_ADC_IER   (AT91_CAST(AT91_REG *)         0xFFFD8024) // (ADC) ADC Interrupt Enable Register\r
-#define AT91C_ADC_CHER  (AT91_CAST(AT91_REG *)         0xFFFD8010) // (ADC) ADC Channel Enable Register\r
-#define AT91C_ADC_CHSR  (AT91_CAST(AT91_REG *)         0xFFFD8018) // (ADC) ADC Channel Status Register\r
-#define AT91C_ADC_MR    (AT91_CAST(AT91_REG *)         0xFFFD8004) // (ADC) ADC Mode Register\r
-#define AT91C_ADC_IMR   (AT91_CAST(AT91_REG *)         0xFFFD802C) // (ADC) ADC Interrupt Mask Register\r
-// ========== Register definition for PDC_SSC peripheral ==========\r
-#define AT91C_SSC_TNCR  (AT91_CAST(AT91_REG *)         0xFFFD411C) // (PDC_SSC) Transmit Next Counter Register\r
-#define AT91C_SSC_RPR   (AT91_CAST(AT91_REG *)         0xFFFD4100) // (PDC_SSC) Receive Pointer Register\r
-#define AT91C_SSC_RNCR  (AT91_CAST(AT91_REG *)         0xFFFD4114) // (PDC_SSC) Receive Next Counter Register\r
-#define AT91C_SSC_TPR   (AT91_CAST(AT91_REG *)         0xFFFD4108) // (PDC_SSC) Transmit Pointer Register\r
-#define AT91C_SSC_PTCR  (AT91_CAST(AT91_REG *)         0xFFFD4120) // (PDC_SSC) PDC Transfer Control Register\r
-#define AT91C_SSC_TCR   (AT91_CAST(AT91_REG *)         0xFFFD410C) // (PDC_SSC) Transmit Counter Register\r
-#define AT91C_SSC_RCR   (AT91_CAST(AT91_REG *)         0xFFFD4104) // (PDC_SSC) Receive Counter Register\r
-#define AT91C_SSC_RNPR  (AT91_CAST(AT91_REG *)         0xFFFD4110) // (PDC_SSC) Receive Next Pointer Register\r
-#define AT91C_SSC_TNPR  (AT91_CAST(AT91_REG *)         0xFFFD4118) // (PDC_SSC) Transmit Next Pointer Register\r
-#define AT91C_SSC_PTSR  (AT91_CAST(AT91_REG *)         0xFFFD4124) // (PDC_SSC) PDC Transfer Status Register\r
-// ========== Register definition for SSC peripheral ==========\r
-#define AT91C_SSC_RHR   (AT91_CAST(AT91_REG *)         0xFFFD4020) // (SSC) Receive Holding Register\r
-#define AT91C_SSC_RSHR  (AT91_CAST(AT91_REG *)         0xFFFD4030) // (SSC) Receive Sync Holding Register\r
-#define AT91C_SSC_TFMR  (AT91_CAST(AT91_REG *)         0xFFFD401C) // (SSC) Transmit Frame Mode Register\r
-#define AT91C_SSC_IDR   (AT91_CAST(AT91_REG *)         0xFFFD4048) // (SSC) Interrupt Disable Register\r
-#define AT91C_SSC_THR   (AT91_CAST(AT91_REG *)         0xFFFD4024) // (SSC) Transmit Holding Register\r
-#define AT91C_SSC_RCMR  (AT91_CAST(AT91_REG *)         0xFFFD4010) // (SSC) Receive Clock ModeRegister\r
-#define AT91C_SSC_IER   (AT91_CAST(AT91_REG *)         0xFFFD4044) // (SSC) Interrupt Enable Register\r
-#define AT91C_SSC_TSHR  (AT91_CAST(AT91_REG *)         0xFFFD4034) // (SSC) Transmit Sync Holding Register\r
-#define AT91C_SSC_SR    (AT91_CAST(AT91_REG *)         0xFFFD4040) // (SSC) Status Register\r
-#define AT91C_SSC_CMR   (AT91_CAST(AT91_REG *)         0xFFFD4004) // (SSC) Clock Mode Register\r
-#define AT91C_SSC_TCMR  (AT91_CAST(AT91_REG *)         0xFFFD4018) // (SSC) Transmit Clock Mode Register\r
-#define AT91C_SSC_CR    (AT91_CAST(AT91_REG *)         0xFFFD4000) // (SSC) Control Register\r
-#define AT91C_SSC_IMR   (AT91_CAST(AT91_REG *)         0xFFFD404C) // (SSC) Interrupt Mask Register\r
-#define AT91C_SSC_RFMR  (AT91_CAST(AT91_REG *)         0xFFFD4014) // (SSC) Receive Frame Mode Register\r
-// ========== Register definition for PDC_US1 peripheral ==========\r
-#define AT91C_US1_RNCR  (AT91_CAST(AT91_REG *)         0xFFFC4114) // (PDC_US1) Receive Next Counter Register\r
-#define AT91C_US1_PTCR  (AT91_CAST(AT91_REG *)         0xFFFC4120) // (PDC_US1) PDC Transfer Control Register\r
-#define AT91C_US1_TCR   (AT91_CAST(AT91_REG *)         0xFFFC410C) // (PDC_US1) Transmit Counter Register\r
-#define AT91C_US1_PTSR  (AT91_CAST(AT91_REG *)         0xFFFC4124) // (PDC_US1) PDC Transfer Status Register\r
-#define AT91C_US1_TNPR  (AT91_CAST(AT91_REG *)         0xFFFC4118) // (PDC_US1) Transmit Next Pointer Register\r
-#define AT91C_US1_RCR   (AT91_CAST(AT91_REG *)         0xFFFC4104) // (PDC_US1) Receive Counter Register\r
-#define AT91C_US1_RNPR  (AT91_CAST(AT91_REG *)         0xFFFC4110) // (PDC_US1) Receive Next Pointer Register\r
-#define AT91C_US1_RPR   (AT91_CAST(AT91_REG *)         0xFFFC4100) // (PDC_US1) Receive Pointer Register\r
-#define AT91C_US1_TNCR  (AT91_CAST(AT91_REG *)         0xFFFC411C) // (PDC_US1) Transmit Next Counter Register\r
-#define AT91C_US1_TPR   (AT91_CAST(AT91_REG *)         0xFFFC4108) // (PDC_US1) Transmit Pointer Register\r
-// ========== Register definition for US1 peripheral ==========\r
-#define AT91C_US1_IF    (AT91_CAST(AT91_REG *)         0xFFFC404C) // (US1) IRDA_FILTER Register\r
-#define AT91C_US1_NER   (AT91_CAST(AT91_REG *)         0xFFFC4044) // (US1) Nb Errors Register\r
-#define AT91C_US1_RTOR  (AT91_CAST(AT91_REG *)         0xFFFC4024) // (US1) Receiver Time-out Register\r
-#define AT91C_US1_CSR   (AT91_CAST(AT91_REG *)         0xFFFC4014) // (US1) Channel Status Register\r
-#define AT91C_US1_IDR   (AT91_CAST(AT91_REG *)         0xFFFC400C) // (US1) Interrupt Disable Register\r
-#define AT91C_US1_IER   (AT91_CAST(AT91_REG *)         0xFFFC4008) // (US1) Interrupt Enable Register\r
-#define AT91C_US1_THR   (AT91_CAST(AT91_REG *)         0xFFFC401C) // (US1) Transmitter Holding Register\r
-#define AT91C_US1_TTGR  (AT91_CAST(AT91_REG *)         0xFFFC4028) // (US1) Transmitter Time-guard Register\r
-#define AT91C_US1_RHR   (AT91_CAST(AT91_REG *)         0xFFFC4018) // (US1) Receiver Holding Register\r
-#define AT91C_US1_BRGR  (AT91_CAST(AT91_REG *)         0xFFFC4020) // (US1) Baud Rate Generator Register\r
-#define AT91C_US1_IMR   (AT91_CAST(AT91_REG *)         0xFFFC4010) // (US1) Interrupt Mask Register\r
-#define AT91C_US1_FIDI  (AT91_CAST(AT91_REG *)         0xFFFC4040) // (US1) FI_DI_Ratio Register\r
-#define AT91C_US1_CR    (AT91_CAST(AT91_REG *)         0xFFFC4000) // (US1) Control Register\r
-#define AT91C_US1_MR    (AT91_CAST(AT91_REG *)         0xFFFC4004) // (US1) Mode Register\r
-// ========== Register definition for PDC_US0 peripheral ==========\r
-#define AT91C_US0_TNPR  (AT91_CAST(AT91_REG *)         0xFFFC0118) // (PDC_US0) Transmit Next Pointer Register\r
-#define AT91C_US0_RNPR  (AT91_CAST(AT91_REG *)         0xFFFC0110) // (PDC_US0) Receive Next Pointer Register\r
-#define AT91C_US0_TCR   (AT91_CAST(AT91_REG *)         0xFFFC010C) // (PDC_US0) Transmit Counter Register\r
-#define AT91C_US0_PTCR  (AT91_CAST(AT91_REG *)         0xFFFC0120) // (PDC_US0) PDC Transfer Control Register\r
-#define AT91C_US0_PTSR  (AT91_CAST(AT91_REG *)         0xFFFC0124) // (PDC_US0) PDC Transfer Status Register\r
-#define AT91C_US0_TNCR  (AT91_CAST(AT91_REG *)         0xFFFC011C) // (PDC_US0) Transmit Next Counter Register\r
-#define AT91C_US0_TPR   (AT91_CAST(AT91_REG *)         0xFFFC0108) // (PDC_US0) Transmit Pointer Register\r
-#define AT91C_US0_RCR   (AT91_CAST(AT91_REG *)         0xFFFC0104) // (PDC_US0) Receive Counter Register\r
-#define AT91C_US0_RPR   (AT91_CAST(AT91_REG *)         0xFFFC0100) // (PDC_US0) Receive Pointer Register\r
-#define AT91C_US0_RNCR  (AT91_CAST(AT91_REG *)         0xFFFC0114) // (PDC_US0) Receive Next Counter Register\r
-// ========== Register definition for US0 peripheral ==========\r
-#define AT91C_US0_BRGR  (AT91_CAST(AT91_REG *)         0xFFFC0020) // (US0) Baud Rate Generator Register\r
-#define AT91C_US0_NER   (AT91_CAST(AT91_REG *)         0xFFFC0044) // (US0) Nb Errors Register\r
-#define AT91C_US0_CR    (AT91_CAST(AT91_REG *)         0xFFFC0000) // (US0) Control Register\r
-#define AT91C_US0_IMR   (AT91_CAST(AT91_REG *)         0xFFFC0010) // (US0) Interrupt Mask Register\r
-#define AT91C_US0_FIDI  (AT91_CAST(AT91_REG *)         0xFFFC0040) // (US0) FI_DI_Ratio Register\r
-#define AT91C_US0_TTGR  (AT91_CAST(AT91_REG *)         0xFFFC0028) // (US0) Transmitter Time-guard Register\r
-#define AT91C_US0_MR    (AT91_CAST(AT91_REG *)         0xFFFC0004) // (US0) Mode Register\r
-#define AT91C_US0_RTOR  (AT91_CAST(AT91_REG *)         0xFFFC0024) // (US0) Receiver Time-out Register\r
-#define AT91C_US0_CSR   (AT91_CAST(AT91_REG *)         0xFFFC0014) // (US0) Channel Status Register\r
-#define AT91C_US0_RHR   (AT91_CAST(AT91_REG *)         0xFFFC0018) // (US0) Receiver Holding Register\r
-#define AT91C_US0_IDR   (AT91_CAST(AT91_REG *)         0xFFFC000C) // (US0) Interrupt Disable Register\r
-#define AT91C_US0_THR   (AT91_CAST(AT91_REG *)         0xFFFC001C) // (US0) Transmitter Holding Register\r
-#define AT91C_US0_IF    (AT91_CAST(AT91_REG *)         0xFFFC004C) // (US0) IRDA_FILTER Register\r
-#define AT91C_US0_IER   (AT91_CAST(AT91_REG *)         0xFFFC0008) // (US0) Interrupt Enable Register\r
-// ========== Register definition for TWI peripheral ==========\r
-#define AT91C_TWI_IER   (AT91_CAST(AT91_REG *)         0xFFFB8024) // (TWI) Interrupt Enable Register\r
-#define AT91C_TWI_CR    (AT91_CAST(AT91_REG *)         0xFFFB8000) // (TWI) Control Register\r
-#define AT91C_TWI_SR    (AT91_CAST(AT91_REG *)         0xFFFB8020) // (TWI) Status Register\r
-#define AT91C_TWI_IMR   (AT91_CAST(AT91_REG *)         0xFFFB802C) // (TWI) Interrupt Mask Register\r
-#define AT91C_TWI_THR   (AT91_CAST(AT91_REG *)         0xFFFB8034) // (TWI) Transmit Holding Register\r
-#define AT91C_TWI_IDR   (AT91_CAST(AT91_REG *)         0xFFFB8028) // (TWI) Interrupt Disable Register\r
-#define AT91C_TWI_IADR  (AT91_CAST(AT91_REG *)         0xFFFB800C) // (TWI) Internal Address Register\r
-#define AT91C_TWI_MMR   (AT91_CAST(AT91_REG *)         0xFFFB8004) // (TWI) Master Mode Register\r
-#define AT91C_TWI_CWGR  (AT91_CAST(AT91_REG *)         0xFFFB8010) // (TWI) Clock Waveform Generator Register\r
-#define AT91C_TWI_RHR   (AT91_CAST(AT91_REG *)         0xFFFB8030) // (TWI) Receive Holding Register\r
-// ========== Register definition for TC0 peripheral ==========\r
-#define AT91C_TC0_SR    (AT91_CAST(AT91_REG *)         0xFFFA0020) // (TC0) Status Register\r
-#define AT91C_TC0_RC    (AT91_CAST(AT91_REG *)         0xFFFA001C) // (TC0) Register C\r
-#define AT91C_TC0_RB    (AT91_CAST(AT91_REG *)         0xFFFA0018) // (TC0) Register B\r
-#define AT91C_TC0_CCR   (AT91_CAST(AT91_REG *)         0xFFFA0000) // (TC0) Channel Control Register\r
-#define AT91C_TC0_CMR   (AT91_CAST(AT91_REG *)         0xFFFA0004) // (TC0) Channel Mode Register (Capture Mode / Waveform Mode)\r
-#define AT91C_TC0_IER   (AT91_CAST(AT91_REG *)         0xFFFA0024) // (TC0) Interrupt Enable Register\r
-#define AT91C_TC0_RA    (AT91_CAST(AT91_REG *)         0xFFFA0014) // (TC0) Register A\r
-#define AT91C_TC0_IDR   (AT91_CAST(AT91_REG *)         0xFFFA0028) // (TC0) Interrupt Disable Register\r
-#define AT91C_TC0_CV    (AT91_CAST(AT91_REG *)         0xFFFA0010) // (TC0) Counter Value\r
-#define AT91C_TC0_IMR   (AT91_CAST(AT91_REG *)         0xFFFA002C) // (TC0) Interrupt Mask Register\r
-// ========== Register definition for TC1 peripheral ==========\r
-#define AT91C_TC1_RB    (AT91_CAST(AT91_REG *)         0xFFFA0058) // (TC1) Register B\r
-#define AT91C_TC1_CCR   (AT91_CAST(AT91_REG *)         0xFFFA0040) // (TC1) Channel Control Register\r
-#define AT91C_TC1_IER   (AT91_CAST(AT91_REG *)         0xFFFA0064) // (TC1) Interrupt Enable Register\r
-#define AT91C_TC1_IDR   (AT91_CAST(AT91_REG *)         0xFFFA0068) // (TC1) Interrupt Disable Register\r
-#define AT91C_TC1_SR    (AT91_CAST(AT91_REG *)         0xFFFA0060) // (TC1) Status Register\r
-#define AT91C_TC1_CMR   (AT91_CAST(AT91_REG *)         0xFFFA0044) // (TC1) Channel Mode Register (Capture Mode / Waveform Mode)\r
-#define AT91C_TC1_RA    (AT91_CAST(AT91_REG *)         0xFFFA0054) // (TC1) Register A\r
-#define AT91C_TC1_RC    (AT91_CAST(AT91_REG *)         0xFFFA005C) // (TC1) Register C\r
-#define AT91C_TC1_IMR   (AT91_CAST(AT91_REG *)         0xFFFA006C) // (TC1) Interrupt Mask Register\r
-#define AT91C_TC1_CV    (AT91_CAST(AT91_REG *)         0xFFFA0050) // (TC1) Counter Value\r
-// ========== Register definition for TC2 peripheral ==========\r
-#define AT91C_TC2_CMR   (AT91_CAST(AT91_REG *)         0xFFFA0084) // (TC2) Channel Mode Register (Capture Mode / Waveform Mode)\r
-#define AT91C_TC2_CCR   (AT91_CAST(AT91_REG *)         0xFFFA0080) // (TC2) Channel Control Register\r
-#define AT91C_TC2_CV    (AT91_CAST(AT91_REG *)         0xFFFA0090) // (TC2) Counter Value\r
-#define AT91C_TC2_RA    (AT91_CAST(AT91_REG *)         0xFFFA0094) // (TC2) Register A\r
-#define AT91C_TC2_RB    (AT91_CAST(AT91_REG *)         0xFFFA0098) // (TC2) Register B\r
-#define AT91C_TC2_IDR   (AT91_CAST(AT91_REG *)         0xFFFA00A8) // (TC2) Interrupt Disable Register\r
-#define AT91C_TC2_IMR   (AT91_CAST(AT91_REG *)         0xFFFA00AC) // (TC2) Interrupt Mask Register\r
-#define AT91C_TC2_RC    (AT91_CAST(AT91_REG *)         0xFFFA009C) // (TC2) Register C\r
-#define AT91C_TC2_IER   (AT91_CAST(AT91_REG *)         0xFFFA00A4) // (TC2) Interrupt Enable Register\r
-#define AT91C_TC2_SR    (AT91_CAST(AT91_REG *)         0xFFFA00A0) // (TC2) Status Register\r
-// ========== Register definition for TCB peripheral ==========\r
-#define AT91C_TCB_BMR   (AT91_CAST(AT91_REG *)         0xFFFA00C4) // (TCB) TC Block Mode Register\r
-#define AT91C_TCB_BCR   (AT91_CAST(AT91_REG *)         0xFFFA00C0) // (TCB) TC Block Control Register\r
-// ========== Register definition for PWMC_CH3 peripheral ==========\r
-#define AT91C_PWMC_CH3_CUPDR (AT91_CAST(AT91_REG *)    0xFFFCC270) // (PWMC_CH3) Channel Update Register\r
-#define AT91C_PWMC_CH3_Reserved (AT91_CAST(AT91_REG *)         0xFFFCC274) // (PWMC_CH3) Reserved\r
-#define AT91C_PWMC_CH3_CPRDR (AT91_CAST(AT91_REG *)    0xFFFCC268) // (PWMC_CH3) Channel Period Register\r
-#define AT91C_PWMC_CH3_CDTYR (AT91_CAST(AT91_REG *)    0xFFFCC264) // (PWMC_CH3) Channel Duty Cycle Register\r
-#define AT91C_PWMC_CH3_CCNTR (AT91_CAST(AT91_REG *)    0xFFFCC26C) // (PWMC_CH3) Channel Counter Register\r
-#define AT91C_PWMC_CH3_CMR (AT91_CAST(AT91_REG *)      0xFFFCC260) // (PWMC_CH3) Channel Mode Register\r
-// ========== Register definition for PWMC_CH2 peripheral ==========\r
-#define AT91C_PWMC_CH2_Reserved (AT91_CAST(AT91_REG *)         0xFFFCC254) // (PWMC_CH2) Reserved\r
-#define AT91C_PWMC_CH2_CMR (AT91_CAST(AT91_REG *)      0xFFFCC240) // (PWMC_CH2) Channel Mode Register\r
-#define AT91C_PWMC_CH2_CCNTR (AT91_CAST(AT91_REG *)    0xFFFCC24C) // (PWMC_CH2) Channel Counter Register\r
-#define AT91C_PWMC_CH2_CPRDR (AT91_CAST(AT91_REG *)    0xFFFCC248) // (PWMC_CH2) Channel Period Register\r
-#define AT91C_PWMC_CH2_CUPDR (AT91_CAST(AT91_REG *)    0xFFFCC250) // (PWMC_CH2) Channel Update Register\r
-#define AT91C_PWMC_CH2_CDTYR (AT91_CAST(AT91_REG *)    0xFFFCC244) // (PWMC_CH2) Channel Duty Cycle Register\r
-// ========== Register definition for PWMC_CH1 peripheral ==========\r
-#define AT91C_PWMC_CH1_Reserved (AT91_CAST(AT91_REG *)         0xFFFCC234) // (PWMC_CH1) Reserved\r
-#define AT91C_PWMC_CH1_CUPDR (AT91_CAST(AT91_REG *)    0xFFFCC230) // (PWMC_CH1) Channel Update Register\r
-#define AT91C_PWMC_CH1_CPRDR (AT91_CAST(AT91_REG *)    0xFFFCC228) // (PWMC_CH1) Channel Period Register\r
-#define AT91C_PWMC_CH1_CCNTR (AT91_CAST(AT91_REG *)    0xFFFCC22C) // (PWMC_CH1) Channel Counter Register\r
-#define AT91C_PWMC_CH1_CDTYR (AT91_CAST(AT91_REG *)    0xFFFCC224) // (PWMC_CH1) Channel Duty Cycle Register\r
-#define AT91C_PWMC_CH1_CMR (AT91_CAST(AT91_REG *)      0xFFFCC220) // (PWMC_CH1) Channel Mode Register\r
-// ========== Register definition for PWMC_CH0 peripheral ==========\r
-#define AT91C_PWMC_CH0_Reserved (AT91_CAST(AT91_REG *)         0xFFFCC214) // (PWMC_CH0) Reserved\r
-#define AT91C_PWMC_CH0_CPRDR (AT91_CAST(AT91_REG *)    0xFFFCC208) // (PWMC_CH0) Channel Period Register\r
-#define AT91C_PWMC_CH0_CDTYR (AT91_CAST(AT91_REG *)    0xFFFCC204) // (PWMC_CH0) Channel Duty Cycle Register\r
-#define AT91C_PWMC_CH0_CMR (AT91_CAST(AT91_REG *)              0xFFFCC200) // (PWMC_CH0) Channel Mode Register\r
-#define AT91C_PWMC_CH0_CUPDR (AT91_CAST(AT91_REG *)    0xFFFCC210) // (PWMC_CH0) Channel Update Register\r
-#define AT91C_PWMC_CH0_CCNTR (AT91_CAST(AT91_REG *)    0xFFFCC20C) // (PWMC_CH0) Channel Counter Register\r
-// ========== Register definition for PWMC peripheral ==========\r
-#define AT91C_PWMC_IDR  (AT91_CAST(AT91_REG *)         0xFFFCC014) // (PWMC) PWMC Interrupt Disable Register\r
-#define AT91C_PWMC_DIS  (AT91_CAST(AT91_REG *)         0xFFFCC008) // (PWMC) PWMC Disable Register\r
-#define AT91C_PWMC_IER  (AT91_CAST(AT91_REG *)         0xFFFCC010) // (PWMC) PWMC Interrupt Enable Register\r
-#define AT91C_PWMC_VR   (AT91_CAST(AT91_REG *)         0xFFFCC0FC) // (PWMC) PWMC Version Register\r
-#define AT91C_PWMC_ISR  (AT91_CAST(AT91_REG *)         0xFFFCC01C) // (PWMC) PWMC Interrupt Status Register\r
-#define AT91C_PWMC_SR   (AT91_CAST(AT91_REG *)         0xFFFCC00C) // (PWMC) PWMC Status Register\r
-#define AT91C_PWMC_IMR  (AT91_CAST(AT91_REG *)         0xFFFCC018) // (PWMC) PWMC Interrupt Mask Register\r
-#define AT91C_PWMC_MR   (AT91_CAST(AT91_REG *)         0xFFFCC000) // (PWMC) PWMC Mode Register\r
-#define AT91C_PWMC_ENA  (AT91_CAST(AT91_REG *)         0xFFFCC004) // (PWMC) PWMC Enable Register\r
-// ========== Register definition for UDP peripheral ==========\r
-#define AT91C_UDP_IMR   (AT91_CAST(AT91_REG *)         0xFFFB0018) // (UDP) Interrupt Mask Register\r
-#define AT91C_UDP_FADDR (AT91_CAST(AT91_REG *)         0xFFFB0008) // (UDP) Function Address Register\r
-#define AT91C_UDP_NUM   (AT91_CAST(AT91_REG *)         0xFFFB0000) // (UDP) Frame Number Register\r
-#define AT91C_UDP_FDR   (AT91_CAST(AT91_REG *)         0xFFFB0050) // (UDP) Endpoint FIFO Data Register\r
-#define AT91C_UDP_ISR   (AT91_CAST(AT91_REG *)         0xFFFB001C) // (UDP) Interrupt Status Register\r
-#define AT91C_UDP_CSR   (AT91_CAST(AT91_REG *)         0xFFFB0030) // (UDP) Endpoint Control and Status Register\r
-#define AT91C_UDP_IDR   (AT91_CAST(AT91_REG *)         0xFFFB0014) // (UDP) Interrupt Disable Register\r
-#define AT91C_UDP_ICR   (AT91_CAST(AT91_REG *)         0xFFFB0020) // (UDP) Interrupt Clear Register\r
-#define AT91C_UDP_RSTEP (AT91_CAST(AT91_REG *)         0xFFFB0028) // (UDP) Reset Endpoint Register\r
-#define AT91C_UDP_TXVC  (AT91_CAST(AT91_REG *)         0xFFFB0074) // (UDP) Transceiver Control Register\r
-#define AT91C_UDP_GLBSTATE (AT91_CAST(AT91_REG *)      0xFFFB0004) // (UDP) Global State Register\r
-#define AT91C_UDP_IER   (AT91_CAST(AT91_REG *)         0xFFFB0010) // (UDP) Interrupt Enable Register\r
-\r
-// *****************************************************************************\r
-//               PIO DEFINITIONS FOR AT91SAM7S512\r
-// *****************************************************************************\r
-#define AT91C_PIO_PA0        (1 <<  0) // Pin Controlled by PA0\r
-#define AT91C_PA0_PWM0     (AT91C_PIO_PA0) //  PWM Channel 0\r
-#define AT91C_PA0_TIOA0    (AT91C_PIO_PA0) //  Timer Counter 0 Multipurpose Timer I/O Pin A\r
-#define AT91C_PIO_PA1        (1 <<  1) // Pin Controlled by PA1\r
-#define AT91C_PA1_PWM1     (AT91C_PIO_PA1) //  PWM Channel 1\r
-#define AT91C_PA1_TIOB0    (AT91C_PIO_PA1) //  Timer Counter 0 Multipurpose Timer I/O Pin B\r
-#define AT91C_PIO_PA2        (1 <<  2) // Pin Controlled by PA2\r
-#define AT91C_PA2_PWM2     (AT91C_PIO_PA2) //  PWM Channel 2\r
-#define AT91C_PA2_SCK0     (AT91C_PIO_PA2) //  USART 0 Serial Clock\r
-#define AT91C_PIO_PA3        (1 <<  3) // Pin Controlled by PA3\r
-#define AT91C_PA3_TWD      (AT91C_PIO_PA3) //  TWI Two-wire Serial Data\r
-#define AT91C_PA3_NPCS3    (AT91C_PIO_PA3) //  SPI Peripheral Chip Select 3\r
-#define AT91C_PIO_PA4        (1 <<  4) // Pin Controlled by PA4\r
-#define AT91C_PA4_TWCK     (AT91C_PIO_PA4) //  TWI Two-wire Serial Clock\r
-#define AT91C_PA4_TCLK0    (AT91C_PIO_PA4) //  Timer Counter 0 external clock input\r
-#define AT91C_PIO_PA5        (1 <<  5) // Pin Controlled by PA5\r
-#define AT91C_PA5_RXD0     (AT91C_PIO_PA5) //  USART 0 Receive Data\r
-#define AT91C_PA5_NPCS3    (AT91C_PIO_PA5) //  SPI Peripheral Chip Select 3\r
-#define AT91C_PIO_PA6        (1 <<  6) // Pin Controlled by PA6\r
-#define AT91C_PA6_TXD0     (AT91C_PIO_PA6) //  USART 0 Transmit Data\r
-#define AT91C_PA6_PCK0     (AT91C_PIO_PA6) //  PMC Programmable Clock Output 0\r
-#define AT91C_PIO_PA7        (1 <<  7) // Pin Controlled by PA7\r
-#define AT91C_PA7_RTS0     (AT91C_PIO_PA7) //  USART 0 Ready To Send\r
-#define AT91C_PA7_PWM3     (AT91C_PIO_PA7) //  PWM Channel 3\r
-#define AT91C_PIO_PA8        (1 <<  8) // Pin Controlled by PA8\r
-#define AT91C_PA8_CTS0     (AT91C_PIO_PA8) //  USART 0 Clear To Send\r
-#define AT91C_PA8_ADTRG    (AT91C_PIO_PA8) //  ADC External Trigger\r
-#define AT91C_PIO_PA9        (1 <<  9) // Pin Controlled by PA9\r
-#define AT91C_PA9_DRXD     (AT91C_PIO_PA9) //  DBGU Debug Receive Data\r
-#define AT91C_PA9_NPCS1    (AT91C_PIO_PA9) //  SPI Peripheral Chip Select 1\r
-#define AT91C_PIO_PA10       (1 << 10) // Pin Controlled by PA10\r
-#define AT91C_PA10_DTXD     (AT91C_PIO_PA10) //  DBGU Debug Transmit Data\r
-#define AT91C_PA10_NPCS2    (AT91C_PIO_PA10) //  SPI Peripheral Chip Select 2\r
-#define AT91C_PIO_PA11       (1 << 11) // Pin Controlled by PA11\r
-#define AT91C_PA11_NPCS0    (AT91C_PIO_PA11) //  SPI Peripheral Chip Select 0\r
-#define AT91C_PA11_PWM0     (AT91C_PIO_PA11) //  PWM Channel 0\r
-#define AT91C_PIO_PA12       (1 << 12) // Pin Controlled by PA12\r
-#define AT91C_PA12_MISO     (AT91C_PIO_PA12) //  SPI Master In Slave\r
-#define AT91C_PA12_PWM1     (AT91C_PIO_PA12) //  PWM Channel 1\r
-#define AT91C_PIO_PA13       (1 << 13) // Pin Controlled by PA13\r
-#define AT91C_PA13_MOSI     (AT91C_PIO_PA13) //  SPI Master Out Slave\r
-#define AT91C_PA13_PWM2     (AT91C_PIO_PA13) //  PWM Channel 2\r
-#define AT91C_PIO_PA14       (1 << 14) // Pin Controlled by PA14\r
-#define AT91C_PA14_SPCK     (AT91C_PIO_PA14) //  SPI Serial Clock\r
-#define AT91C_PA14_PWM3     (AT91C_PIO_PA14) //  PWM Channel 3\r
-#define AT91C_PIO_PA15       (1 << 15) // Pin Controlled by PA15\r
-#define AT91C_PA15_TF       (AT91C_PIO_PA15) //  SSC Transmit Frame Sync\r
-#define AT91C_PA15_TIOA1    (AT91C_PIO_PA15) //  Timer Counter 1 Multipurpose Timer I/O Pin A\r
-#define AT91C_PIO_PA16       (1 << 16) // Pin Controlled by PA16\r
-#define AT91C_PA16_TK       (AT91C_PIO_PA16) //  SSC Transmit Clock\r
-#define AT91C_PA16_TIOB1    (AT91C_PIO_PA16) //  Timer Counter 1 Multipurpose Timer I/O Pin B\r
-#define AT91C_PIO_PA17       (1 << 17) // Pin Controlled by PA17\r
-#define AT91C_PA17_TD       (AT91C_PIO_PA17) //  SSC Transmit data\r
-#define AT91C_PA17_PCK1     (AT91C_PIO_PA17) //  PMC Programmable Clock Output 1\r
-#define AT91C_PIO_PA18       (1 << 18) // Pin Controlled by PA18\r
-#define AT91C_PA18_RD       (AT91C_PIO_PA18) //  SSC Receive Data\r
-#define AT91C_PA18_PCK2     (AT91C_PIO_PA18) //  PMC Programmable Clock Output 2\r
-#define AT91C_PIO_PA19       (1 << 19) // Pin Controlled by PA19\r
-#define AT91C_PA19_RK       (AT91C_PIO_PA19) //  SSC Receive Clock\r
-#define AT91C_PA19_FIQ      (AT91C_PIO_PA19) //  AIC Fast Interrupt Input\r
-#define AT91C_PIO_PA20       (1 << 20) // Pin Controlled by PA20\r
-#define AT91C_PA20_RF       (AT91C_PIO_PA20) //  SSC Receive Frame Sync\r
-#define AT91C_PA20_IRQ0     (AT91C_PIO_PA20) //  External Interrupt 0\r
-#define AT91C_PIO_PA21       (1 << 21) // Pin Controlled by PA21\r
-#define AT91C_PA21_RXD1     (AT91C_PIO_PA21) //  USART 1 Receive Data\r
-#define AT91C_PA21_PCK1     (AT91C_PIO_PA21) //  PMC Programmable Clock Output 1\r
-#define AT91C_PIO_PA22       (1 << 22) // Pin Controlled by PA22\r
-#define AT91C_PA22_TXD1     (AT91C_PIO_PA22) //  USART 1 Transmit Data\r
-#define AT91C_PA22_NPCS3    (AT91C_PIO_PA22) //  SPI Peripheral Chip Select 3\r
-#define AT91C_PIO_PA23       (1 << 23) // Pin Controlled by PA23\r
-#define AT91C_PA23_SCK1     (AT91C_PIO_PA23) //  USART 1 Serial Clock\r
-#define AT91C_PA23_PWM0     (AT91C_PIO_PA23) //  PWM Channel 0\r
-#define AT91C_PIO_PA24       (1 << 24) // Pin Controlled by PA24\r
-#define AT91C_PA24_RTS1     (AT91C_PIO_PA24) //  USART 1 Ready To Send\r
-#define AT91C_PA24_PWM1     (AT91C_PIO_PA24) //  PWM Channel 1\r
-#define AT91C_PIO_PA25       (1 << 25) // Pin Controlled by PA25\r
-#define AT91C_PA25_CTS1     (AT91C_PIO_PA25) //  USART 1 Clear To Send\r
-#define AT91C_PA25_PWM2     (AT91C_PIO_PA25) //  PWM Channel 2\r
-#define AT91C_PIO_PA26       (1 << 26) // Pin Controlled by PA26\r
-#define AT91C_PA26_DCD1     (AT91C_PIO_PA26) //  USART 1 Data Carrier Detect\r
-#define AT91C_PA26_TIOA2    (AT91C_PIO_PA26) //  Timer Counter 2 Multipurpose Timer I/O Pin A\r
-#define AT91C_PIO_PA27       (1 << 27) // Pin Controlled by PA27\r
-#define AT91C_PA27_DTR1     (AT91C_PIO_PA27) //  USART 1 Data Terminal ready\r
-#define AT91C_PA27_TIOB2    (AT91C_PIO_PA27) //  Timer Counter 2 Multipurpose Timer I/O Pin B\r
-#define AT91C_PIO_PA28       (1 << 28) // Pin Controlled by PA28\r
-#define AT91C_PA28_DSR1     (AT91C_PIO_PA28) //  USART 1 Data Set ready\r
-#define AT91C_PA28_TCLK1    (AT91C_PIO_PA28) //  Timer Counter 1 external clock input\r
-#define AT91C_PIO_PA29       (1 << 29) // Pin Controlled by PA29\r
-#define AT91C_PA29_RI1      (AT91C_PIO_PA29) //  USART 1 Ring Indicator\r
-#define AT91C_PA29_TCLK2    (AT91C_PIO_PA29) //  Timer Counter 2 external clock input\r
-#define AT91C_PIO_PA30       (1 << 30) // Pin Controlled by PA30\r
-#define AT91C_PA30_IRQ1     (AT91C_PIO_PA30) //  External Interrupt 1\r
-#define AT91C_PA30_NPCS2    (AT91C_PIO_PA30) //  SPI Peripheral Chip Select 2\r
-#define AT91C_PIO_PA31       (1 << 31) // Pin Controlled by PA31\r
-#define AT91C_PA31_NPCS1    (AT91C_PIO_PA31) //  SPI Peripheral Chip Select 1\r
-#define AT91C_PA31_PCK2     (AT91C_PIO_PA31) //  PMC Programmable Clock Output 2\r
-\r
-// *****************************************************************************\r
-//               PERIPHERAL ID DEFINITIONS FOR AT91SAM7S512\r
-// *****************************************************************************\r
-#define AT91C_ID_FIQ    ( 0) // Advanced Interrupt Controller (FIQ)\r
-#define AT91C_ID_SYS    ( 1) // System Peripheral\r
-#define AT91C_ID_PIOA   ( 2) // Parallel IO Controller\r
-#define AT91C_ID_3_Reserved ( 3) // Reserved\r
-#define AT91C_ID_ADC    ( 4) // Analog-to-Digital Converter\r
-#define AT91C_ID_SPI    ( 5) // Serial Peripheral Interface\r
-#define AT91C_ID_US0    ( 6) // USART 0\r
-#define AT91C_ID_US1    ( 7) // USART 1\r
-#define AT91C_ID_SSC    ( 8) // Serial Synchronous Controller\r
-#define AT91C_ID_TWI    ( 9) // Two-Wire Interface\r
-#define AT91C_ID_PWMC   (10) // PWM Controller\r
-#define AT91C_ID_UDP    (11) // USB Device Port\r
-#define AT91C_ID_TC0    (12) // Timer Counter 0\r
-#define AT91C_ID_TC1    (13) // Timer Counter 1\r
-#define AT91C_ID_TC2    (14) // Timer Counter 2\r
-#define AT91C_ID_15_Reserved (15) // Reserved\r
-#define AT91C_ID_16_Reserved (16) // Reserved\r
-#define AT91C_ID_17_Reserved (17) // Reserved\r
-#define AT91C_ID_18_Reserved (18) // Reserved\r
-#define AT91C_ID_19_Reserved (19) // Reserved\r
-#define AT91C_ID_20_Reserved (20) // Reserved\r
-#define AT91C_ID_21_Reserved (21) // Reserved\r
-#define AT91C_ID_22_Reserved (22) // Reserved\r
-#define AT91C_ID_23_Reserved (23) // Reserved\r
-#define AT91C_ID_24_Reserved (24) // Reserved\r
-#define AT91C_ID_25_Reserved (25) // Reserved\r
-#define AT91C_ID_26_Reserved (26) // Reserved\r
-#define AT91C_ID_27_Reserved (27) // Reserved\r
-#define AT91C_ID_28_Reserved (28) // Reserved\r
-#define AT91C_ID_29_Reserved (29) // Reserved\r
-#define AT91C_ID_IRQ0   (30) // Advanced Interrupt Controller (IRQ0)\r
-#define AT91C_ID_IRQ1   (31) // Advanced Interrupt Controller (IRQ1)\r
-#define AT91C_ALL_INT   (0xC0007FF7) // ALL VALID INTERRUPTS\r
-\r
-// *****************************************************************************\r
-//               BASE ADDRESS DEFINITIONS FOR AT91SAM7S512\r
-// *****************************************************************************\r
-#define AT91C_BASE_SYS       (AT91_CAST(AT91PS_SYS)    0xFFFFF000) // (SYS) Base Address\r
-#define AT91C_BASE_AIC       (AT91_CAST(AT91PS_AIC)    0xFFFFF000) // (AIC) Base Address\r
-#define AT91C_BASE_PDC_DBGU  (AT91_CAST(AT91PS_PDC)    0xFFFFF300) // (PDC_DBGU) Base Address\r
-#define AT91C_BASE_DBGU      (AT91_CAST(AT91PS_DBGU)   0xFFFFF200) // (DBGU) Base Address\r
-#define AT91C_BASE_PIOA      (AT91_CAST(AT91PS_PIO)    0xFFFFF400) // (PIOA) Base Address\r
-#define AT91C_BASE_CKGR      (AT91_CAST(AT91PS_CKGR)   0xFFFFFC20) // (CKGR) Base Address\r
-#define AT91C_BASE_PMC       (AT91_CAST(AT91PS_PMC)    0xFFFFFC00) // (PMC) Base Address\r
-#define AT91C_BASE_RSTC      (AT91_CAST(AT91PS_RSTC)   0xFFFFFD00) // (RSTC) Base Address\r
-#define AT91C_BASE_RTTC      (AT91_CAST(AT91PS_RTTC)   0xFFFFFD20) // (RTTC) Base Address\r
-#define AT91C_BASE_PITC      (AT91_CAST(AT91PS_PITC)   0xFFFFFD30) // (PITC) Base Address\r
-#define AT91C_BASE_WDTC      (AT91_CAST(AT91PS_WDTC)   0xFFFFFD40) // (WDTC) Base Address\r
-#define AT91C_BASE_VREG      (AT91_CAST(AT91PS_VREG)   0xFFFFFD60) // (VREG) Base Address\r
-#define AT91C_BASE_EFC0      (AT91_CAST(AT91PS_EFC)    0xFFFFFF60) // (EFC0) Base Address\r
-#define AT91C_BASE_EFC1      (AT91_CAST(AT91PS_EFC)    0xFFFFFF70) // (EFC1) Base Address\r
-#define AT91C_BASE_MC        (AT91_CAST(AT91PS_MC)             0xFFFFFF00) // (MC) Base Address\r
-#define AT91C_BASE_PDC_SPI   (AT91_CAST(AT91PS_PDC)    0xFFFE0100) // (PDC_SPI) Base Address\r
-#define AT91C_BASE_SPI       (AT91_CAST(AT91PS_SPI)    0xFFFE0000) // (SPI) Base Address\r
-#define AT91C_BASE_PDC_ADC   (AT91_CAST(AT91PS_PDC)    0xFFFD8100) // (PDC_ADC) Base Address\r
-#define AT91C_BASE_ADC       (AT91_CAST(AT91PS_ADC)    0xFFFD8000) // (ADC) Base Address\r
-#define AT91C_BASE_PDC_SSC   (AT91_CAST(AT91PS_PDC)    0xFFFD4100) // (PDC_SSC) Base Address\r
-#define AT91C_BASE_SSC       (AT91_CAST(AT91PS_SSC)    0xFFFD4000) // (SSC) Base Address\r
-#define AT91C_BASE_PDC_US1   (AT91_CAST(AT91PS_PDC)    0xFFFC4100) // (PDC_US1) Base Address\r
-#define AT91C_BASE_US1       (AT91_CAST(AT91PS_USART)  0xFFFC4000) // (US1) Base Address\r
-#define AT91C_BASE_PDC_US0   (AT91_CAST(AT91PS_PDC)    0xFFFC0100) // (PDC_US0) Base Address\r
-#define AT91C_BASE_US0       (AT91_CAST(AT91PS_USART)  0xFFFC0000) // (US0) Base Address\r
-#define AT91C_BASE_TWI       (AT91_CAST(AT91PS_TWI)    0xFFFB8000) // (TWI) Base Address\r
-#define AT91C_BASE_TC0       (AT91_CAST(AT91PS_TC)             0xFFFA0000) // (TC0) Base Address\r
-#define AT91C_BASE_TC1       (AT91_CAST(AT91PS_TC)             0xFFFA0040) // (TC1) Base Address\r
-#define AT91C_BASE_TC2       (AT91_CAST(AT91PS_TC)             0xFFFA0080) // (TC2) Base Address\r
-#define AT91C_BASE_TCB       (AT91_CAST(AT91PS_TCB)    0xFFFA0000) // (TCB) Base Address\r
-#define AT91C_BASE_PWMC_CH3  (AT91_CAST(AT91PS_PWMC_CH) 0xFFFCC260) // (PWMC_CH3) Base Address\r
-#define AT91C_BASE_PWMC_CH2  (AT91_CAST(AT91PS_PWMC_CH) 0xFFFCC240) // (PWMC_CH2) Base Address\r
-#define AT91C_BASE_PWMC_CH1  (AT91_CAST(AT91PS_PWMC_CH) 0xFFFCC220) // (PWMC_CH1) Base Address\r
-#define AT91C_BASE_PWMC_CH0  (AT91_CAST(AT91PS_PWMC_CH) 0xFFFCC200) // (PWMC_CH0) Base Address\r
-#define AT91C_BASE_PWMC      (AT91_CAST(AT91PS_PWMC)   0xFFFCC000) // (PWMC) Base Address\r
-#define AT91C_BASE_UDP       (AT91_CAST(AT91PS_UDP)    0xFFFB0000) // (UDP) Base Address\r
-\r
-// *****************************************************************************\r
-//               MEMORY MAPPING DEFINITIONS FOR AT91SAM7S512\r
-// *****************************************************************************\r
-// ISRAM\r
-#define AT91C_ISRAM     (0x00200000) // Internal SRAM base address\r
-#define AT91C_ISRAM_SIZE        (0x00010000) // Internal SRAM size in byte (64 Kbytes)\r
-// IFLASH\r
-#define AT91C_IFLASH    (0x00100000) // Internal FLASH base address\r
-#define AT91C_IFLASH_SIZE       (0x00080000) // Internal FLASH size in byte (512 Kbytes)\r
-#define AT91C_IFLASH_PAGE_SIZE  (256) // Internal FLASH Page Size: 256 bytes\r
-#define AT91C_IFLASH_LOCK_REGION_SIZE   (16384) // Internal FLASH Lock Region Size: 16 Kbytes\r
-#define AT91C_IFLASH_NB_OF_PAGES        (2048) // Internal FLASH Number of Pages: 2048 bytes\r
-#define AT91C_IFLASH_NB_OF_LOCK_BITS    (32) // Internal FLASH Number of Lock Bits: 32 bytes\r
-\r
-#endif\r
diff --git a/include/at91sam7s512.h b/include/at91sam7s512.h
new file mode 100644 (file)
index 0000000..6049eb2
--- /dev/null
@@ -0,0 +1,2296 @@
+//  ----------------------------------------------------------------------------\r
+//          ATMEL Microcontroller Software Support  -  ROUSSET  -\r
+//  ----------------------------------------------------------------------------\r
+//  Copyright (c) 2006, Atmel Corporation\r
+//\r
+//  All rights reserved.\r
+//\r
+//  Redistribution and use in source and binary forms, with or without\r
+//  modification, are permitted provided that the following conditions are met:\r
+//\r
+//  - Redistributions of source code must retain the above copyright notice,\r
+//  this list of conditions and the disclaimer below.\r
+//\r
+//  Atmel's name may not be used to endorse or promote products derived from\r
+//  this software without specific prior written permission.\r
+//\r
+//  DISCLAIMER:  THIS SOFTWARE IS PROVIDED BY ATMEL "AS IS" AND ANY EXPRESS OR\r
+//  IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES OF\r
+//  MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT ARE\r
+//  DISCLAIMED. IN NO EVENT SHALL ATMEL BE LIABLE FOR ANY DIRECT, INDIRECT,\r
+//  INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT\r
+//  LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA,\r
+//  OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF\r
+//  LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING\r
+//  NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE,\r
+//  EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.\r
+//  ----------------------------------------------------------------------------\r
+// File Name           : AT91SAM7S512.h\r
+// Object              : AT91SAM7S512 definitions\r
+// Generated           : AT91 SW Application Group  07/07/2008 (16:13:20)\r
+//\r
+// CVS Reference       : /AT91SAM7S512.pl/1.6/Wed Aug 30 14:08:44 2006//\r
+// CVS Reference       : /SYS_SAM7S.pl/1.2/Thu Feb  3 10:47:39 2005//\r
+// CVS Reference       : /MC_SAM7SE.pl/1.10/Thu Feb 16 16:35:28 2006//\r
+// CVS Reference       : /PMC_SAM7S_USB.pl/1.4/Tue Feb  8 14:00:19 2005//\r
+// CVS Reference       : /RSTC_SAM7S.pl/1.2/Wed Jul 13 15:25:17 2005//\r
+// CVS Reference       : /UDP_4ept.pl/1.1/Thu Aug  3 12:26:00 2006//\r
+// CVS Reference       : /PWM_SAM7S.pl/1.1/Tue May 10 12:38:54 2005//\r
+// CVS Reference       : /AIC_6075B.pl/1.3/Fri May 20 14:21:42 2005//\r
+// CVS Reference       : /PIO_6057A.pl/1.2/Thu Feb  3 10:29:42 2005//\r
+// CVS Reference       : /RTTC_6081A.pl/1.2/Thu Nov  4 13:57:22 2004//\r
+// CVS Reference       : /PITC_6079A.pl/1.2/Thu Nov  4 13:56:22 2004//\r
+// CVS Reference       : /WDTC_6080A.pl/1.3/Thu Nov  4 13:58:52 2004//\r
+// CVS Reference       : /VREG_6085B.pl/1.1/Tue Feb  1 16:40:38 2005//\r
+// CVS Reference       : /PDC_6074C.pl/1.2/Thu Feb  3 09:02:11 2005//\r
+// CVS Reference       : /DBGU_6059D.pl/1.1/Mon Jan 31 13:54:41 2005//\r
+// CVS Reference       : /SPI_6088D.pl/1.3/Fri May 20 14:23:02 2005//\r
+// CVS Reference       : /US_6089C.pl/1.1/Mon Jan 31 13:56:02 2005//\r
+// CVS Reference       : /SSC_6078A.pl/1.1/Tue Jul 13 07:10:41 2004//\r
+// CVS Reference       : /TWI_6061A.pl/1.2/Fri Oct 27 11:40:48 2006//\r
+// CVS Reference       : /TC_6082A.pl/1.7/Wed Mar  9 16:31:51 2005//\r
+// CVS Reference       : /ADC_6051C.pl/1.1/Mon Jan 31 13:12:40 2005//\r
+// CVS Reference       : /EBI_SAM7SE512.pl/1.22/Fri Nov 18 17:47:47 2005//\r
+// CVS Reference       : /SMC_1783A.pl/1.4/Thu Feb  3 10:30:06 2005//\r
+// CVS Reference       : /SDRC_SAM7SE512.pl/1.7/Fri Jul  8 07:50:18 2005//\r
+// CVS Reference       : /HECC_SAM7SE512.pl/1.8/Tue Jul 12 06:31:42 2005//\r
+//  ----------------------------------------------------------------------------\r
+\r
+#ifndef AT91SAM7S512_H\r
+#define AT91SAM7S512_H\r
+\r
+#ifndef __ASSEMBLY__\r
+typedef volatile unsigned int AT91_REG;// Hardware register definition\r
+#define AT91_CAST(a) (a)\r
+#else\r
+#define AT91_CAST(a)\r
+#endif\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR System Peripherals\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_SYS {\r
+       AT91_REG         AIC_SMR[32];   // Source Mode Register\r
+       AT91_REG         AIC_SVR[32];   // Source Vector Register\r
+       AT91_REG         AIC_IVR;       // IRQ Vector Register\r
+       AT91_REG         AIC_FVR;       // FIQ Vector Register\r
+       AT91_REG         AIC_ISR;       // Interrupt Status Register\r
+       AT91_REG         AIC_IPR;       // Interrupt Pending Register\r
+       AT91_REG         AIC_IMR;       // Interrupt Mask Register\r
+       AT91_REG         AIC_CISR;      // Core Interrupt Status Register\r
+       AT91_REG         Reserved0[2];  //\r
+       AT91_REG         AIC_IECR;      // Interrupt Enable Command Register\r
+       AT91_REG         AIC_IDCR;      // Interrupt Disable Command Register\r
+       AT91_REG         AIC_ICCR;      // Interrupt Clear Command Register\r
+       AT91_REG         AIC_ISCR;      // Interrupt Set Command Register\r
+       AT91_REG         AIC_EOICR;     // End of Interrupt Command Register\r
+       AT91_REG         AIC_SPU;       // Spurious Vector Register\r
+       AT91_REG         AIC_DCR;       // Debug Control Register (Protect)\r
+       AT91_REG         Reserved1[1];  //\r
+       AT91_REG         AIC_FFER;      // Fast Forcing Enable Register\r
+       AT91_REG         AIC_FFDR;      // Fast Forcing Disable Register\r
+       AT91_REG         AIC_FFSR;      // Fast Forcing Status Register\r
+       AT91_REG         Reserved2[45];         //\r
+       AT91_REG         DBGU_CR;       // Control Register\r
+       AT91_REG         DBGU_MR;       // Mode Register\r
+       AT91_REG         DBGU_IER;      // Interrupt Enable Register\r
+       AT91_REG         DBGU_IDR;      // Interrupt Disable Register\r
+       AT91_REG         DBGU_IMR;      // Interrupt Mask Register\r
+       AT91_REG         DBGU_CSR;      // Channel Status Register\r
+       AT91_REG         DBGU_RHR;      // Receiver Holding Register\r
+       AT91_REG         DBGU_THR;      // Transmitter Holding Register\r
+       AT91_REG         DBGU_BRGR;     // Baud Rate Generator Register\r
+       AT91_REG         Reserved3[7];  //\r
+       AT91_REG         DBGU_CIDR;     // Chip ID Register\r
+       AT91_REG         DBGU_EXID;     // Chip ID Extension Register\r
+       AT91_REG         DBGU_FNTR;     // Force NTRST Register\r
+       AT91_REG         Reserved4[45];         //\r
+       AT91_REG         DBGU_RPR;      // Receive Pointer Register\r
+       AT91_REG         DBGU_RCR;      // Receive Counter Register\r
+       AT91_REG         DBGU_TPR;      // Transmit Pointer Register\r
+       AT91_REG         DBGU_TCR;      // Transmit Counter Register\r
+       AT91_REG         DBGU_RNPR;     // Receive Next Pointer Register\r
+       AT91_REG         DBGU_RNCR;     // Receive Next Counter Register\r
+       AT91_REG         DBGU_TNPR;     // Transmit Next Pointer Register\r
+       AT91_REG         DBGU_TNCR;     // Transmit Next Counter Register\r
+       AT91_REG         DBGU_PTCR;     // PDC Transfer Control Register\r
+       AT91_REG         DBGU_PTSR;     // PDC Transfer Status Register\r
+       AT91_REG         Reserved5[54];         //\r
+       AT91_REG         PIOA_PER;      // PIO Enable Register\r
+       AT91_REG         PIOA_PDR;      // PIO Disable Register\r
+       AT91_REG         PIOA_PSR;      // PIO Status Register\r
+       AT91_REG         Reserved6[1];  //\r
+       AT91_REG         PIOA_OER;      // Output Enable Register\r
+       AT91_REG         PIOA_ODR;      // Output Disable Registerr\r
+       AT91_REG         PIOA_OSR;      // Output Status Register\r
+       AT91_REG         Reserved7[1];  //\r
+       AT91_REG         PIOA_IFER;     // Input Filter Enable Register\r
+       AT91_REG         PIOA_IFDR;     // Input Filter Disable Register\r
+       AT91_REG         PIOA_IFSR;     // Input Filter Status Register\r
+       AT91_REG         Reserved8[1];  //\r
+       AT91_REG         PIOA_SODR;     // Set Output Data Register\r
+       AT91_REG         PIOA_CODR;     // Clear Output Data Register\r
+       AT91_REG         PIOA_ODSR;     // Output Data Status Register\r
+       AT91_REG         PIOA_PDSR;     // Pin Data Status Register\r
+       AT91_REG         PIOA_IER;      // Interrupt Enable Register\r
+       AT91_REG         PIOA_IDR;      // Interrupt Disable Register\r
+       AT91_REG         PIOA_IMR;      // Interrupt Mask Register\r
+       AT91_REG         PIOA_ISR;      // Interrupt Status Register\r
+       AT91_REG         PIOA_MDER;     // Multi-driver Enable Register\r
+       AT91_REG         PIOA_MDDR;     // Multi-driver Disable Register\r
+       AT91_REG         PIOA_MDSR;     // Multi-driver Status Register\r
+       AT91_REG         Reserved9[1];  //\r
+       AT91_REG         PIOA_PPUDR;    // Pull-up Disable Register\r
+       AT91_REG         PIOA_PPUER;    // Pull-up Enable Register\r
+       AT91_REG         PIOA_PPUSR;    // Pull-up Status Register\r
+       AT91_REG         Reserved10[1];         //\r
+       AT91_REG         PIOA_ASR;      // Select A Register\r
+       AT91_REG         PIOA_BSR;      // Select B Register\r
+       AT91_REG         PIOA_ABSR;     // AB Select Status Register\r
+       AT91_REG         Reserved11[9];         //\r
+       AT91_REG         PIOA_OWER;     // Output Write Enable Register\r
+       AT91_REG         PIOA_OWDR;     // Output Write Disable Register\r
+       AT91_REG         PIOA_OWSR;     // Output Write Status Register\r
+       AT91_REG         Reserved12[469];       //\r
+       AT91_REG         PMC_SCER;      // System Clock Enable Register\r
+       AT91_REG         PMC_SCDR;      // System Clock Disable Register\r
+       AT91_REG         PMC_SCSR;      // System Clock Status Register\r
+       AT91_REG         Reserved13[1];         //\r
+       AT91_REG         PMC_PCER;      // Peripheral Clock Enable Register\r
+       AT91_REG         PMC_PCDR;      // Peripheral Clock Disable Register\r
+       AT91_REG         PMC_PCSR;      // Peripheral Clock Status Register\r
+       AT91_REG         Reserved14[1];         //\r
+       AT91_REG         PMC_MOR;       // Main Oscillator Register\r
+       AT91_REG         PMC_MCFR;      // Main Clock  Frequency Register\r
+       AT91_REG         Reserved15[1];         //\r
+       AT91_REG         PMC_PLLR;      // PLL Register\r
+       AT91_REG         PMC_MCKR;      // Master Clock Register\r
+       AT91_REG         Reserved16[3];         //\r
+       AT91_REG         PMC_PCKR[3];   // Programmable Clock Register\r
+       AT91_REG         Reserved17[5];         //\r
+       AT91_REG         PMC_IER;       // Interrupt Enable Register\r
+       AT91_REG         PMC_IDR;       // Interrupt Disable Register\r
+       AT91_REG         PMC_SR;        // Status Register\r
+       AT91_REG         PMC_IMR;       // Interrupt Mask Register\r
+       AT91_REG         Reserved18[36];        //\r
+       AT91_REG         RSTC_RCR;      // Reset Control Register\r
+       AT91_REG         RSTC_RSR;      // Reset Status Register\r
+       AT91_REG         RSTC_RMR;      // Reset Mode Register\r
+       AT91_REG         Reserved19[5];         //\r
+       AT91_REG         RTTC_RTMR;     // Real-time Mode Register\r
+       AT91_REG         RTTC_RTAR;     // Real-time Alarm Register\r
+       AT91_REG         RTTC_RTVR;     // Real-time Value Register\r
+       AT91_REG         RTTC_RTSR;     // Real-time Status Register\r
+       AT91_REG         PITC_PIMR;     // Period Interval Mode Register\r
+       AT91_REG         PITC_PISR;     // Period Interval Status Register\r
+       AT91_REG         PITC_PIVR;     // Period Interval Value Register\r
+       AT91_REG         PITC_PIIR;     // Period Interval Image Register\r
+       AT91_REG         WDTC_WDCR;     // Watchdog Control Register\r
+       AT91_REG         WDTC_WDMR;     // Watchdog Mode Register\r
+       AT91_REG         WDTC_WDSR;     // Watchdog Status Register\r
+       AT91_REG         Reserved20[5];         //\r
+       AT91_REG         VREG_MR;       // Voltage Regulator Mode Register\r
+} AT91S_SYS, *AT91PS_SYS;\r
+#else\r
+\r
+#endif\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Advanced Interrupt Controller\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_AIC {\r
+       AT91_REG         AIC_SMR[32];   // Source Mode Register\r
+       AT91_REG         AIC_SVR[32];   // Source Vector Register\r
+       AT91_REG         AIC_IVR;       // IRQ Vector Register\r
+       AT91_REG         AIC_FVR;       // FIQ Vector Register\r
+       AT91_REG         AIC_ISR;       // Interrupt Status Register\r
+       AT91_REG         AIC_IPR;       // Interrupt Pending Register\r
+       AT91_REG         AIC_IMR;       // Interrupt Mask Register\r
+       AT91_REG         AIC_CISR;      // Core Interrupt Status Register\r
+       AT91_REG         Reserved0[2];  //\r
+       AT91_REG         AIC_IECR;      // Interrupt Enable Command Register\r
+       AT91_REG         AIC_IDCR;      // Interrupt Disable Command Register\r
+       AT91_REG         AIC_ICCR;      // Interrupt Clear Command Register\r
+       AT91_REG         AIC_ISCR;      // Interrupt Set Command Register\r
+       AT91_REG         AIC_EOICR;     // End of Interrupt Command Register\r
+       AT91_REG         AIC_SPU;       // Spurious Vector Register\r
+       AT91_REG         AIC_DCR;       // Debug Control Register (Protect)\r
+       AT91_REG         Reserved1[1];  //\r
+       AT91_REG         AIC_FFER;      // Fast Forcing Enable Register\r
+       AT91_REG         AIC_FFDR;      // Fast Forcing Disable Register\r
+       AT91_REG         AIC_FFSR;      // Fast Forcing Status Register\r
+} AT91S_AIC, *AT91PS_AIC;\r
+#else\r
+#define AIC_SMR         (AT91_CAST(AT91_REG *)         0x00000000) // (AIC_SMR) Source Mode Register\r
+#define AIC_SVR         (AT91_CAST(AT91_REG *)         0x00000080) // (AIC_SVR) Source Vector Register\r
+#define AIC_IVR         (AT91_CAST(AT91_REG *)         0x00000100) // (AIC_IVR) IRQ Vector Register\r
+#define AIC_FVR         (AT91_CAST(AT91_REG *)         0x00000104) // (AIC_FVR) FIQ Vector Register\r
+#define AIC_ISR         (AT91_CAST(AT91_REG *)         0x00000108) // (AIC_ISR) Interrupt Status Register\r
+#define AIC_IPR         (AT91_CAST(AT91_REG *)         0x0000010C) // (AIC_IPR) Interrupt Pending Register\r
+#define AIC_IMR         (AT91_CAST(AT91_REG *)         0x00000110) // (AIC_IMR) Interrupt Mask Register\r
+#define AIC_CISR        (AT91_CAST(AT91_REG *)         0x00000114) // (AIC_CISR) Core Interrupt Status Register\r
+#define AIC_IECR        (AT91_CAST(AT91_REG *)         0x00000120) // (AIC_IECR) Interrupt Enable Command Register\r
+#define AIC_IDCR        (AT91_CAST(AT91_REG *)         0x00000124) // (AIC_IDCR) Interrupt Disable Command Register\r
+#define AIC_ICCR        (AT91_CAST(AT91_REG *)         0x00000128) // (AIC_ICCR) Interrupt Clear Command Register\r
+#define AIC_ISCR        (AT91_CAST(AT91_REG *)         0x0000012C) // (AIC_ISCR) Interrupt Set Command Register\r
+#define AIC_EOICR       (AT91_CAST(AT91_REG *)         0x00000130) // (AIC_EOICR) End of Interrupt Command Register\r
+#define AIC_SPU         (AT91_CAST(AT91_REG *)         0x00000134) // (AIC_SPU) Spurious Vector Register\r
+#define AIC_DCR         (AT91_CAST(AT91_REG *)         0x00000138) // (AIC_DCR) Debug Control Register (Protect)\r
+#define AIC_FFER        (AT91_CAST(AT91_REG *)         0x00000140) // (AIC_FFER) Fast Forcing Enable Register\r
+#define AIC_FFDR        (AT91_CAST(AT91_REG *)         0x00000144) // (AIC_FFDR) Fast Forcing Disable Register\r
+#define AIC_FFSR        (AT91_CAST(AT91_REG *)         0x00000148) // (AIC_FFSR) Fast Forcing Status Register\r
+\r
+#endif\r
+// -------- AIC_SMR : (AIC Offset: 0x0) Control Register --------\r
+#define AT91C_AIC_PRIOR       (0x7 <<  0) // (AIC) Priority Level\r
+#define        AT91C_AIC_PRIOR_LOWEST               (0x0) // (AIC) Lowest priority level\r
+#define        AT91C_AIC_PRIOR_HIGHEST              (0x7) // (AIC) Highest priority level\r
+#define AT91C_AIC_SRCTYPE     (0x3 <<  5) // (AIC) Interrupt Source Type\r
+#define        AT91C_AIC_SRCTYPE_INT_HIGH_LEVEL       (0x0 <<  5) // (AIC) Internal Sources Code Label High-level Sensitive\r
+#define        AT91C_AIC_SRCTYPE_EXT_LOW_LEVEL        (0x0 <<  5) // (AIC) External Sources Code Label Low-level Sensitive\r
+#define        AT91C_AIC_SRCTYPE_INT_POSITIVE_EDGE    (0x1 <<  5) // (AIC) Internal Sources Code Label Positive Edge triggered\r
+#define        AT91C_AIC_SRCTYPE_EXT_NEGATIVE_EDGE    (0x1 <<  5) // (AIC) External Sources Code Label Negative Edge triggered\r
+#define        AT91C_AIC_SRCTYPE_HIGH_LEVEL           (0x2 <<  5) // (AIC) Internal Or External Sources Code Label High-level Sensitive\r
+#define        AT91C_AIC_SRCTYPE_POSITIVE_EDGE        (0x3 <<  5) // (AIC) Internal Or External Sources Code Label Positive Edge triggered\r
+// -------- AIC_CISR : (AIC Offset: 0x114) AIC Core Interrupt Status Register --------\r
+#define AT91C_AIC_NFIQ        (0x1 <<  0) // (AIC) NFIQ Status\r
+#define AT91C_AIC_NIRQ        (0x1 <<  1) // (AIC) NIRQ Status\r
+// -------- AIC_DCR : (AIC Offset: 0x138) AIC Debug Control Register (Protect) --------\r
+#define AT91C_AIC_DCR_PROT    (0x1 <<  0) // (AIC) Protection Mode\r
+#define AT91C_AIC_DCR_GMSK    (0x1 <<  1) // (AIC) General Mask\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Peripheral DMA Controller\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_PDC {\r
+       AT91_REG         PDC_RPR;       // Receive Pointer Register\r
+       AT91_REG         PDC_RCR;       // Receive Counter Register\r
+       AT91_REG         PDC_TPR;       // Transmit Pointer Register\r
+       AT91_REG         PDC_TCR;       // Transmit Counter Register\r
+       AT91_REG         PDC_RNPR;      // Receive Next Pointer Register\r
+       AT91_REG         PDC_RNCR;      // Receive Next Counter Register\r
+       AT91_REG         PDC_TNPR;      // Transmit Next Pointer Register\r
+       AT91_REG         PDC_TNCR;      // Transmit Next Counter Register\r
+       AT91_REG         PDC_PTCR;      // PDC Transfer Control Register\r
+       AT91_REG         PDC_PTSR;      // PDC Transfer Status Register\r
+} AT91S_PDC, *AT91PS_PDC;\r
+#else\r
+#define PDC_RPR         (AT91_CAST(AT91_REG *)         0x00000000) // (PDC_RPR) Receive Pointer Register\r
+#define PDC_RCR         (AT91_CAST(AT91_REG *)         0x00000004) // (PDC_RCR) Receive Counter Register\r
+#define PDC_TPR         (AT91_CAST(AT91_REG *)         0x00000008) // (PDC_TPR) Transmit Pointer Register\r
+#define PDC_TCR         (AT91_CAST(AT91_REG *)         0x0000000C) // (PDC_TCR) Transmit Counter Register\r
+#define PDC_RNPR        (AT91_CAST(AT91_REG *)         0x00000010) // (PDC_RNPR) Receive Next Pointer Register\r
+#define PDC_RNCR        (AT91_CAST(AT91_REG *)         0x00000014) // (PDC_RNCR) Receive Next Counter Register\r
+#define PDC_TNPR        (AT91_CAST(AT91_REG *)         0x00000018) // (PDC_TNPR) Transmit Next Pointer Register\r
+#define PDC_TNCR        (AT91_CAST(AT91_REG *)         0x0000001C) // (PDC_TNCR) Transmit Next Counter Register\r
+#define PDC_PTCR        (AT91_CAST(AT91_REG *)         0x00000020) // (PDC_PTCR) PDC Transfer Control Register\r
+#define PDC_PTSR        (AT91_CAST(AT91_REG *)         0x00000024) // (PDC_PTSR) PDC Transfer Status Register\r
+\r
+#endif\r
+// -------- PDC_PTCR : (PDC Offset: 0x20) PDC Transfer Control Register --------\r
+#define AT91C_PDC_RXTEN       (0x1 <<  0) // (PDC) Receiver Transfer Enable\r
+#define AT91C_PDC_RXTDIS      (0x1 <<  1) // (PDC) Receiver Transfer Disable\r
+#define AT91C_PDC_TXTEN       (0x1 <<  8) // (PDC) Transmitter Transfer Enable\r
+#define AT91C_PDC_TXTDIS      (0x1 <<  9) // (PDC) Transmitter Transfer Disable\r
+// -------- PDC_PTSR : (PDC Offset: 0x24) PDC Transfer Status Register --------\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Debug Unit\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_DBGU {\r
+       AT91_REG         DBGU_CR;       // Control Register\r
+       AT91_REG         DBGU_MR;       // Mode Register\r
+       AT91_REG         DBGU_IER;      // Interrupt Enable Register\r
+       AT91_REG         DBGU_IDR;      // Interrupt Disable Register\r
+       AT91_REG         DBGU_IMR;      // Interrupt Mask Register\r
+       AT91_REG         DBGU_CSR;      // Channel Status Register\r
+       AT91_REG         DBGU_RHR;      // Receiver Holding Register\r
+       AT91_REG         DBGU_THR;      // Transmitter Holding Register\r
+       AT91_REG         DBGU_BRGR;     // Baud Rate Generator Register\r
+       AT91_REG         Reserved0[7];  //\r
+       AT91_REG         DBGU_CIDR;     // Chip ID Register\r
+       AT91_REG         DBGU_EXID;     // Chip ID Extension Register\r
+       AT91_REG         DBGU_FNTR;     // Force NTRST Register\r
+       AT91_REG         Reserved1[45];         //\r
+       AT91_REG         DBGU_RPR;      // Receive Pointer Register\r
+       AT91_REG         DBGU_RCR;      // Receive Counter Register\r
+       AT91_REG         DBGU_TPR;      // Transmit Pointer Register\r
+       AT91_REG         DBGU_TCR;      // Transmit Counter Register\r
+       AT91_REG         DBGU_RNPR;     // Receive Next Pointer Register\r
+       AT91_REG         DBGU_RNCR;     // Receive Next Counter Register\r
+       AT91_REG         DBGU_TNPR;     // Transmit Next Pointer Register\r
+       AT91_REG         DBGU_TNCR;     // Transmit Next Counter Register\r
+       AT91_REG         DBGU_PTCR;     // PDC Transfer Control Register\r
+       AT91_REG         DBGU_PTSR;     // PDC Transfer Status Register\r
+} AT91S_DBGU, *AT91PS_DBGU;\r
+#else\r
+#define DBGU_CR         (AT91_CAST(AT91_REG *)         0x00000000) // (DBGU_CR) Control Register\r
+#define DBGU_MR         (AT91_CAST(AT91_REG *)         0x00000004) // (DBGU_MR) Mode Register\r
+#define DBGU_IER        (AT91_CAST(AT91_REG *)         0x00000008) // (DBGU_IER) Interrupt Enable Register\r
+#define DBGU_IDR        (AT91_CAST(AT91_REG *)         0x0000000C) // (DBGU_IDR) Interrupt Disable Register\r
+#define DBGU_IMR        (AT91_CAST(AT91_REG *)         0x00000010) // (DBGU_IMR) Interrupt Mask Register\r
+#define DBGU_CSR        (AT91_CAST(AT91_REG *)         0x00000014) // (DBGU_CSR) Channel Status Register\r
+#define DBGU_RHR        (AT91_CAST(AT91_REG *)         0x00000018) // (DBGU_RHR) Receiver Holding Register\r
+#define DBGU_THR        (AT91_CAST(AT91_REG *)         0x0000001C) // (DBGU_THR) Transmitter Holding Register\r
+#define DBGU_BRGR       (AT91_CAST(AT91_REG *)         0x00000020) // (DBGU_BRGR) Baud Rate Generator Register\r
+//#define DBGU_CIDR       (AT91_CAST(AT91_REG *)       0x00000040) // (DBGU_CIDR) Chip ID Register\r
+#define DBGU_EXID       (AT91_CAST(AT91_REG *)         0x00000044) // (DBGU_EXID) Chip ID Extension Register\r
+#define DBGU_FNTR       (AT91_CAST(AT91_REG *)         0x00000048) // (DBGU_FNTR) Force NTRST Register\r
+\r
+#endif\r
+// -------- DBGU_CR : (DBGU Offset: 0x0) Debug Unit Control Register --------\r
+#define AT91C_US_RSTRX        (0x1 <<  2) // (DBGU) Reset Receiver\r
+#define AT91C_US_RSTTX        (0x1 <<  3) // (DBGU) Reset Transmitter\r
+#define AT91C_US_RXEN         (0x1 <<  4) // (DBGU) Receiver Enable\r
+#define AT91C_US_RXDIS        (0x1 <<  5) // (DBGU) Receiver Disable\r
+#define AT91C_US_TXEN         (0x1 <<  6) // (DBGU) Transmitter Enable\r
+#define AT91C_US_TXDIS        (0x1 <<  7) // (DBGU) Transmitter Disable\r
+#define AT91C_US_RSTSTA       (0x1 <<  8) // (DBGU) Reset Status Bits\r
+// -------- DBGU_MR : (DBGU Offset: 0x4) Debug Unit Mode Register --------\r
+#define AT91C_US_PAR          (0x7 <<  9) // (DBGU) Parity type\r
+#define        AT91C_US_PAR_EVEN                 (0x0 <<  9) // (DBGU) Even Parity\r
+#define        AT91C_US_PAR_ODD                  (0x1 <<  9) // (DBGU) Odd Parity\r
+#define        AT91C_US_PAR_SPACE                (0x2 <<  9) // (DBGU) Parity forced to 0 (Space)\r
+#define        AT91C_US_PAR_MARK                 (0x3 <<  9) // (DBGU) Parity forced to 1 (Mark)\r
+#define        AT91C_US_PAR_NONE                 (0x4 <<  9) // (DBGU) No Parity\r
+#define        AT91C_US_PAR_MULTI_DROP           (0x6 <<  9) // (DBGU) Multi-drop mode\r
+#define AT91C_US_CHMODE       (0x3 << 14) // (DBGU) Channel Mode\r
+#define        AT91C_US_CHMODE_NORMAL               (0x0 << 14) // (DBGU) Normal Mode: The USART channel operates as an RX/TX USART.\r
+#define        AT91C_US_CHMODE_AUTO                 (0x1 << 14) // (DBGU) Automatic Echo: Receiver Data Input is connected to the TXD pin.\r
+#define        AT91C_US_CHMODE_LOCAL                (0x2 << 14) // (DBGU) Local Loopback: Transmitter Output Signal is connected to Receiver Input Signal.\r
+#define        AT91C_US_CHMODE_REMOTE               (0x3 << 14) // (DBGU) Remote Loopback: RXD pin is internally connected to TXD pin.\r
+// -------- DBGU_IER : (DBGU Offset: 0x8) Debug Unit Interrupt Enable Register --------\r
+#define AT91C_US_RXRDY        (0x1 <<  0) // (DBGU) RXRDY Interrupt\r
+#define AT91C_US_TXRDY        (0x1 <<  1) // (DBGU) TXRDY Interrupt\r
+#define AT91C_US_ENDRX        (0x1 <<  3) // (DBGU) End of Receive Transfer Interrupt\r
+#define AT91C_US_ENDTX        (0x1 <<  4) // (DBGU) End of Transmit Interrupt\r
+#define AT91C_US_OVRE         (0x1 <<  5) // (DBGU) Overrun Interrupt\r
+#define AT91C_US_FRAME        (0x1 <<  6) // (DBGU) Framing Error Interrupt\r
+#define AT91C_US_PARE         (0x1 <<  7) // (DBGU) Parity Error Interrupt\r
+#define AT91C_US_TXEMPTY      (0x1 <<  9) // (DBGU) TXEMPTY Interrupt\r
+#define AT91C_US_TXBUFE       (0x1 << 11) // (DBGU) TXBUFE Interrupt\r
+#define AT91C_US_RXBUFF       (0x1 << 12) // (DBGU) RXBUFF Interrupt\r
+#define AT91C_US_COMM_TX      (0x1 << 30) // (DBGU) COMM_TX Interrupt\r
+#define AT91C_US_COMM_RX      (0x1 << 31) // (DBGU) COMM_RX Interrupt\r
+// -------- DBGU_IDR : (DBGU Offset: 0xc) Debug Unit Interrupt Disable Register --------\r
+// -------- DBGU_IMR : (DBGU Offset: 0x10) Debug Unit Interrupt Mask Register --------\r
+// -------- DBGU_CSR : (DBGU Offset: 0x14) Debug Unit Channel Status Register --------\r
+// -------- DBGU_FNTR : (DBGU Offset: 0x48) Debug Unit FORCE_NTRST Register --------\r
+#define AT91C_US_FORCE_NTRST  (0x1 <<  0) // (DBGU) Force NTRST in JTAG\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Parallel Input Output Controler\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_PIO {\r
+       AT91_REG         PIO_PER;       // PIO Enable Register\r
+       AT91_REG         PIO_PDR;       // PIO Disable Register\r
+       AT91_REG         PIO_PSR;       // PIO Status Register\r
+       AT91_REG         Reserved0[1];  //\r
+       AT91_REG         PIO_OER;       // Output Enable Register\r
+       AT91_REG         PIO_ODR;       // Output Disable Registerr\r
+       AT91_REG         PIO_OSR;       // Output Status Register\r
+       AT91_REG         Reserved1[1];  //\r
+       AT91_REG         PIO_IFER;      // Input Filter Enable Register\r
+       AT91_REG         PIO_IFDR;      // Input Filter Disable Register\r
+       AT91_REG         PIO_IFSR;      // Input Filter Status Register\r
+       AT91_REG         Reserved2[1];  //\r
+       AT91_REG         PIO_SODR;      // Set Output Data Register\r
+       AT91_REG         PIO_CODR;      // Clear Output Data Register\r
+       AT91_REG         PIO_ODSR;      // Output Data Status Register\r
+       AT91_REG         PIO_PDSR;      // Pin Data Status Register\r
+       AT91_REG         PIO_IER;       // Interrupt Enable Register\r
+       AT91_REG         PIO_IDR;       // Interrupt Disable Register\r
+       AT91_REG         PIO_IMR;       // Interrupt Mask Register\r
+       AT91_REG         PIO_ISR;       // Interrupt Status Register\r
+       AT91_REG         PIO_MDER;      // Multi-driver Enable Register\r
+       AT91_REG         PIO_MDDR;      // Multi-driver Disable Register\r
+       AT91_REG         PIO_MDSR;      // Multi-driver Status Register\r
+       AT91_REG         Reserved3[1];  //\r
+       AT91_REG         PIO_PPUDR;     // Pull-up Disable Register\r
+       AT91_REG         PIO_PPUER;     // Pull-up Enable Register\r
+       AT91_REG         PIO_PPUSR;     // Pull-up Status Register\r
+       AT91_REG         Reserved4[1];  //\r
+       AT91_REG         PIO_ASR;       // Select A Register\r
+       AT91_REG         PIO_BSR;       // Select B Register\r
+       AT91_REG         PIO_ABSR;      // AB Select Status Register\r
+       AT91_REG         Reserved5[9];  //\r
+       AT91_REG         PIO_OWER;      // Output Write Enable Register\r
+       AT91_REG         PIO_OWDR;      // Output Write Disable Register\r
+       AT91_REG         PIO_OWSR;      // Output Write Status Register\r
+} AT91S_PIO, *AT91PS_PIO;\r
+#else\r
+#define PIO_PER         (AT91_CAST(AT91_REG *)         0x00000000) // (PIO_PER) PIO Enable Register\r
+#define PIO_PDR         (AT91_CAST(AT91_REG *)         0x00000004) // (PIO_PDR) PIO Disable Register\r
+#define PIO_PSR         (AT91_CAST(AT91_REG *)         0x00000008) // (PIO_PSR) PIO Status Register\r
+#define PIO_OER         (AT91_CAST(AT91_REG *)         0x00000010) // (PIO_OER) Output Enable Register\r
+#define PIO_ODR         (AT91_CAST(AT91_REG *)         0x00000014) // (PIO_ODR) Output Disable Registerr\r
+#define PIO_OSR         (AT91_CAST(AT91_REG *)         0x00000018) // (PIO_OSR) Output Status Register\r
+#define PIO_IFER        (AT91_CAST(AT91_REG *)         0x00000020) // (PIO_IFER) Input Filter Enable Register\r
+#define PIO_IFDR        (AT91_CAST(AT91_REG *)         0x00000024) // (PIO_IFDR) Input Filter Disable Register\r
+#define PIO_IFSR        (AT91_CAST(AT91_REG *)         0x00000028) // (PIO_IFSR) Input Filter Status Register\r
+#define PIO_SODR        (AT91_CAST(AT91_REG *)         0x00000030) // (PIO_SODR) Set Output Data Register\r
+#define PIO_CODR        (AT91_CAST(AT91_REG *)         0x00000034) // (PIO_CODR) Clear Output Data Register\r
+#define PIO_ODSR        (AT91_CAST(AT91_REG *)         0x00000038) // (PIO_ODSR) Output Data Status Register\r
+#define PIO_PDSR        (AT91_CAST(AT91_REG *)         0x0000003C) // (PIO_PDSR) Pin Data Status Register\r
+#define PIO_IER         (AT91_CAST(AT91_REG *)         0x00000040) // (PIO_IER) Interrupt Enable Register\r
+#define PIO_IDR         (AT91_CAST(AT91_REG *)         0x00000044) // (PIO_IDR) Interrupt Disable Register\r
+#define PIO_IMR         (AT91_CAST(AT91_REG *)         0x00000048) // (PIO_IMR) Interrupt Mask Register\r
+#define PIO_ISR         (AT91_CAST(AT91_REG *)         0x0000004C) // (PIO_ISR) Interrupt Status Register\r
+#define PIO_MDER        (AT91_CAST(AT91_REG *)         0x00000050) // (PIO_MDER) Multi-driver Enable Register\r
+#define PIO_MDDR        (AT91_CAST(AT91_REG *)         0x00000054) // (PIO_MDDR) Multi-driver Disable Register\r
+#define PIO_MDSR        (AT91_CAST(AT91_REG *)         0x00000058) // (PIO_MDSR) Multi-driver Status Register\r
+#define PIO_PPUDR       (AT91_CAST(AT91_REG *)         0x00000060) // (PIO_PPUDR) Pull-up Disable Register\r
+#define PIO_PPUER       (AT91_CAST(AT91_REG *)         0x00000064) // (PIO_PPUER) Pull-up Enable Register\r
+#define PIO_PPUSR       (AT91_CAST(AT91_REG *)         0x00000068) // (PIO_PPUSR) Pull-up Status Register\r
+#define PIO_ASR         (AT91_CAST(AT91_REG *)         0x00000070) // (PIO_ASR) Select A Register\r
+#define PIO_BSR         (AT91_CAST(AT91_REG *)         0x00000074) // (PIO_BSR) Select B Register\r
+#define PIO_ABSR        (AT91_CAST(AT91_REG *)         0x00000078) // (PIO_ABSR) AB Select Status Register\r
+#define PIO_OWER        (AT91_CAST(AT91_REG *)         0x000000A0) // (PIO_OWER) Output Write Enable Register\r
+#define PIO_OWDR        (AT91_CAST(AT91_REG *)         0x000000A4) // (PIO_OWDR) Output Write Disable Register\r
+#define PIO_OWSR        (AT91_CAST(AT91_REG *)         0x000000A8) // (PIO_OWSR) Output Write Status Register\r
+\r
+#endif\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Clock Generator Controler\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_CKGR {\r
+       AT91_REG         CKGR_MOR;      // Main Oscillator Register\r
+       AT91_REG         CKGR_MCFR;     // Main Clock  Frequency Register\r
+       AT91_REG         Reserved0[1];  //\r
+       AT91_REG         CKGR_PLLR;     // PLL Register\r
+} AT91S_CKGR, *AT91PS_CKGR;\r
+#else\r
+#define CKGR_MOR        (AT91_CAST(AT91_REG *)         0x00000000) // (CKGR_MOR) Main Oscillator Register\r
+#define CKGR_MCFR       (AT91_CAST(AT91_REG *)         0x00000004) // (CKGR_MCFR) Main Clock  Frequency Register\r
+#define CKGR_PLLR       (AT91_CAST(AT91_REG *)         0x0000000C) // (CKGR_PLLR) PLL Register\r
+\r
+#endif\r
+// -------- CKGR_MOR : (CKGR Offset: 0x0) Main Oscillator Register --------\r
+#define AT91C_CKGR_MOSCEN     (0x1 <<  0) // (CKGR) Main Oscillator Enable\r
+#define AT91C_CKGR_OSCBYPASS  (0x1 <<  1) // (CKGR) Main Oscillator Bypass\r
+#define AT91C_CKGR_OSCOUNT    (0xFF <<  8) // (CKGR) Main Oscillator Start-up Time\r
+// -------- CKGR_MCFR : (CKGR Offset: 0x4) Main Clock Frequency Register --------\r
+#define AT91C_CKGR_MAINF      (0xFFFF <<  0) // (CKGR) Main Clock Frequency\r
+#define AT91C_CKGR_MAINRDY    (0x1 << 16) // (CKGR) Main Clock Ready\r
+// -------- CKGR_PLLR : (CKGR Offset: 0xc) PLL B Register --------\r
+#define AT91C_CKGR_DIV        (0xFF <<  0) // (CKGR) Divider Selected\r
+#define        AT91C_CKGR_DIV_0                    (0x0) // (CKGR) Divider output is 0\r
+#define        AT91C_CKGR_DIV_BYPASS               (0x1) // (CKGR) Divider is bypassed\r
+#define AT91C_CKGR_PLLCOUNT   (0x3F <<  8) // (CKGR) PLL Counter\r
+#define AT91C_CKGR_OUT        (0x3 << 14) // (CKGR) PLL Output Frequency Range\r
+#define        AT91C_CKGR_OUT_0                    (0x0 << 14) // (CKGR) Please refer to the PLL datasheet\r
+#define        AT91C_CKGR_OUT_1                    (0x1 << 14) // (CKGR) Please refer to the PLL datasheet\r
+#define        AT91C_CKGR_OUT_2                    (0x2 << 14) // (CKGR) Please refer to the PLL datasheet\r
+#define        AT91C_CKGR_OUT_3                    (0x3 << 14) // (CKGR) Please refer to the PLL datasheet\r
+#define AT91C_CKGR_MUL        (0x7FF << 16) // (CKGR) PLL Multiplier\r
+#define AT91C_CKGR_USBDIV     (0x3 << 28) // (CKGR) Divider for USB Clocks\r
+#define        AT91C_CKGR_USBDIV_0                    (0x0 << 28) // (CKGR) Divider output is PLL clock output\r
+#define        AT91C_CKGR_USBDIV_1                    (0x1 << 28) // (CKGR) Divider output is PLL clock output divided by 2\r
+#define        AT91C_CKGR_USBDIV_2                    (0x2 << 28) // (CKGR) Divider output is PLL clock output divided by 4\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Power Management Controler\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_PMC {\r
+       AT91_REG         PMC_SCER;      // System Clock Enable Register\r
+       AT91_REG         PMC_SCDR;      // System Clock Disable Register\r
+       AT91_REG         PMC_SCSR;      // System Clock Status Register\r
+       AT91_REG         Reserved0[1];  //\r
+       AT91_REG         PMC_PCER;      // Peripheral Clock Enable Register\r
+       AT91_REG         PMC_PCDR;      // Peripheral Clock Disable Register\r
+       AT91_REG         PMC_PCSR;      // Peripheral Clock Status Register\r
+       AT91_REG         Reserved1[1];  //\r
+       AT91_REG         PMC_MOR;       // Main Oscillator Register\r
+       AT91_REG         PMC_MCFR;      // Main Clock  Frequency Register\r
+       AT91_REG         Reserved2[1];  //\r
+       AT91_REG         PMC_PLLR;      // PLL Register\r
+       AT91_REG         PMC_MCKR;      // Master Clock Register\r
+       AT91_REG         Reserved3[3];  //\r
+       AT91_REG         PMC_PCKR[3];   // Programmable Clock Register\r
+       AT91_REG         Reserved4[5];  //\r
+       AT91_REG         PMC_IER;       // Interrupt Enable Register\r
+       AT91_REG         PMC_IDR;       // Interrupt Disable Register\r
+       AT91_REG         PMC_SR;        // Status Register\r
+       AT91_REG         PMC_IMR;       // Interrupt Mask Register\r
+} AT91S_PMC, *AT91PS_PMC;\r
+#else\r
+#define PMC_SCER        (AT91_CAST(AT91_REG *)         0x00000000) // (PMC_SCER) System Clock Enable Register\r
+#define PMC_SCDR        (AT91_CAST(AT91_REG *)         0x00000004) // (PMC_SCDR) System Clock Disable Register\r
+#define PMC_SCSR        (AT91_CAST(AT91_REG *)         0x00000008) // (PMC_SCSR) System Clock Status Register\r
+#define PMC_PCER        (AT91_CAST(AT91_REG *)         0x00000010) // (PMC_PCER) Peripheral Clock Enable Register\r
+#define PMC_PCDR        (AT91_CAST(AT91_REG *)         0x00000014) // (PMC_PCDR) Peripheral Clock Disable Register\r
+#define PMC_PCSR        (AT91_CAST(AT91_REG *)         0x00000018) // (PMC_PCSR) Peripheral Clock Status Register\r
+#define PMC_MCKR        (AT91_CAST(AT91_REG *)         0x00000030) // (PMC_MCKR) Master Clock Register\r
+#define PMC_PCKR        (AT91_CAST(AT91_REG *)         0x00000040) // (PMC_PCKR) Programmable Clock Register\r
+#define PMC_IER         (AT91_CAST(AT91_REG *)         0x00000060) // (PMC_IER) Interrupt Enable Register\r
+#define PMC_IDR         (AT91_CAST(AT91_REG *)         0x00000064) // (PMC_IDR) Interrupt Disable Register\r
+#define PMC_SR          (AT91_CAST(AT91_REG *)         0x00000068) // (PMC_SR) Status Register\r
+#define PMC_IMR         (AT91_CAST(AT91_REG *)         0x0000006C) // (PMC_IMR) Interrupt Mask Register\r
+\r
+#endif\r
+// -------- PMC_SCER : (PMC Offset: 0x0) System Clock Enable Register --------\r
+#define AT91C_PMC_PCK         (0x1 <<  0) // (PMC) Processor Clock\r
+#define AT91C_PMC_UDP         (0x1 <<  7) // (PMC) USB Device Port Clock\r
+#define AT91C_PMC_PCK0        (0x1 <<  8) // (PMC) Programmable Clock Output\r
+#define AT91C_PMC_PCK1        (0x1 <<  9) // (PMC) Programmable Clock Output\r
+#define AT91C_PMC_PCK2        (0x1 << 10) // (PMC) Programmable Clock Output\r
+// -------- PMC_SCDR : (PMC Offset: 0x4) System Clock Disable Register --------\r
+// -------- PMC_SCSR : (PMC Offset: 0x8) System Clock Status Register --------\r
+// -------- CKGR_MOR : (PMC Offset: 0x20) Main Oscillator Register --------\r
+// -------- CKGR_MCFR : (PMC Offset: 0x24) Main Clock Frequency Register --------\r
+// -------- CKGR_PLLR : (PMC Offset: 0x2c) PLL B Register --------\r
+// -------- PMC_MCKR : (PMC Offset: 0x30) Master Clock Register --------\r
+#define AT91C_PMC_CSS         (0x3 <<  0) // (PMC) Programmable Clock Selection\r
+#define        AT91C_PMC_CSS_SLOW_CLK             (0x0) // (PMC) Slow Clock is selected\r
+#define        AT91C_PMC_CSS_MAIN_CLK             (0x1) // (PMC) Main Clock is selected\r
+#define        AT91C_PMC_CSS_PLL_CLK              (0x3) // (PMC) Clock from PLL is selected\r
+#define AT91C_PMC_PRES        (0x7 <<  2) // (PMC) Programmable Clock Prescaler\r
+#define        AT91C_PMC_PRES_CLK                  (0x0 <<  2) // (PMC) Selected clock\r
+#define        AT91C_PMC_PRES_CLK_2                (0x1 <<  2) // (PMC) Selected clock divided by 2\r
+#define        AT91C_PMC_PRES_CLK_4                (0x2 <<  2) // (PMC) Selected clock divided by 4\r
+#define        AT91C_PMC_PRES_CLK_8                (0x3 <<  2) // (PMC) Selected clock divided by 8\r
+#define        AT91C_PMC_PRES_CLK_16               (0x4 <<  2) // (PMC) Selected clock divided by 16\r
+#define        AT91C_PMC_PRES_CLK_32               (0x5 <<  2) // (PMC) Selected clock divided by 32\r
+#define        AT91C_PMC_PRES_CLK_64               (0x6 <<  2) // (PMC) Selected clock divided by 64\r
+// -------- PMC_PCKR : (PMC Offset: 0x40) Programmable Clock Register --------\r
+// -------- PMC_IER : (PMC Offset: 0x60) PMC Interrupt Enable Register --------\r
+#define AT91C_PMC_MOSCS       (0x1 <<  0) // (PMC) MOSC Status/Enable/Disable/Mask\r
+#define AT91C_PMC_LOCK        (0x1 <<  2) // (PMC) PLL Status/Enable/Disable/Mask\r
+#define AT91C_PMC_MCKRDY      (0x1 <<  3) // (PMC) MCK_RDY Status/Enable/Disable/Mask\r
+#define AT91C_PMC_PCK0RDY     (0x1 <<  8) // (PMC) PCK0_RDY Status/Enable/Disable/Mask\r
+#define AT91C_PMC_PCK1RDY     (0x1 <<  9) // (PMC) PCK1_RDY Status/Enable/Disable/Mask\r
+#define AT91C_PMC_PCK2RDY     (0x1 << 10) // (PMC) PCK2_RDY Status/Enable/Disable/Mask\r
+// -------- PMC_IDR : (PMC Offset: 0x64) PMC Interrupt Disable Register --------\r
+// -------- PMC_SR : (PMC Offset: 0x68) PMC Status Register --------\r
+// -------- PMC_IMR : (PMC Offset: 0x6c) PMC Interrupt Mask Register --------\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Reset Controller Interface\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_RSTC {\r
+       AT91_REG         RSTC_RCR;      // Reset Control Register\r
+       AT91_REG         RSTC_RSR;      // Reset Status Register\r
+       AT91_REG         RSTC_RMR;      // Reset Mode Register\r
+} AT91S_RSTC, *AT91PS_RSTC;\r
+#else\r
+#define RSTC_RCR        (AT91_CAST(AT91_REG *)         0x00000000) // (RSTC_RCR) Reset Control Register\r
+#define RSTC_RSR        (AT91_CAST(AT91_REG *)         0x00000004) // (RSTC_RSR) Reset Status Register\r
+#define RSTC_RMR        (AT91_CAST(AT91_REG *)         0x00000008) // (RSTC_RMR) Reset Mode Register\r
+\r
+#endif\r
+// -------- RSTC_RCR : (RSTC Offset: 0x0) Reset Control Register --------\r
+#define AT91C_RSTC_PROCRST    (0x1 <<  0) // (RSTC) Processor Reset\r
+#define AT91C_RSTC_PERRST     (0x1 <<  2) // (RSTC) Peripheral Reset\r
+#define AT91C_RSTC_EXTRST     (0x1 <<  3) // (RSTC) External Reset\r
+#define AT91C_RSTC_KEY        (0xFF << 24) // (RSTC) Password\r
+// -------- RSTC_RSR : (RSTC Offset: 0x4) Reset Status Register --------\r
+#define AT91C_RSTC_URSTS      (0x1 <<  0) // (RSTC) User Reset Status\r
+#define AT91C_RSTC_BODSTS     (0x1 <<  1) // (RSTC) Brownout Detection Status\r
+#define AT91C_RSTC_RSTTYP     (0x7 <<  8) // (RSTC) Reset Type\r
+#define        AT91C_RSTC_RSTTYP_POWERUP              (0x0 <<  8) // (RSTC) Power-up Reset. VDDCORE rising.\r
+#define        AT91C_RSTC_RSTTYP_WAKEUP               (0x1 <<  8) // (RSTC) WakeUp Reset. VDDCORE rising.\r
+#define        AT91C_RSTC_RSTTYP_WATCHDOG             (0x2 <<  8) // (RSTC) Watchdog Reset. Watchdog overflow occured.\r
+#define        AT91C_RSTC_RSTTYP_SOFTWARE             (0x3 <<  8) // (RSTC) Software Reset. Processor reset required by the software.\r
+#define        AT91C_RSTC_RSTTYP_USER                 (0x4 <<  8) // (RSTC) User Reset. NRST pin detected low.\r
+#define        AT91C_RSTC_RSTTYP_BROWNOUT             (0x5 <<  8) // (RSTC) Brownout Reset occured.\r
+#define AT91C_RSTC_NRSTL      (0x1 << 16) // (RSTC) NRST pin level\r
+#define AT91C_RSTC_SRCMP      (0x1 << 17) // (RSTC) Software Reset Command in Progress.\r
+// -------- RSTC_RMR : (RSTC Offset: 0x8) Reset Mode Register --------\r
+#define AT91C_RSTC_URSTEN     (0x1 <<  0) // (RSTC) User Reset Enable\r
+#define AT91C_RSTC_URSTIEN    (0x1 <<  4) // (RSTC) User Reset Interrupt Enable\r
+#define AT91C_RSTC_ERSTL      (0xF <<  8) // (RSTC) User Reset Length\r
+#define AT91C_RSTC_BODIEN     (0x1 << 16) // (RSTC) Brownout Detection Interrupt Enable\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Real Time Timer Controller Interface\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_RTTC {\r
+       AT91_REG         RTTC_RTMR;     // Real-time Mode Register\r
+       AT91_REG         RTTC_RTAR;     // Real-time Alarm Register\r
+       AT91_REG         RTTC_RTVR;     // Real-time Value Register\r
+       AT91_REG         RTTC_RTSR;     // Real-time Status Register\r
+} AT91S_RTTC, *AT91PS_RTTC;\r
+#else\r
+#define RTTC_RTMR       (AT91_CAST(AT91_REG *)         0x00000000) // (RTTC_RTMR) Real-time Mode Register\r
+#define RTTC_RTAR       (AT91_CAST(AT91_REG *)         0x00000004) // (RTTC_RTAR) Real-time Alarm Register\r
+#define RTTC_RTVR       (AT91_CAST(AT91_REG *)         0x00000008) // (RTTC_RTVR) Real-time Value Register\r
+#define RTTC_RTSR       (AT91_CAST(AT91_REG *)         0x0000000C) // (RTTC_RTSR) Real-time Status Register\r
+\r
+#endif\r
+// -------- RTTC_RTMR : (RTTC Offset: 0x0) Real-time Mode Register --------\r
+#define AT91C_RTTC_RTPRES     (0xFFFF <<  0) // (RTTC) Real-time Timer Prescaler Value\r
+#define AT91C_RTTC_ALMIEN     (0x1 << 16) // (RTTC) Alarm Interrupt Enable\r
+#define AT91C_RTTC_RTTINCIEN  (0x1 << 17) // (RTTC) Real Time Timer Increment Interrupt Enable\r
+#define AT91C_RTTC_RTTRST     (0x1 << 18) // (RTTC) Real Time Timer Restart\r
+// -------- RTTC_RTAR : (RTTC Offset: 0x4) Real-time Alarm Register --------\r
+#define AT91C_RTTC_ALMV       (0x0 <<  0) // (RTTC) Alarm Value\r
+// -------- RTTC_RTVR : (RTTC Offset: 0x8) Current Real-time Value Register --------\r
+#define AT91C_RTTC_CRTV       (0x0 <<  0) // (RTTC) Current Real-time Value\r
+// -------- RTTC_RTSR : (RTTC Offset: 0xc) Real-time Status Register --------\r
+#define AT91C_RTTC_ALMS       (0x1 <<  0) // (RTTC) Real-time Alarm Status\r
+#define AT91C_RTTC_RTTINC     (0x1 <<  1) // (RTTC) Real-time Timer Increment\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Periodic Interval Timer Controller Interface\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_PITC {\r
+       AT91_REG         PITC_PIMR;     // Period Interval Mode Register\r
+       AT91_REG         PITC_PISR;     // Period Interval Status Register\r
+       AT91_REG         PITC_PIVR;     // Period Interval Value Register\r
+       AT91_REG         PITC_PIIR;     // Period Interval Image Register\r
+} AT91S_PITC, *AT91PS_PITC;\r
+#else\r
+#define PITC_PIMR       (AT91_CAST(AT91_REG *)         0x00000000) // (PITC_PIMR) Period Interval Mode Register\r
+#define PITC_PISR       (AT91_CAST(AT91_REG *)         0x00000004) // (PITC_PISR) Period Interval Status Register\r
+#define PITC_PIVR       (AT91_CAST(AT91_REG *)         0x00000008) // (PITC_PIVR) Period Interval Value Register\r
+#define PITC_PIIR       (AT91_CAST(AT91_REG *)         0x0000000C) // (PITC_PIIR) Period Interval Image Register\r
+\r
+#endif\r
+// -------- PITC_PIMR : (PITC Offset: 0x0) Periodic Interval Mode Register --------\r
+#define AT91C_PITC_PIV        (0xFFFFF <<  0) // (PITC) Periodic Interval Value\r
+#define AT91C_PITC_PITEN      (0x1 << 24) // (PITC) Periodic Interval Timer Enabled\r
+#define AT91C_PITC_PITIEN     (0x1 << 25) // (PITC) Periodic Interval Timer Interrupt Enable\r
+// -------- PITC_PISR : (PITC Offset: 0x4) Periodic Interval Status Register --------\r
+#define AT91C_PITC_PITS       (0x1 <<  0) // (PITC) Periodic Interval Timer Status\r
+// -------- PITC_PIVR : (PITC Offset: 0x8) Periodic Interval Value Register --------\r
+#define AT91C_PITC_CPIV       (0xFFFFF <<  0) // (PITC) Current Periodic Interval Value\r
+#define AT91C_PITC_PICNT      (0xFFF << 20) // (PITC) Periodic Interval Counter\r
+// -------- PITC_PIIR : (PITC Offset: 0xc) Periodic Interval Image Register --------\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Watchdog Timer Controller Interface\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_WDTC {\r
+       AT91_REG         WDTC_WDCR;     // Watchdog Control Register\r
+       AT91_REG         WDTC_WDMR;     // Watchdog Mode Register\r
+       AT91_REG         WDTC_WDSR;     // Watchdog Status Register\r
+} AT91S_WDTC, *AT91PS_WDTC;\r
+#else\r
+#define WDTC_WDCR       (AT91_CAST(AT91_REG *)         0x00000000) // (WDTC_WDCR) Watchdog Control Register\r
+#define WDTC_WDMR       (AT91_CAST(AT91_REG *)         0x00000004) // (WDTC_WDMR) Watchdog Mode Register\r
+#define WDTC_WDSR       (AT91_CAST(AT91_REG *)         0x00000008) // (WDTC_WDSR) Watchdog Status Register\r
+\r
+#endif\r
+// -------- WDTC_WDCR : (WDTC Offset: 0x0) Periodic Interval Image Register --------\r
+#define AT91C_WDTC_WDRSTT     (0x1 <<  0) // (WDTC) Watchdog Restart\r
+#define AT91C_WDTC_KEY        (0xFF << 24) // (WDTC) Watchdog KEY Password\r
+// -------- WDTC_WDMR : (WDTC Offset: 0x4) Watchdog Mode Register --------\r
+#define AT91C_WDTC_WDV        (0xFFF <<  0) // (WDTC) Watchdog Timer Restart\r
+#define AT91C_WDTC_WDFIEN     (0x1 << 12) // (WDTC) Watchdog Fault Interrupt Enable\r
+#define AT91C_WDTC_WDRSTEN    (0x1 << 13) // (WDTC) Watchdog Reset Enable\r
+#define AT91C_WDTC_WDRPROC    (0x1 << 14) // (WDTC) Watchdog Timer Restart\r
+#define AT91C_WDTC_WDDIS      (0x1 << 15) // (WDTC) Watchdog Disable\r
+#define AT91C_WDTC_WDD        (0xFFF << 16) // (WDTC) Watchdog Delta Value\r
+#define AT91C_WDTC_WDDBGHLT   (0x1 << 28) // (WDTC) Watchdog Debug Halt\r
+#define AT91C_WDTC_WDIDLEHLT  (0x1 << 29) // (WDTC) Watchdog Idle Halt\r
+// -------- WDTC_WDSR : (WDTC Offset: 0x8) Watchdog Status Register --------\r
+#define AT91C_WDTC_WDUNF      (0x1 <<  0) // (WDTC) Watchdog Underflow\r
+#define AT91C_WDTC_WDERR      (0x1 <<  1) // (WDTC) Watchdog Error\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Voltage Regulator Mode Controller Interface\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_VREG {\r
+       AT91_REG         VREG_MR;       // Voltage Regulator Mode Register\r
+} AT91S_VREG, *AT91PS_VREG;\r
+#else\r
+#define VREG_MR         (AT91_CAST(AT91_REG *)         0x00000000) // (VREG_MR) Voltage Regulator Mode Register\r
+\r
+#endif\r
+// -------- VREG_MR : (VREG Offset: 0x0) Voltage Regulator Mode Register --------\r
+#define AT91C_VREG_PSTDBY     (0x1 <<  0) // (VREG) Voltage Regulator Power Standby Mode\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Embedded Flash Controller Interface\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_EFC {\r
+       AT91_REG         EFC_FMR;       // MC Flash Mode Register\r
+       AT91_REG         EFC_FCR;       // MC Flash Command Register\r
+       AT91_REG         EFC_FSR;       // MC Flash Status Register\r
+       AT91_REG         EFC_VR;        // MC Flash Version Register\r
+} AT91S_EFC, *AT91PS_EFC;\r
+#else\r
+#define MC_FMR          (AT91_CAST(AT91_REG *)         0x00000000) // (MC_FMR) MC Flash Mode Register\r
+#define MC_FCR          (AT91_CAST(AT91_REG *)         0x00000004) // (MC_FCR) MC Flash Command Register\r
+#define MC_FSR          (AT91_CAST(AT91_REG *)         0x00000008) // (MC_FSR) MC Flash Status Register\r
+#define MC_VR           (AT91_CAST(AT91_REG *)         0x0000000C) // (MC_VR) MC Flash Version Register\r
+\r
+#endif\r
+// -------- MC_FMR : (EFC Offset: 0x0) MC Flash Mode Register --------\r
+#define AT91C_MC_FRDY         (0x1 <<  0) // (EFC) Flash Ready\r
+#define AT91C_MC_LOCKE        (0x1 <<  2) // (EFC) Lock Error\r
+#define AT91C_MC_PROGE        (0x1 <<  3) // (EFC) Programming Error\r
+#define AT91C_MC_NEBP         (0x1 <<  7) // (EFC) No Erase Before Programming\r
+#define AT91C_MC_FWS          (0x3 <<  8) // (EFC) Flash Wait State\r
+#define        AT91C_MC_FWS_0FWS                 (0x0 <<  8) // (EFC) 1 cycle for Read, 2 for Write operations\r
+#define        AT91C_MC_FWS_1FWS                 (0x1 <<  8) // (EFC) 2 cycles for Read, 3 for Write operations\r
+#define        AT91C_MC_FWS_2FWS                 (0x2 <<  8) // (EFC) 3 cycles for Read, 4 for Write operations\r
+#define        AT91C_MC_FWS_3FWS                 (0x3 <<  8) // (EFC) 4 cycles for Read, 4 for Write operations\r
+#define AT91C_MC_FMCN         (0xFF << 16) // (EFC) Flash Microsecond Cycle Number\r
+// -------- MC_FCR : (EFC Offset: 0x4) MC Flash Command Register --------\r
+#define AT91C_MC_FCMD         (0xF <<  0) // (EFC) Flash Command\r
+#define        AT91C_MC_FCMD_START_PROG           (0x1) // (EFC) Starts the programming of th epage specified by PAGEN.\r
+#define        AT91C_MC_FCMD_LOCK                 (0x2) // (EFC) Starts a lock sequence of the sector defined by the bits 4 to 7 of the field PAGEN.\r
+#define        AT91C_MC_FCMD_PROG_AND_LOCK        (0x3) // (EFC) The lock sequence automatically happens after the programming sequence is completed.\r
+#define        AT91C_MC_FCMD_UNLOCK               (0x4) // (EFC) Starts an unlock sequence of the sector defined by the bits 4 to 7 of the field PAGEN.\r
+#define        AT91C_MC_FCMD_ERASE_ALL            (0x8) // (EFC) Starts the erase of the entire flash.If at least a page is locked, the command is cancelled.\r
+#define        AT91C_MC_FCMD_SET_GP_NVM           (0xB) // (EFC) Set General Purpose NVM bits.\r
+#define        AT91C_MC_FCMD_CLR_GP_NVM           (0xD) // (EFC) Clear General Purpose NVM bits.\r
+#define        AT91C_MC_FCMD_SET_SECURITY         (0xF) // (EFC) Set Security Bit.\r
+#define AT91C_MC_PAGEN        (0x3FF <<  8) // (EFC) Page Number\r
+#define AT91C_MC_KEY          (0xFF << 24) // (EFC) Writing Protect Key\r
+// -------- MC_FSR : (EFC Offset: 0x8) MC Flash Command Register --------\r
+#define AT91C_MC_SECURITY     (0x1 <<  4) // (EFC) Security Bit Status\r
+#define AT91C_MC_GPNVM0       (0x1 <<  8) // (EFC) Sector 0 Lock Status\r
+#define AT91C_MC_GPNVM1       (0x1 <<  9) // (EFC) Sector 1 Lock Status\r
+#define AT91C_MC_GPNVM2       (0x1 << 10) // (EFC) Sector 2 Lock Status\r
+#define AT91C_MC_GPNVM3       (0x1 << 11) // (EFC) Sector 3 Lock Status\r
+#define AT91C_MC_GPNVM4       (0x1 << 12) // (EFC) Sector 4 Lock Status\r
+#define AT91C_MC_GPNVM5       (0x1 << 13) // (EFC) Sector 5 Lock Status\r
+#define AT91C_MC_GPNVM6       (0x1 << 14) // (EFC) Sector 6 Lock Status\r
+#define AT91C_MC_GPNVM7       (0x1 << 15) // (EFC) Sector 7 Lock Status\r
+#define AT91C_MC_LOCKS0       (0x1 << 16) // (EFC) Sector 0 Lock Status\r
+#define AT91C_MC_LOCKS1       (0x1 << 17) // (EFC) Sector 1 Lock Status\r
+#define AT91C_MC_LOCKS2       (0x1 << 18) // (EFC) Sector 2 Lock Status\r
+#define AT91C_MC_LOCKS3       (0x1 << 19) // (EFC) Sector 3 Lock Status\r
+#define AT91C_MC_LOCKS4       (0x1 << 20) // (EFC) Sector 4 Lock Status\r
+#define AT91C_MC_LOCKS5       (0x1 << 21) // (EFC) Sector 5 Lock Status\r
+#define AT91C_MC_LOCKS6       (0x1 << 22) // (EFC) Sector 6 Lock Status\r
+#define AT91C_MC_LOCKS7       (0x1 << 23) // (EFC) Sector 7 Lock Status\r
+#define AT91C_MC_LOCKS8       (0x1 << 24) // (EFC) Sector 8 Lock Status\r
+#define AT91C_MC_LOCKS9       (0x1 << 25) // (EFC) Sector 9 Lock Status\r
+#define AT91C_MC_LOCKS10      (0x1 << 26) // (EFC) Sector 10 Lock Status\r
+#define AT91C_MC_LOCKS11      (0x1 << 27) // (EFC) Sector 11 Lock Status\r
+#define AT91C_MC_LOCKS12      (0x1 << 28) // (EFC) Sector 12 Lock Status\r
+#define AT91C_MC_LOCKS13      (0x1 << 29) // (EFC) Sector 13 Lock Status\r
+#define AT91C_MC_LOCKS14      (0x1 << 30) // (EFC) Sector 14 Lock Status\r
+#define AT91C_MC_LOCKS15      (0x1 << 31) // (EFC) Sector 15 Lock Status\r
+// -------- EFC_VR : (EFC Offset: 0xc) EFC version register --------\r
+#define AT91C_EFC_VERSION     (0xFFF <<  0) // (EFC) EFC version number\r
+#define AT91C_EFC_MFN         (0x7 << 16) // (EFC) EFC MFN\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Memory Controller Interface\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_MC {\r
+       AT91_REG         MC_RCR;        // MC Remap Control Register\r
+       AT91_REG         MC_ASR;        // MC Abort Status Register\r
+       AT91_REG         MC_AASR;       // MC Abort Address Status Register\r
+       AT91_REG         Reserved0[1];  //\r
+       AT91_REG         MC_PUIA[16];   // MC Protection Unit Area\r
+       AT91_REG         MC_PUP;        // MC Protection Unit Peripherals\r
+       AT91_REG         MC_PUER;       // MC Protection Unit Enable Register\r
+       AT91_REG         Reserved1[2];  //\r
+       AT91_REG         MC0_FMR;       // MC Flash Mode Register\r
+       AT91_REG         MC0_FCR;       // MC Flash Command Register\r
+       AT91_REG         MC0_FSR;       // MC Flash Status Register\r
+       AT91_REG         MC0_VR;        // MC Flash Version Register\r
+       AT91_REG         MC1_FMR;       // MC Flash Mode Register\r
+       AT91_REG         MC1_FCR;       // MC Flash Command Register\r
+       AT91_REG         MC1_FSR;       // MC Flash Status Register\r
+       AT91_REG         MC1_VR;        // MC Flash Version Register\r
+} AT91S_MC, *AT91PS_MC;\r
+#else\r
+#define MC_RCR          (AT91_CAST(AT91_REG *)         0x00000000) // (MC_RCR) MC Remap Control Register\r
+#define MC_ASR          (AT91_CAST(AT91_REG *)         0x00000004) // (MC_ASR) MC Abort Status Register\r
+#define MC_AASR         (AT91_CAST(AT91_REG *)         0x00000008) // (MC_AASR) MC Abort Address Status Register\r
+#define MC_PUIA         (AT91_CAST(AT91_REG *)         0x00000010) // (MC_PUIA) MC Protection Unit Area\r
+#define MC_PUP          (AT91_CAST(AT91_REG *)         0x00000050) // (MC_PUP) MC Protection Unit Peripherals\r
+#define MC_PUER         (AT91_CAST(AT91_REG *)         0x00000054) // (MC_PUER) MC Protection Unit Enable Register\r
+\r
+#endif\r
+// -------- MC_RCR : (MC Offset: 0x0) MC Remap Control Register --------\r
+#define AT91C_MC_RCB          (0x1 <<  0) // (MC) Remap Command Bit\r
+// -------- MC_ASR : (MC Offset: 0x4) MC Abort Status Register --------\r
+#define AT91C_MC_UNDADD       (0x1 <<  0) // (MC) Undefined Addess Abort Status\r
+#define AT91C_MC_MISADD       (0x1 <<  1) // (MC) Misaligned Addess Abort Status\r
+#define AT91C_MC_MPU          (0x1 <<  2) // (MC) Memory protection Unit Abort Status\r
+#define AT91C_MC_ABTSZ        (0x3 <<  8) // (MC) Abort Size Status\r
+#define        AT91C_MC_ABTSZ_BYTE                 (0x0 <<  8) // (MC) Byte\r
+#define        AT91C_MC_ABTSZ_HWORD                (0x1 <<  8) // (MC) Half-word\r
+#define        AT91C_MC_ABTSZ_WORD                 (0x2 <<  8) // (MC) Word\r
+#define AT91C_MC_ABTTYP       (0x3 << 10) // (MC) Abort Type Status\r
+#define        AT91C_MC_ABTTYP_DATAR                (0x0 << 10) // (MC) Data Read\r
+#define        AT91C_MC_ABTTYP_DATAW                (0x1 << 10) // (MC) Data Write\r
+#define        AT91C_MC_ABTTYP_FETCH                (0x2 << 10) // (MC) Code Fetch\r
+#define AT91C_MC_MST0         (0x1 << 16) // (MC) Master 0 Abort Source\r
+#define AT91C_MC_MST1         (0x1 << 17) // (MC) Master 1 Abort Source\r
+#define AT91C_MC_SVMST0       (0x1 << 24) // (MC) Saved Master 0 Abort Source\r
+#define AT91C_MC_SVMST1       (0x1 << 25) // (MC) Saved Master 1 Abort Source\r
+// -------- MC_PUIA : (MC Offset: 0x10) MC Protection Unit Area --------\r
+#define AT91C_MC_PROT         (0x3 <<  0) // (MC) Protection\r
+#define        AT91C_MC_PROT_PNAUNA               (0x0) // (MC) Privilege: No Access, User: No Access\r
+#define        AT91C_MC_PROT_PRWUNA               (0x1) // (MC) Privilege: Read/Write, User: No Access\r
+#define        AT91C_MC_PROT_PRWURO               (0x2) // (MC) Privilege: Read/Write, User: Read Only\r
+#define        AT91C_MC_PROT_PRWURW               (0x3) // (MC) Privilege: Read/Write, User: Read/Write\r
+#define AT91C_MC_SIZE         (0xF <<  4) // (MC) Internal Area Size\r
+#define        AT91C_MC_SIZE_1KB                  (0x0 <<  4) // (MC) Area size 1KByte\r
+#define        AT91C_MC_SIZE_2KB                  (0x1 <<  4) // (MC) Area size 2KByte\r
+#define        AT91C_MC_SIZE_4KB                  (0x2 <<  4) // (MC) Area size 4KByte\r
+#define        AT91C_MC_SIZE_8KB                  (0x3 <<  4) // (MC) Area size 8KByte\r
+#define        AT91C_MC_SIZE_16KB                 (0x4 <<  4) // (MC) Area size 16KByte\r
+#define        AT91C_MC_SIZE_32KB                 (0x5 <<  4) // (MC) Area size 32KByte\r
+#define        AT91C_MC_SIZE_64KB                 (0x6 <<  4) // (MC) Area size 64KByte\r
+#define        AT91C_MC_SIZE_128KB                (0x7 <<  4) // (MC) Area size 128KByte\r
+#define        AT91C_MC_SIZE_256KB                (0x8 <<  4) // (MC) Area size 256KByte\r
+#define        AT91C_MC_SIZE_512KB                (0x9 <<  4) // (MC) Area size 512KByte\r
+#define        AT91C_MC_SIZE_1MB                  (0xA <<  4) // (MC) Area size 1MByte\r
+#define        AT91C_MC_SIZE_2MB                  (0xB <<  4) // (MC) Area size 2MByte\r
+#define        AT91C_MC_SIZE_4MB                  (0xC <<  4) // (MC) Area size 4MByte\r
+#define        AT91C_MC_SIZE_8MB                  (0xD <<  4) // (MC) Area size 8MByte\r
+#define        AT91C_MC_SIZE_16MB                 (0xE <<  4) // (MC) Area size 16MByte\r
+#define        AT91C_MC_SIZE_64MB                 (0xF <<  4) // (MC) Area size 64MByte\r
+#define AT91C_MC_BA           (0x3FFFF << 10) // (MC) Internal Area Base Address\r
+// -------- MC_PUP : (MC Offset: 0x50) MC Protection Unit Peripheral --------\r
+// -------- MC_PUER : (MC Offset: 0x54) MC Protection Unit Area --------\r
+#define AT91C_MC_PUEB         (0x1 <<  0) // (MC) Protection Unit enable Bit\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Serial Parallel Interface\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_SPI {\r
+       AT91_REG         SPI_CR;        // Control Register\r
+       AT91_REG         SPI_MR;        // Mode Register\r
+       AT91_REG         SPI_RDR;       // Receive Data Register\r
+       AT91_REG         SPI_TDR;       // Transmit Data Register\r
+       AT91_REG         SPI_SR;        // Status Register\r
+       AT91_REG         SPI_IER;       // Interrupt Enable Register\r
+       AT91_REG         SPI_IDR;       // Interrupt Disable Register\r
+       AT91_REG         SPI_IMR;       // Interrupt Mask Register\r
+       AT91_REG         Reserved0[4];  //\r
+       AT91_REG         SPI_CSR[4];    // Chip Select Register\r
+       AT91_REG         Reserved1[48];         //\r
+       AT91_REG         SPI_RPR;       // Receive Pointer Register\r
+       AT91_REG         SPI_RCR;       // Receive Counter Register\r
+       AT91_REG         SPI_TPR;       // Transmit Pointer Register\r
+       AT91_REG         SPI_TCR;       // Transmit Counter Register\r
+       AT91_REG         SPI_RNPR;      // Receive Next Pointer Register\r
+       AT91_REG         SPI_RNCR;      // Receive Next Counter Register\r
+       AT91_REG         SPI_TNPR;      // Transmit Next Pointer Register\r
+       AT91_REG         SPI_TNCR;      // Transmit Next Counter Register\r
+       AT91_REG         SPI_PTCR;      // PDC Transfer Control Register\r
+       AT91_REG         SPI_PTSR;      // PDC Transfer Status Register\r
+} AT91S_SPI, *AT91PS_SPI;\r
+#else\r
+#define SPI_CR          (AT91_CAST(AT91_REG *)         0x00000000) // (SPI_CR) Control Register\r
+#define SPI_MR          (AT91_CAST(AT91_REG *)         0x00000004) // (SPI_MR) Mode Register\r
+#define SPI_RDR         (AT91_CAST(AT91_REG *)         0x00000008) // (SPI_RDR) Receive Data Register\r
+#define SPI_TDR         (AT91_CAST(AT91_REG *)         0x0000000C) // (SPI_TDR) Transmit Data Register\r
+#define SPI_SR          (AT91_CAST(AT91_REG *)         0x00000010) // (SPI_SR) Status Register\r
+#define SPI_IER         (AT91_CAST(AT91_REG *)         0x00000014) // (SPI_IER) Interrupt Enable Register\r
+#define SPI_IDR         (AT91_CAST(AT91_REG *)         0x00000018) // (SPI_IDR) Interrupt Disable Register\r
+#define SPI_IMR         (AT91_CAST(AT91_REG *)         0x0000001C) // (SPI_IMR) Interrupt Mask Register\r
+#define SPI_CSR         (AT91_CAST(AT91_REG *)         0x00000030) // (SPI_CSR) Chip Select Register\r
+\r
+#endif\r
+// -------- SPI_CR : (SPI Offset: 0x0) SPI Control Register --------\r
+#define AT91C_SPI_SPIEN       (0x1 <<  0) // (SPI) SPI Enable\r
+#define AT91C_SPI_SPIDIS      (0x1 <<  1) // (SPI) SPI Disable\r
+#define AT91C_SPI_SWRST       (0x1 <<  7) // (SPI) SPI Software reset\r
+#define AT91C_SPI_LASTXFER    (0x1 << 24) // (SPI) SPI Last Transfer\r
+// -------- SPI_MR : (SPI Offset: 0x4) SPI Mode Register --------\r
+#define AT91C_SPI_MSTR        (0x1 <<  0) // (SPI) Master/Slave Mode\r
+#define AT91C_SPI_PS          (0x1 <<  1) // (SPI) Peripheral Select\r
+#define        AT91C_SPI_PS_FIXED                (0x0 <<  1) // (SPI) Fixed Peripheral Select\r
+#define        AT91C_SPI_PS_VARIABLE             (0x1 <<  1) // (SPI) Variable Peripheral Select\r
+#define AT91C_SPI_PCSDEC      (0x1 <<  2) // (SPI) Chip Select Decode\r
+#define AT91C_SPI_FDIV        (0x1 <<  3) // (SPI) Clock Selection\r
+#define AT91C_SPI_MODFDIS     (0x1 <<  4) // (SPI) Mode Fault Detection\r
+#define AT91C_SPI_LLB         (0x1 <<  7) // (SPI) Clock Selection\r
+#define AT91C_SPI_PCS         (0xF << 16) // (SPI) Peripheral Chip Select\r
+#define AT91C_SPI_DLYBCS      (0xFF << 24) // (SPI) Delay Between Chip Selects\r
+// -------- SPI_RDR : (SPI Offset: 0x8) Receive Data Register --------\r
+#define AT91C_SPI_RD          (0xFFFF <<  0) // (SPI) Receive Data\r
+#define AT91C_SPI_RPCS        (0xF << 16) // (SPI) Peripheral Chip Select Status\r
+// -------- SPI_TDR : (SPI Offset: 0xc) Transmit Data Register --------\r
+#define AT91C_SPI_TD          (0xFFFF <<  0) // (SPI) Transmit Data\r
+#define AT91C_SPI_TPCS        (0xF << 16) // (SPI) Peripheral Chip Select Status\r
+// -------- SPI_SR : (SPI Offset: 0x10) Status Register --------\r
+#define AT91C_SPI_RDRF        (0x1 <<  0) // (SPI) Receive Data Register Full\r
+#define AT91C_SPI_TDRE        (0x1 <<  1) // (SPI) Transmit Data Register Empty\r
+#define AT91C_SPI_MODF        (0x1 <<  2) // (SPI) Mode Fault Error\r
+#define AT91C_SPI_OVRES       (0x1 <<  3) // (SPI) Overrun Error Status\r
+#define AT91C_SPI_ENDRX       (0x1 <<  4) // (SPI) End of Receiver Transfer\r
+#define AT91C_SPI_ENDTX       (0x1 <<  5) // (SPI) End of Receiver Transfer\r
+#define AT91C_SPI_RXBUFF      (0x1 <<  6) // (SPI) RXBUFF Interrupt\r
+#define AT91C_SPI_TXBUFE      (0x1 <<  7) // (SPI) TXBUFE Interrupt\r
+#define AT91C_SPI_NSSR        (0x1 <<  8) // (SPI) NSSR Interrupt\r
+#define AT91C_SPI_TXEMPTY     (0x1 <<  9) // (SPI) TXEMPTY Interrupt\r
+#define AT91C_SPI_SPIENS      (0x1 << 16) // (SPI) Enable Status\r
+// -------- SPI_IER : (SPI Offset: 0x14) Interrupt Enable Register --------\r
+// -------- SPI_IDR : (SPI Offset: 0x18) Interrupt Disable Register --------\r
+// -------- SPI_IMR : (SPI Offset: 0x1c) Interrupt Mask Register --------\r
+// -------- SPI_CSR : (SPI Offset: 0x30) Chip Select Register --------\r
+#define AT91C_SPI_CPOL        (0x1 <<  0) // (SPI) Clock Polarity\r
+#define AT91C_SPI_NCPHA       (0x1 <<  1) // (SPI) Clock Phase\r
+#define AT91C_SPI_CSAAT       (0x1 <<  3) // (SPI) Chip Select Active After Transfer\r
+#define AT91C_SPI_BITS        (0xF <<  4) // (SPI) Bits Per Transfer\r
+#define        AT91C_SPI_BITS_8                    (0x0 <<  4) // (SPI) 8 Bits Per transfer\r
+#define        AT91C_SPI_BITS_9                    (0x1 <<  4) // (SPI) 9 Bits Per transfer\r
+#define        AT91C_SPI_BITS_10                   (0x2 <<  4) // (SPI) 10 Bits Per transfer\r
+#define        AT91C_SPI_BITS_11                   (0x3 <<  4) // (SPI) 11 Bits Per transfer\r
+#define        AT91C_SPI_BITS_12                   (0x4 <<  4) // (SPI) 12 Bits Per transfer\r
+#define        AT91C_SPI_BITS_13                   (0x5 <<  4) // (SPI) 13 Bits Per transfer\r
+#define        AT91C_SPI_BITS_14                   (0x6 <<  4) // (SPI) 14 Bits Per transfer\r
+#define        AT91C_SPI_BITS_15                   (0x7 <<  4) // (SPI) 15 Bits Per transfer\r
+#define        AT91C_SPI_BITS_16                   (0x8 <<  4) // (SPI) 16 Bits Per transfer\r
+#define AT91C_SPI_SCBR        (0xFF <<  8) // (SPI) Serial Clock Baud Rate\r
+#define AT91C_SPI_DLYBS       (0xFF << 16) // (SPI) Delay Before SPCK\r
+#define AT91C_SPI_DLYBCT      (0xFF << 24) // (SPI) Delay Between Consecutive Transfers\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Analog to Digital Convertor\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_ADC {\r
+       AT91_REG         ADC_CR;        // ADC Control Register\r
+       AT91_REG         ADC_MR;        // ADC Mode Register\r
+       AT91_REG         Reserved0[2];  //\r
+       AT91_REG         ADC_CHER;      // ADC Channel Enable Register\r
+       AT91_REG         ADC_CHDR;      // ADC Channel Disable Register\r
+       AT91_REG         ADC_CHSR;      // ADC Channel Status Register\r
+       AT91_REG         ADC_SR;        // ADC Status Register\r
+       AT91_REG         ADC_LCDR;      // ADC Last Converted Data Register\r
+       AT91_REG         ADC_IER;       // ADC Interrupt Enable Register\r
+       AT91_REG         ADC_IDR;       // ADC Interrupt Disable Register\r
+       AT91_REG         ADC_IMR;       // ADC Interrupt Mask Register\r
+       AT91_REG         ADC_CDR[8]; // ADC Channel Data Register\r
+       AT91_REG         Reserved1[44];         //\r
+       AT91_REG         ADC_RPR;       // Receive Pointer Register\r
+       AT91_REG         ADC_RCR;       // Receive Counter Register\r
+       AT91_REG         ADC_TPR;       // Transmit Pointer Register\r
+       AT91_REG         ADC_TCR;       // Transmit Counter Register\r
+       AT91_REG         ADC_RNPR;      // Receive Next Pointer Register\r
+       AT91_REG         ADC_RNCR;      // Receive Next Counter Register\r
+       AT91_REG         ADC_TNPR;      // Transmit Next Pointer Register\r
+       AT91_REG         ADC_TNCR;      // Transmit Next Counter Register\r
+       AT91_REG         ADC_PTCR;      // PDC Transfer Control Register\r
+       AT91_REG         ADC_PTSR;      // PDC Transfer Status Register\r
+} AT91S_ADC, *AT91PS_ADC;\r
+#else\r
+#define ADC_CR          (AT91_CAST(AT91_REG *)         0x00000000) // (ADC_CR) ADC Control Register\r
+#define ADC_MR          (AT91_CAST(AT91_REG *)         0x00000004) // (ADC_MR) ADC Mode Register\r
+#define ADC_CHER        (AT91_CAST(AT91_REG *)         0x00000010) // (ADC_CHER) ADC Channel Enable Register\r
+#define ADC_CHDR        (AT91_CAST(AT91_REG *)         0x00000014) // (ADC_CHDR) ADC Channel Disable Register\r
+#define ADC_CHSR        (AT91_CAST(AT91_REG *)         0x00000018) // (ADC_CHSR) ADC Channel Status Register\r
+#define ADC_SR          (AT91_CAST(AT91_REG *)         0x0000001C) // (ADC_SR) ADC Status Register\r
+#define ADC_LCDR        (AT91_CAST(AT91_REG *)         0x00000020) // (ADC_LCDR) ADC Last Converted Data Register\r
+#define ADC_IER         (AT91_CAST(AT91_REG *)         0x00000024) // (ADC_IER) ADC Interrupt Enable Register\r
+#define ADC_IDR         (AT91_CAST(AT91_REG *)         0x00000028) // (ADC_IDR) ADC Interrupt Disable Register\r
+#define ADC_IMR         (AT91_CAST(AT91_REG *)         0x0000002C) // (ADC_IMR) ADC Interrupt Mask Register\r
+#define ADC_CDR0        (AT91_CAST(AT91_REG *)         0x00000030) // (ADC_CDR0) ADC Channel Data Register 0\r
+#define ADC_CDR1        (AT91_CAST(AT91_REG *)         0x00000034) // (ADC_CDR1) ADC Channel Data Register 1\r
+#define ADC_CDR2        (AT91_CAST(AT91_REG *)         0x00000038) // (ADC_CDR2) ADC Channel Data Register 2\r
+#define ADC_CDR3        (AT91_CAST(AT91_REG *)         0x0000003C) // (ADC_CDR3) ADC Channel Data Register 3\r
+#define ADC_CDR4        (AT91_CAST(AT91_REG *)         0x00000040) // (ADC_CDR4) ADC Channel Data Register 4\r
+#define ADC_CDR5        (AT91_CAST(AT91_REG *)         0x00000044) // (ADC_CDR5) ADC Channel Data Register 5\r
+#define ADC_CDR6        (AT91_CAST(AT91_REG *)         0x00000048) // (ADC_CDR6) ADC Channel Data Register 6\r
+#define ADC_CDR7        (AT91_CAST(AT91_REG *)         0x0000004C) // (ADC_CDR7) ADC Channel Data Register 7\r
+\r
+#endif\r
+// -------- ADC_CR : (ADC Offset: 0x0) ADC Control Register --------\r
+#define AT91C_ADC_SWRST       (0x1 <<  0) // (ADC) Software Reset\r
+#define AT91C_ADC_START       (0x1 <<  1) // (ADC) Start Conversion\r
+// -------- ADC_MR : (ADC Offset: 0x4) ADC Mode Register --------\r
+#define AT91C_ADC_TRGEN       (0x1 <<  0) // (ADC) Trigger Enable\r
+#define        AT91C_ADC_TRGEN_DIS                  (0x0) // (ADC) Hradware triggers are disabled. Starting a conversion is only possible by software\r
+#define        AT91C_ADC_TRGEN_EN                   (0x1) // (ADC) Hardware trigger selected by TRGSEL field is enabled.\r
+#define AT91C_ADC_TRGSEL      (0x7 <<  1) // (ADC) Trigger Selection\r
+#define        AT91C_ADC_TRGSEL_TIOA0                (0x0 <<  1) // (ADC) Selected TRGSEL = TIAO0\r
+#define        AT91C_ADC_TRGSEL_TIOA1                (0x1 <<  1) // (ADC) Selected TRGSEL = TIAO1\r
+#define        AT91C_ADC_TRGSEL_TIOA2                (0x2 <<  1) // (ADC) Selected TRGSEL = TIAO2\r
+#define        AT91C_ADC_TRGSEL_TIOA3                (0x3 <<  1) // (ADC) Selected TRGSEL = TIAO3\r
+#define        AT91C_ADC_TRGSEL_TIOA4                (0x4 <<  1) // (ADC) Selected TRGSEL = TIAO4\r
+#define        AT91C_ADC_TRGSEL_TIOA5                (0x5 <<  1) // (ADC) Selected TRGSEL = TIAO5\r
+#define        AT91C_ADC_TRGSEL_EXT                  (0x6 <<  1) // (ADC) Selected TRGSEL = External Trigger\r
+#define AT91C_ADC_LOWRES      (0x1 <<  4) // (ADC) Resolution.\r
+#define        AT91C_ADC_LOWRES_10_BIT               (0x0 <<  4) // (ADC) 10-bit resolution\r
+#define        AT91C_ADC_LOWRES_8_BIT                (0x1 <<  4) // (ADC) 8-bit resolution\r
+#define AT91C_ADC_SLEEP       (0x1 <<  5) // (ADC) Sleep Mode\r
+#define        AT91C_ADC_SLEEP_NORMAL_MODE          (0x0 <<  5) // (ADC) Normal Mode\r
+#define        AT91C_ADC_SLEEP_MODE                 (0x1 <<  5) // (ADC) Sleep Mode\r
+#define AT91C_ADC_PRESCAL     (0x3F <<  8) // (ADC) Prescaler rate selection\r
+#define AT91C_ADC_STARTUP     (0x1F << 16) // (ADC) Startup Time\r
+#define AT91C_ADC_SHTIM       (0xF << 24) // (ADC) Sample & Hold Time\r
+// --------    ADC_CHER : (ADC Offset: 0x10) ADC Channel Enable Register --------\r
+#define AT91C_ADC_CH0         (0x1 <<  0) // (ADC) Channel 0\r
+#define AT91C_ADC_CH1         (0x1 <<  1) // (ADC) Channel 1\r
+#define AT91C_ADC_CH2         (0x1 <<  2) // (ADC) Channel 2\r
+#define AT91C_ADC_CH3         (0x1 <<  3) // (ADC) Channel 3\r
+#define AT91C_ADC_CH4         (0x1 <<  4) // (ADC) Channel 4\r
+#define AT91C_ADC_CH5         (0x1 <<  5) // (ADC) Channel 5\r
+#define AT91C_ADC_CH6         (0x1 <<  6) // (ADC) Channel 6\r
+#define AT91C_ADC_CH7         (0x1 <<  7) // (ADC) Channel 7\r
+// --------    ADC_CHDR : (ADC Offset: 0x14) ADC Channel Disable Register --------\r
+// --------    ADC_CHSR : (ADC Offset: 0x18) ADC Channel Status Register --------\r
+// -------- ADC_SR : (ADC Offset: 0x1c) ADC Status Register --------\r
+#define AT91C_ADC_EOC0        (0x1 <<  0) // (ADC) End of Conversion\r
+#define AT91C_ADC_EOC1        (0x1 <<  1) // (ADC) End of Conversion\r
+#define AT91C_ADC_EOC2        (0x1 <<  2) // (ADC) End of Conversion\r
+#define AT91C_ADC_EOC3        (0x1 <<  3) // (ADC) End of Conversion\r
+#define AT91C_ADC_EOC4        (0x1 <<  4) // (ADC) End of Conversion\r
+#define AT91C_ADC_EOC5        (0x1 <<  5) // (ADC) End of Conversion\r
+#define AT91C_ADC_EOC6        (0x1 <<  6) // (ADC) End of Conversion\r
+#define AT91C_ADC_EOC7        (0x1 <<  7) // (ADC) End of Conversion\r
+#define AT91C_ADC_OVRE0       (0x1 <<  8) // (ADC) Overrun Error\r
+#define AT91C_ADC_OVRE1       (0x1 <<  9) // (ADC) Overrun Error\r
+#define AT91C_ADC_OVRE2       (0x1 << 10) // (ADC) Overrun Error\r
+#define AT91C_ADC_OVRE3       (0x1 << 11) // (ADC) Overrun Error\r
+#define AT91C_ADC_OVRE4       (0x1 << 12) // (ADC) Overrun Error\r
+#define AT91C_ADC_OVRE5       (0x1 << 13) // (ADC) Overrun Error\r
+#define AT91C_ADC_OVRE6       (0x1 << 14) // (ADC) Overrun Error\r
+#define AT91C_ADC_OVRE7       (0x1 << 15) // (ADC) Overrun Error\r
+#define AT91C_ADC_DRDY        (0x1 << 16) // (ADC) Data Ready\r
+#define AT91C_ADC_GOVRE       (0x1 << 17) // (ADC) General Overrun\r
+#define AT91C_ADC_ENDRX       (0x1 << 18) // (ADC) End of Receiver Transfer\r
+#define AT91C_ADC_RXBUFF      (0x1 << 19) // (ADC) RXBUFF Interrupt\r
+// -------- ADC_LCDR : (ADC Offset: 0x20) ADC Last Converted Data Register --------\r
+#define AT91C_ADC_LDATA       (0x3FF <<  0) // (ADC) Last Data Converted\r
+// -------- ADC_IER : (ADC Offset: 0x24) ADC Interrupt Enable Register --------\r
+// -------- ADC_IDR : (ADC Offset: 0x28) ADC Interrupt Disable Register --------\r
+// -------- ADC_IMR : (ADC Offset: 0x2c) ADC Interrupt Mask Register --------\r
+// -------- ADC_CDR0 : (ADC Offset: 0x30) ADC Channel Data Register 0 --------\r
+#define AT91C_ADC_DATA        (0x3FF <<  0) // (ADC) Converted Data\r
+// -------- ADC_CDR1 : (ADC Offset: 0x34) ADC Channel Data Register 1 --------\r
+// -------- ADC_CDR2 : (ADC Offset: 0x38) ADC Channel Data Register 2 --------\r
+// -------- ADC_CDR3 : (ADC Offset: 0x3c) ADC Channel Data Register 3 --------\r
+// -------- ADC_CDR4 : (ADC Offset: 0x40) ADC Channel Data Register 4 --------\r
+// -------- ADC_CDR5 : (ADC Offset: 0x44) ADC Channel Data Register 5 --------\r
+// -------- ADC_CDR6 : (ADC Offset: 0x48) ADC Channel Data Register 6 --------\r
+// -------- ADC_CDR7 : (ADC Offset: 0x4c) ADC Channel Data Register 7 --------\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Synchronous Serial Controller Interface\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_SSC {\r
+       AT91_REG         SSC_CR;        // Control Register\r
+       AT91_REG         SSC_CMR;       // Clock Mode Register\r
+       AT91_REG         Reserved0[2];  //\r
+       AT91_REG         SSC_RCMR;      // Receive Clock ModeRegister\r
+       AT91_REG         SSC_RFMR;      // Receive Frame Mode Register\r
+       AT91_REG         SSC_TCMR;      // Transmit Clock Mode Register\r
+       AT91_REG         SSC_TFMR;      // Transmit Frame Mode Register\r
+       AT91_REG         SSC_RHR;       // Receive Holding Register\r
+       AT91_REG         SSC_THR;       // Transmit Holding Register\r
+       AT91_REG         Reserved1[2];  //\r
+       AT91_REG         SSC_RSHR;      // Receive Sync Holding Register\r
+       AT91_REG         SSC_TSHR;      // Transmit Sync Holding Register\r
+       AT91_REG         Reserved2[2];  //\r
+       AT91_REG         SSC_SR;        // Status Register\r
+       AT91_REG         SSC_IER;       // Interrupt Enable Register\r
+       AT91_REG         SSC_IDR;       // Interrupt Disable Register\r
+       AT91_REG         SSC_IMR;       // Interrupt Mask Register\r
+       AT91_REG         Reserved3[44];         //\r
+       AT91_REG         SSC_RPR;       // Receive Pointer Register\r
+       AT91_REG         SSC_RCR;       // Receive Counter Register\r
+       AT91_REG         SSC_TPR;       // Transmit Pointer Register\r
+       AT91_REG         SSC_TCR;       // Transmit Counter Register\r
+       AT91_REG         SSC_RNPR;      // Receive Next Pointer Register\r
+       AT91_REG         SSC_RNCR;      // Receive Next Counter Register\r
+       AT91_REG         SSC_TNPR;      // Transmit Next Pointer Register\r
+       AT91_REG         SSC_TNCR;      // Transmit Next Counter Register\r
+       AT91_REG         SSC_PTCR;      // PDC Transfer Control Register\r
+       AT91_REG         SSC_PTSR;      // PDC Transfer Status Register\r
+} AT91S_SSC, *AT91PS_SSC;\r
+#else\r
+#define SSC_CR          (AT91_CAST(AT91_REG *)         0x00000000) // (SSC_CR) Control Register\r
+#define SSC_CMR         (AT91_CAST(AT91_REG *)         0x00000004) // (SSC_CMR) Clock Mode Register\r
+#define SSC_RCMR        (AT91_CAST(AT91_REG *)         0x00000010) // (SSC_RCMR) Receive Clock ModeRegister\r
+#define SSC_RFMR        (AT91_CAST(AT91_REG *)         0x00000014) // (SSC_RFMR) Receive Frame Mode Register\r
+#define SSC_TCMR        (AT91_CAST(AT91_REG *)         0x00000018) // (SSC_TCMR) Transmit Clock Mode Register\r
+#define SSC_TFMR        (AT91_CAST(AT91_REG *)         0x0000001C) // (SSC_TFMR) Transmit Frame Mode Register\r
+#define SSC_RHR         (AT91_CAST(AT91_REG *)         0x00000020) // (SSC_RHR) Receive Holding Register\r
+#define SSC_THR         (AT91_CAST(AT91_REG *)         0x00000024) // (SSC_THR) Transmit Holding Register\r
+#define SSC_RSHR        (AT91_CAST(AT91_REG *)         0x00000030) // (SSC_RSHR) Receive Sync Holding Register\r
+#define SSC_TSHR        (AT91_CAST(AT91_REG *)         0x00000034) // (SSC_TSHR) Transmit Sync Holding Register\r
+#define SSC_SR          (AT91_CAST(AT91_REG *)         0x00000040) // (SSC_SR) Status Register\r
+#define SSC_IER         (AT91_CAST(AT91_REG *)         0x00000044) // (SSC_IER) Interrupt Enable Register\r
+#define SSC_IDR         (AT91_CAST(AT91_REG *)         0x00000048) // (SSC_IDR) Interrupt Disable Register\r
+#define SSC_IMR         (AT91_CAST(AT91_REG *)         0x0000004C) // (SSC_IMR) Interrupt Mask Register\r
+\r
+#endif\r
+// -------- SSC_CR : (SSC Offset: 0x0) SSC Control Register --------\r
+#define AT91C_SSC_RXEN        (0x1 <<  0) // (SSC) Receive Enable\r
+#define AT91C_SSC_RXDIS       (0x1 <<  1) // (SSC) Receive Disable\r
+#define AT91C_SSC_TXEN        (0x1 <<  8) // (SSC) Transmit Enable\r
+#define AT91C_SSC_TXDIS       (0x1 <<  9) // (SSC) Transmit Disable\r
+#define AT91C_SSC_SWRST       (0x1 << 15) // (SSC) Software Reset\r
+// -------- SSC_RCMR : (SSC Offset: 0x10) SSC Receive Clock Mode Register --------\r
+#define AT91C_SSC_CKS         (0x3 <<  0) // (SSC) Receive/Transmit Clock Selection\r
+#define        AT91C_SSC_CKS_DIV                  (0x0) // (SSC) Divided Clock\r
+#define        AT91C_SSC_CKS_TK                   (0x1) // (SSC) TK Clock signal\r
+#define        AT91C_SSC_CKS_RK                   (0x2) // (SSC) RK pin\r
+#define AT91C_SSC_CKO         (0x7 <<  2) // (SSC) Receive/Transmit Clock Output Mode Selection\r
+#define        AT91C_SSC_CKO_NONE                 (0x0 <<  2) // (SSC) Receive/Transmit Clock Output Mode: None RK pin: Input-only\r
+#define        AT91C_SSC_CKO_CONTINOUS            (0x1 <<  2) // (SSC) Continuous Receive/Transmit Clock RK pin: Output\r
+#define        AT91C_SSC_CKO_DATA_TX              (0x2 <<  2) // (SSC) Receive/Transmit Clock only during data transfers RK pin: Output\r
+#define AT91C_SSC_CKI         (0x1 <<  5) // (SSC) Receive/Transmit Clock Inversion\r
+#define AT91C_SSC_START       (0xF <<  8) // (SSC) Receive/Transmit Start Selection\r
+#define        AT91C_SSC_START_CONTINOUS            (0x0 <<  8) // (SSC) Continuous, as soon as the receiver is enabled, and immediately after the end of transfer of the previous data.\r
+#define        AT91C_SSC_START_TX                   (0x1 <<  8) // (SSC) Transmit/Receive start\r
+#define        AT91C_SSC_START_LOW_RF               (0x2 <<  8) // (SSC) Detection of a low level on RF input\r
+#define        AT91C_SSC_START_HIGH_RF              (0x3 <<  8) // (SSC) Detection of a high level on RF input\r
+#define        AT91C_SSC_START_FALL_RF              (0x4 <<  8) // (SSC) Detection of a falling edge on RF input\r
+#define        AT91C_SSC_START_RISE_RF              (0x5 <<  8) // (SSC) Detection of a rising edge on RF input\r
+#define        AT91C_SSC_START_LEVEL_RF             (0x6 <<  8) // (SSC) Detection of any level change on RF input\r
+#define        AT91C_SSC_START_EDGE_RF              (0x7 <<  8) // (SSC) Detection of any edge on RF input\r
+#define        AT91C_SSC_START_0                    (0x8 <<  8) // (SSC) Compare 0\r
+#define AT91C_SSC_STTDLY      (0xFF << 16) // (SSC) Receive/Transmit Start Delay\r
+#define AT91C_SSC_PERIOD      (0xFF << 24) // (SSC) Receive/Transmit Period Divider Selection\r
+// -------- SSC_RFMR : (SSC Offset: 0x14) SSC Receive Frame Mode Register --------\r
+#define AT91C_SSC_DATLEN      (0x1F <<  0) // (SSC) Data Length\r
+#define AT91C_SSC_LOOP        (0x1 <<  5) // (SSC) Loop Mode\r
+#define AT91C_SSC_MSBF        (0x1 <<  7) // (SSC) Most Significant Bit First\r
+#define AT91C_SSC_DATNB       (0xF <<  8) // (SSC) Data Number per Frame\r
+#define AT91C_SSC_FSLEN       (0xF << 16) // (SSC) Receive/Transmit Frame Sync length\r
+#define AT91C_SSC_FSOS        (0x7 << 20) // (SSC) Receive/Transmit Frame Sync Output Selection\r
+#define        AT91C_SSC_FSOS_NONE                 (0x0 << 20) // (SSC) Selected Receive/Transmit Frame Sync Signal: None RK pin Input-only\r
+#define        AT91C_SSC_FSOS_NEGATIVE             (0x1 << 20) // (SSC) Selected Receive/Transmit Frame Sync Signal: Negative Pulse\r
+#define        AT91C_SSC_FSOS_POSITIVE             (0x2 << 20) // (SSC) Selected Receive/Transmit Frame Sync Signal: Positive Pulse\r
+#define        AT91C_SSC_FSOS_LOW                  (0x3 << 20) // (SSC) Selected Receive/Transmit Frame Sync Signal: Driver Low during data transfer\r
+#define        AT91C_SSC_FSOS_HIGH                 (0x4 << 20) // (SSC) Selected Receive/Transmit Frame Sync Signal: Driver High during data transfer\r
+#define        AT91C_SSC_FSOS_TOGGLE               (0x5 << 20) // (SSC) Selected Receive/Transmit Frame Sync Signal: Toggling at each start of data transfer\r
+#define AT91C_SSC_FSEDGE      (0x1 << 24) // (SSC) Frame Sync Edge Detection\r
+// -------- SSC_TCMR : (SSC Offset: 0x18) SSC Transmit Clock Mode Register --------\r
+// -------- SSC_TFMR : (SSC Offset: 0x1c) SSC Transmit Frame Mode Register --------\r
+#define AT91C_SSC_DATDEF      (0x1 <<  5) // (SSC) Data Default Value\r
+#define AT91C_SSC_FSDEN       (0x1 << 23) // (SSC) Frame Sync Data Enable\r
+// -------- SSC_SR : (SSC Offset: 0x40) SSC Status Register --------\r
+#define AT91C_SSC_TXRDY       (0x1 <<  0) // (SSC) Transmit Ready\r
+#define AT91C_SSC_TXEMPTY     (0x1 <<  1) // (SSC) Transmit Empty\r
+#define AT91C_SSC_ENDTX       (0x1 <<  2) // (SSC) End Of Transmission\r
+#define AT91C_SSC_TXBUFE      (0x1 <<  3) // (SSC) Transmit Buffer Empty\r
+#define AT91C_SSC_RXRDY       (0x1 <<  4) // (SSC) Receive Ready\r
+#define AT91C_SSC_OVRUN       (0x1 <<  5) // (SSC) Receive Overrun\r
+#define AT91C_SSC_ENDRX       (0x1 <<  6) // (SSC) End of Reception\r
+#define AT91C_SSC_RXBUFF      (0x1 <<  7) // (SSC) Receive Buffer Full\r
+#define AT91C_SSC_TXSYN       (0x1 << 10) // (SSC) Transmit Sync\r
+#define AT91C_SSC_RXSYN       (0x1 << 11) // (SSC) Receive Sync\r
+#define AT91C_SSC_TXENA       (0x1 << 16) // (SSC) Transmit Enable\r
+#define AT91C_SSC_RXENA       (0x1 << 17) // (SSC) Receive Enable\r
+// -------- SSC_IER : (SSC Offset: 0x44) SSC Interrupt Enable Register --------\r
+// -------- SSC_IDR : (SSC Offset: 0x48) SSC Interrupt Disable Register --------\r
+// -------- SSC_IMR : (SSC Offset: 0x4c) SSC Interrupt Mask Register --------\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Usart\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_USART {\r
+       AT91_REG         US_CR;         // Control Register\r
+       AT91_REG         US_MR;         // Mode Register\r
+       AT91_REG         US_IER;        // Interrupt Enable Register\r
+       AT91_REG         US_IDR;        // Interrupt Disable Register\r
+       AT91_REG         US_IMR;        // Interrupt Mask Register\r
+       AT91_REG         US_CSR;        // Channel Status Register\r
+       AT91_REG         US_RHR;        // Receiver Holding Register\r
+       AT91_REG         US_THR;        // Transmitter Holding Register\r
+       AT91_REG         US_BRGR;       // Baud Rate Generator Register\r
+       AT91_REG         US_RTOR;       // Receiver Time-out Register\r
+       AT91_REG         US_TTGR;       // Transmitter Time-guard Register\r
+       AT91_REG         Reserved0[5];  //\r
+       AT91_REG         US_FIDI;       // FI_DI_Ratio Register\r
+       AT91_REG         US_NER;        // Nb Errors Register\r
+       AT91_REG         Reserved1[1];  //\r
+       AT91_REG         US_IF;         // IRDA_FILTER Register\r
+       AT91_REG         Reserved2[44];         //\r
+       AT91_REG         US_RPR;        // Receive Pointer Register\r
+       AT91_REG         US_RCR;        // Receive Counter Register\r
+       AT91_REG         US_TPR;        // Transmit Pointer Register\r
+       AT91_REG         US_TCR;        // Transmit Counter Register\r
+       AT91_REG         US_RNPR;       // Receive Next Pointer Register\r
+       AT91_REG         US_RNCR;       // Receive Next Counter Register\r
+       AT91_REG         US_TNPR;       // Transmit Next Pointer Register\r
+       AT91_REG         US_TNCR;       // Transmit Next Counter Register\r
+       AT91_REG         US_PTCR;       // PDC Transfer Control Register\r
+       AT91_REG         US_PTSR;       // PDC Transfer Status Register\r
+} AT91S_USART, *AT91PS_USART;\r
+#else\r
+#define US_CR           (AT91_CAST(AT91_REG *)         0x00000000) // (US_CR) Control Register\r
+#define US_MR           (AT91_CAST(AT91_REG *)         0x00000004) // (US_MR) Mode Register\r
+#define US_IER          (AT91_CAST(AT91_REG *)         0x00000008) // (US_IER) Interrupt Enable Register\r
+#define US_IDR          (AT91_CAST(AT91_REG *)         0x0000000C) // (US_IDR) Interrupt Disable Register\r
+#define US_IMR          (AT91_CAST(AT91_REG *)         0x00000010) // (US_IMR) Interrupt Mask Register\r
+#define US_CSR          (AT91_CAST(AT91_REG *)         0x00000014) // (US_CSR) Channel Status Register\r
+#define US_RHR          (AT91_CAST(AT91_REG *)         0x00000018) // (US_RHR) Receiver Holding Register\r
+#define US_THR          (AT91_CAST(AT91_REG *)         0x0000001C) // (US_THR) Transmitter Holding Register\r
+#define US_BRGR         (AT91_CAST(AT91_REG *)         0x00000020) // (US_BRGR) Baud Rate Generator Register\r
+#define US_RTOR         (AT91_CAST(AT91_REG *)         0x00000024) // (US_RTOR) Receiver Time-out Register\r
+#define US_TTGR         (AT91_CAST(AT91_REG *)         0x00000028) // (US_TTGR) Transmitter Time-guard Register\r
+#define US_FIDI         (AT91_CAST(AT91_REG *)         0x00000040) // (US_FIDI) FI_DI_Ratio Register\r
+#define US_NER          (AT91_CAST(AT91_REG *)         0x00000044) // (US_NER) Nb Errors Register\r
+#define US_IF           (AT91_CAST(AT91_REG *)         0x0000004C) // (US_IF) IRDA_FILTER Register\r
+\r
+#endif\r
+// -------- US_CR : (USART Offset: 0x0) Debug Unit Control Register --------\r
+#define AT91C_US_STTBRK       (0x1 <<  9) // (USART) Start Break\r
+#define AT91C_US_STPBRK       (0x1 << 10) // (USART) Stop Break\r
+#define AT91C_US_STTTO        (0x1 << 11) // (USART) Start Time-out\r
+#define AT91C_US_SENDA        (0x1 << 12) // (USART) Send Address\r
+#define AT91C_US_RSTIT        (0x1 << 13) // (USART) Reset Iterations\r
+#define AT91C_US_RSTNACK      (0x1 << 14) // (USART) Reset Non Acknowledge\r
+#define AT91C_US_RETTO        (0x1 << 15) // (USART) Rearm Time-out\r
+#define AT91C_US_DTREN        (0x1 << 16) // (USART) Data Terminal ready Enable\r
+#define AT91C_US_DTRDIS       (0x1 << 17) // (USART) Data Terminal ready Disable\r
+#define AT91C_US_RTSEN        (0x1 << 18) // (USART) Request to Send enable\r
+#define AT91C_US_RTSDIS       (0x1 << 19) // (USART) Request to Send Disable\r
+// -------- US_MR : (USART Offset: 0x4) Debug Unit Mode Register --------\r
+#define AT91C_US_USMODE       (0xF <<  0) // (USART) Usart mode\r
+#define        AT91C_US_USMODE_NORMAL               (0x0) // (USART) Normal\r
+#define        AT91C_US_USMODE_RS485                (0x1) // (USART) RS485\r
+#define        AT91C_US_USMODE_HWHSH                (0x2) // (USART) Hardware Handshaking\r
+#define        AT91C_US_USMODE_MODEM                (0x3) // (USART) Modem\r
+#define        AT91C_US_USMODE_ISO7816_0            (0x4) // (USART) ISO7816 protocol: T = 0\r
+#define        AT91C_US_USMODE_ISO7816_1            (0x6) // (USART) ISO7816 protocol: T = 1\r
+#define        AT91C_US_USMODE_IRDA                 (0x8) // (USART) IrDA\r
+#define        AT91C_US_USMODE_SWHSH                (0xC) // (USART) Software Handshaking\r
+#define AT91C_US_CLKS         (0x3 <<  4) // (USART) Clock Selection (Baud Rate generator Input Clock\r
+#define        AT91C_US_CLKS_CLOCK                (0x0 <<  4) // (USART) Clock\r
+#define        AT91C_US_CLKS_FDIV1                (0x1 <<  4) // (USART) fdiv1\r
+#define        AT91C_US_CLKS_SLOW                 (0x2 <<  4) // (USART) slow_clock (ARM)\r
+#define        AT91C_US_CLKS_EXT                  (0x3 <<  4) // (USART) External (SCK)\r
+#define AT91C_US_CHRL         (0x3 <<  6) // (USART) Clock Selection (Baud Rate generator Input Clock\r
+#define        AT91C_US_CHRL_5_BITS               (0x0 <<  6) // (USART) Character Length: 5 bits\r
+#define        AT91C_US_CHRL_6_BITS               (0x1 <<  6) // (USART) Character Length: 6 bits\r
+#define        AT91C_US_CHRL_7_BITS               (0x2 <<  6) // (USART) Character Length: 7 bits\r
+#define        AT91C_US_CHRL_8_BITS               (0x3 <<  6) // (USART) Character Length: 8 bits\r
+#define AT91C_US_SYNC         (0x1 <<  8) // (USART) Synchronous Mode Select\r
+#define AT91C_US_NBSTOP       (0x3 << 12) // (USART) Number of Stop bits\r
+#define        AT91C_US_NBSTOP_1_BIT                (0x0 << 12) // (USART) 1 stop bit\r
+#define        AT91C_US_NBSTOP_15_BIT               (0x1 << 12) // (USART) Asynchronous (SYNC=0) 2 stop bits Synchronous (SYNC=1) 2 stop bits\r
+#define        AT91C_US_NBSTOP_2_BIT                (0x2 << 12) // (USART) 2 stop bits\r
+#define AT91C_US_MSBF         (0x1 << 16) // (USART) Bit Order\r
+#define AT91C_US_MODE9        (0x1 << 17) // (USART) 9-bit Character length\r
+#define AT91C_US_CKLO         (0x1 << 18) // (USART) Clock Output Select\r
+#define AT91C_US_OVER         (0x1 << 19) // (USART) Over Sampling Mode\r
+#define AT91C_US_INACK        (0x1 << 20) // (USART) Inhibit Non Acknowledge\r
+#define AT91C_US_DSNACK       (0x1 << 21) // (USART) Disable Successive NACK\r
+#define AT91C_US_MAX_ITER     (0x1 << 24) // (USART) Number of Repetitions\r
+#define AT91C_US_FILTER       (0x1 << 28) // (USART) Receive Line Filter\r
+// -------- US_IER : (USART Offset: 0x8) Debug Unit Interrupt Enable Register --------\r
+#define AT91C_US_RXBRK        (0x1 <<  2) // (USART) Break Received/End of Break\r
+#define AT91C_US_TIMEOUT      (0x1 <<  8) // (USART) Receiver Time-out\r
+#define AT91C_US_ITERATION    (0x1 << 10) // (USART) Max number of Repetitions Reached\r
+#define AT91C_US_NACK         (0x1 << 13) // (USART) Non Acknowledge\r
+#define AT91C_US_RIIC         (0x1 << 16) // (USART) Ring INdicator Input Change Flag\r
+#define AT91C_US_DSRIC        (0x1 << 17) // (USART) Data Set Ready Input Change Flag\r
+#define AT91C_US_DCDIC        (0x1 << 18) // (USART) Data Carrier Flag\r
+#define AT91C_US_CTSIC        (0x1 << 19) // (USART) Clear To Send Input Change Flag\r
+// -------- US_IDR : (USART Offset: 0xc) Debug Unit Interrupt Disable Register --------\r
+// -------- US_IMR : (USART Offset: 0x10) Debug Unit Interrupt Mask Register --------\r
+// -------- US_CSR : (USART Offset: 0x14) Debug Unit Channel Status Register --------\r
+#define AT91C_US_RI           (0x1 << 20) // (USART) Image of RI Input\r
+#define AT91C_US_DSR          (0x1 << 21) // (USART) Image of DSR Input\r
+#define AT91C_US_DCD          (0x1 << 22) // (USART) Image of DCD Input\r
+#define AT91C_US_CTS          (0x1 << 23) // (USART) Image of CTS Input\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Two-wire Interface\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_TWI {\r
+       AT91_REG         TWI_CR;        // Control Register\r
+       AT91_REG         TWI_MMR;       // Master Mode Register\r
+       AT91_REG         Reserved0[1];  //\r
+       AT91_REG         TWI_IADR;      // Internal Address Register\r
+       AT91_REG         TWI_CWGR;      // Clock Waveform Generator Register\r
+       AT91_REG         Reserved1[3];  //\r
+       AT91_REG         TWI_SR;        // Status Register\r
+       AT91_REG         TWI_IER;       // Interrupt Enable Register\r
+       AT91_REG         TWI_IDR;       // Interrupt Disable Register\r
+       AT91_REG         TWI_IMR;       // Interrupt Mask Register\r
+       AT91_REG         TWI_RHR;       // Receive Holding Register\r
+       AT91_REG         TWI_THR;       // Transmit Holding Register\r
+       AT91_REG         Reserved2[50];         //\r
+       AT91_REG         TWI_RPR;       // Receive Pointer Register\r
+       AT91_REG         TWI_RCR;       // Receive Counter Register\r
+       AT91_REG         TWI_TPR;       // Transmit Pointer Register\r
+       AT91_REG         TWI_TCR;       // Transmit Counter Register\r
+       AT91_REG         TWI_RNPR;      // Receive Next Pointer Register\r
+       AT91_REG         TWI_RNCR;      // Receive Next Counter Register\r
+       AT91_REG         TWI_TNPR;      // Transmit Next Pointer Register\r
+       AT91_REG         TWI_TNCR;      // Transmit Next Counter Register\r
+       AT91_REG         TWI_PTCR;      // PDC Transfer Control Register\r
+       AT91_REG         TWI_PTSR;      // PDC Transfer Status Register\r
+} AT91S_TWI, *AT91PS_TWI;\r
+#else\r
+#define TWI_CR          (AT91_CAST(AT91_REG *)         0x00000000) // (TWI_CR) Control Register\r
+#define TWI_MMR         (AT91_CAST(AT91_REG *)         0x00000004) // (TWI_MMR) Master Mode Register\r
+#define TWI_IADR        (AT91_CAST(AT91_REG *)         0x0000000C) // (TWI_IADR) Internal Address Register\r
+#define TWI_CWGR        (AT91_CAST(AT91_REG *)         0x00000010) // (TWI_CWGR) Clock Waveform Generator Register\r
+#define TWI_SR          (AT91_CAST(AT91_REG *)         0x00000020) // (TWI_SR) Status Register\r
+#define TWI_IER         (AT91_CAST(AT91_REG *)         0x00000024) // (TWI_IER) Interrupt Enable Register\r
+#define TWI_IDR         (AT91_CAST(AT91_REG *)         0x00000028) // (TWI_IDR) Interrupt Disable Register\r
+#define TWI_IMR         (AT91_CAST(AT91_REG *)         0x0000002C) // (TWI_IMR) Interrupt Mask Register\r
+#define TWI_RHR         (AT91_CAST(AT91_REG *)         0x00000030) // (TWI_RHR) Receive Holding Register\r
+#define TWI_THR         (AT91_CAST(AT91_REG *)         0x00000034) // (TWI_THR) Transmit Holding Register\r
+\r
+#endif\r
+// -------- TWI_CR : (TWI Offset: 0x0) TWI Control Register --------\r
+#define AT91C_TWI_START       (0x1 <<  0) // (TWI) Send a START Condition\r
+#define AT91C_TWI_STOP        (0x1 <<  1) // (TWI) Send a STOP Condition\r
+#define AT91C_TWI_MSEN        (0x1 <<  2) // (TWI) TWI Master Transfer Enabled\r
+#define AT91C_TWI_MSDIS       (0x1 <<  3) // (TWI) TWI Master Transfer Disabled\r
+#define AT91C_TWI_SWRST       (0x1 <<  7) // (TWI) Software Reset\r
+// -------- TWI_MMR : (TWI Offset: 0x4) TWI Master Mode Register --------\r
+#define AT91C_TWI_IADRSZ      (0x3 <<  8) // (TWI) Internal Device Address Size\r
+#define        AT91C_TWI_IADRSZ_NO                   (0x0 <<  8) // (TWI) No internal device address\r
+#define        AT91C_TWI_IADRSZ_1_BYTE               (0x1 <<  8) // (TWI) One-byte internal device address\r
+#define        AT91C_TWI_IADRSZ_2_BYTE               (0x2 <<  8) // (TWI) Two-byte internal device address\r
+#define        AT91C_TWI_IADRSZ_3_BYTE               (0x3 <<  8) // (TWI) Three-byte internal device address\r
+#define AT91C_TWI_MREAD       (0x1 << 12) // (TWI) Master Read Direction\r
+#define AT91C_TWI_DADR        (0x7F << 16) // (TWI) Device Address\r
+// -------- TWI_CWGR : (TWI Offset: 0x10) TWI Clock Waveform Generator Register --------\r
+#define AT91C_TWI_CLDIV       (0xFF <<  0) // (TWI) Clock Low Divider\r
+#define AT91C_TWI_CHDIV       (0xFF <<  8) // (TWI) Clock High Divider\r
+#define AT91C_TWI_CKDIV       (0x7 << 16) // (TWI) Clock Divider\r
+// -------- TWI_SR : (TWI Offset: 0x20) TWI Status Register --------\r
+#define AT91C_TWI_TXCOMP      (0x1 <<  0) // (TWI) Transmission Completed\r
+#define AT91C_TWI_RXRDY       (0x1 <<  1) // (TWI) Receive holding register ReaDY\r
+#define AT91C_TWI_TXRDY       (0x1 <<  2) // (TWI) Transmit holding register ReaDY\r
+#define AT91C_TWI_OVRE        (0x1 <<  6) // (TWI) Overrun Error\r
+#define AT91C_TWI_UNRE        (0x1 <<  7) // (TWI) Underrun Error\r
+#define AT91C_TWI_NACK        (0x1 <<  8) // (TWI) Not Acknowledged\r
+#define AT91C_TWI_ENDRX       (0x1 << 12) // (TWI)\r
+#define AT91C_TWI_ENDTX       (0x1 << 13) // (TWI)\r
+#define AT91C_TWI_RXBUFF      (0x1 << 14) // (TWI)\r
+#define AT91C_TWI_TXBUFE      (0x1 << 15) // (TWI)\r
+// -------- TWI_IER : (TWI Offset: 0x24) TWI Interrupt Enable Register --------\r
+// -------- TWI_IDR : (TWI Offset: 0x28) TWI Interrupt Disable Register --------\r
+// -------- TWI_IMR : (TWI Offset: 0x2c) TWI Interrupt Mask Register --------\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Timer Counter Channel Interface\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_TC {\r
+       AT91_REG         TC_CCR;        // Channel Control Register\r
+       AT91_REG         TC_CMR;        // Channel Mode Register (Capture Mode / Waveform Mode)\r
+       AT91_REG         Reserved0[2];  //\r
+       AT91_REG         TC_CV;         // Counter Value\r
+       AT91_REG         TC_RA;         // Register A\r
+       AT91_REG         TC_RB;         // Register B\r
+       AT91_REG         TC_RC;         // Register C\r
+       AT91_REG         TC_SR;         // Status Register\r
+       AT91_REG         TC_IER;        // Interrupt Enable Register\r
+       AT91_REG         TC_IDR;        // Interrupt Disable Register\r
+       AT91_REG         TC_IMR;        // Interrupt Mask Register\r
+} AT91S_TC, *AT91PS_TC;\r
+#else\r
+#define TC_CCR          (AT91_CAST(AT91_REG *)         0x00000000) // (TC_CCR) Channel Control Register\r
+#define TC_CMR          (AT91_CAST(AT91_REG *)         0x00000004) // (TC_CMR) Channel Mode Register (Capture Mode / Waveform Mode)\r
+#define TC_CV           (AT91_CAST(AT91_REG *)         0x00000010) // (TC_CV) Counter Value\r
+#define TC_RA           (AT91_CAST(AT91_REG *)         0x00000014) // (TC_RA) Register A\r
+#define TC_RB           (AT91_CAST(AT91_REG *)         0x00000018) // (TC_RB) Register B\r
+#define TC_RC           (AT91_CAST(AT91_REG *)         0x0000001C) // (TC_RC) Register C\r
+#define TC_SR           (AT91_CAST(AT91_REG *)         0x00000020) // (TC_SR) Status Register\r
+#define TC_IER          (AT91_CAST(AT91_REG *)         0x00000024) // (TC_IER) Interrupt Enable Register\r
+#define TC_IDR          (AT91_CAST(AT91_REG *)         0x00000028) // (TC_IDR) Interrupt Disable Register\r
+#define TC_IMR          (AT91_CAST(AT91_REG *)         0x0000002C) // (TC_IMR) Interrupt Mask Register\r
+\r
+#endif\r
+// -------- TC_CCR : (TC Offset: 0x0) TC Channel Control Register --------\r
+#define AT91C_TC_CLKEN                       (0x1 <<  0) // (TC) Counter Clock Enable Command\r
+#define AT91C_TC_CLKDIS                      (0x1 <<  1) // (TC) Counter Clock Disable Command\r
+#define AT91C_TC_SWTRG                       (0x1 <<  2) // (TC) Software Trigger Command\r
+// -------- TC_CMR : (TC Offset: 0x4) TC Channel Mode Register: Capture Mode / Waveform Mode --------\r
+#define AT91C_TC_CLKS                        (0x7 <<  0) // (TC) Clock Selection\r
+#define AT91C_TC_CLKS_TIMER_DIV1_CLOCK       (0x0) // (TC) Clock selected: TIMER_DIV1_CLOCK\r
+#define AT91C_TC_CLKS_TIMER_DIV2_CLOCK       (0x1) // (TC) Clock selected: TIMER_DIV2_CLOCK\r
+#define AT91C_TC_CLKS_TIMER_DIV3_CLOCK       (0x2) // (TC) Clock selected: TIMER_DIV3_CLOCK\r
+#define T91C_TC_CLKS_TIMER_DIV4_CLOCK        (0x3) // (TC) Clock selected: TIMER_DIV4_CLOCK\r
+#define AT91C_TC_CLKS_TIMER_DIV5_CLOCK       (0x4) // (TC) Clock selected: TIMER_DIV5_CLOCK\r
+#define AT91C_TC_CLKS_XC0                    (0x5) // (TC) Clock selected: XC0\r
+#define AT91C_TC_CLKS_XC1                    (0x6) // (TC) Clock selected: XC1\r
+#define AT91C_TC_CLKS_XC2                    (0x7) // (TC) Clock selected: XC2\r
+#define AT91C_TC_CLKI                        (0x1 <<  3) // (TC) Clock Invert\r
+#define AT91C_TC_BURST                       (0x3 <<  4) // (TC) Burst Signal Selection\r
+#define AT91C_TC_BURST_NONE                  (0x0 <<  4) // (TC) The clock is not gated by an external signal\r
+#define AT91C_TC_BURST_XC0                   (0x1 <<  4) // (TC) XC0 is ANDed with the selected clock\r
+#define AT91C_TC_BURST_XC1                   (0x2 <<  4) // (TC) XC1 is ANDed with the selected clock\r
+#define AT91C_TC_BURST_XC2                   (0x3 <<  4) // (TC) XC2 is ANDed with the selected clock\r
+#define AT91C_TC_CPCSTOP                     (0x1 <<  6) // (TC) Counter Clock Stopped with RC Compare\r
+#define AT91C_TC_LDBSTOP                     (0x1 <<  6) // (TC) Counter Clock Stopped with RB Loading\r
+#define AT91C_TC_CPCDIS                      (0x1 <<  7) // (TC) Counter Clock Disable with RC Compare\r
+#define AT91C_TC_LDBDIS                      (0x1 <<  7) // (TC) Counter Clock Disabled with RB Loading\r
+#define AT91C_TC_ETRGEDG                     (0x3 <<  8) // (TC) External Trigger Edge Selection\r
+#define AT91C_TC_ETRGEDG_NONE                (0x0 <<  8) // (TC) Edge: None\r
+#define AT91C_TC_ETRGEDG_RISING              (0x1 <<  8) // (TC) Edge: rising edge\r
+#define AT91C_TC_ETRGEDG_FALLING             (0x2 <<  8) // (TC) Edge: falling edge\r
+#define AT91C_TC_ETRGEDG_BOTH                (0x3 <<  8) // (TC) Edge: each edge\r
+#define AT91C_TC_EEVTEDG                     (0x3 <<  8) // (TC) External Event Edge Selection\r
+#define AT91C_TC_EEVTEDG_NONE                (0x0 <<  8) // (TC) Edge: None\r
+#define AT91C_TC_EEVTEDG_RISING              (0x1 <<  8) // (TC) Edge: rising edge\r
+#define AT91C_TC_EEVTEDG_FALLING             (0x2 <<  8) // (TC) Edge: falling edge\r
+#define AT91C_TC_EEVTEDG_BOTH                (0x3 <<  8) // (TC) Edge: each edge\r
+#define AT91C_TC_EEVT                        (0x3 << 10) // (TC) External Event  Selection\r
+#define AT91C_TC_EEVT_TIOB                   (0x0 << 10) // (TC) Signal selected as external event: TIOB TIOB direction: input\r
+#define AT91C_TC_EEVT_XC0                    (0x1 << 10) // (TC) Signal selected as external event: XC0 TIOB direction: output\r
+#define AT91C_TC_EEVT_XC1                    (0x2 << 10) // (TC) Signal selected as external event: XC1 TIOB direction: output\r
+#define AT91C_TC_EEVT_XC2                    (0x3 << 10) // (TC) Signal selected as external event: XC2 TIOB direction: output\r
+#define AT91C_TC_ABETRG                      (0x1 << 10) // (TC) TIOA or TIOB External Trigger Selection\r
+#define AT91C_TC_ENETRG                      (0x1 << 12) // (TC) External Event Trigger enable\r
+#define AT91C_TC_WAVESEL                     (0x3 << 13) // (TC) Waveform  Selection\r
+#define AT91C_TC_WAVESEL_UP                  (0x0 << 13) // (TC) UP mode without atomatic trigger on RC Compare\r
+#define AT91C_TC_WAVESEL_UPDOWN              (0x1 << 13) // (TC) UPDOWN mode without automatic trigger on RC Compare\r
+#define AT91C_TC_WAVESEL_UP_AUTO             (0x2 << 13) // (TC) UP mode with automatic trigger on RC Compare\r
+#define AT91C_TC_WAVESEL_UPDOWN_AUTO         (0x3 << 13) // (TC) UPDOWN mode with automatic trigger on RC Compare\r
+#define AT91C_TC_CPCTRG                      (0x1 << 14) // (TC) RC Compare Trigger Enable\r
+#define AT91C_TC_WAVE                        (0x1 << 15) // (TC)\r
+#define AT91C_TC_ACPA                        (0x3 << 16) // (TC) RA Compare Effect on TIOA\r
+#define T91C_TC_ACPA_NONE                    (0x0 << 16) // (TC) Effect: none\r
+#define AT91C_TC_ACPA_SET                    (0x1 << 16) // (TC) Effect: set\r
+#define AT91C_TC_ACPA_CLEAR                  (0x2 << 16) // (TC) Effect: clear\r
+#define AT91C_TC_ACPA_TOGGLE                 (0x3 << 16) // (TC) Effect: toggle\r
+#define AT91C_TC_LDRA                        (0x3 << 16) // (TC) RA Loading Selection\r
+#define T91C_TC_LDRA_NONE                    (0x0 << 16) // (TC) Edge: None\r
+#define AT91C_TC_LDRA_RISING                 (0x1 << 16) // (TC) Edge: rising edge of TIOA\r
+#define AT91C_TC_LDRA_FALLING                (0x2 << 16) // (TC) Edge: falling edge of TIOA\r
+#define AT91C_TC_LDRA_BOTH                   (0x3 << 16) // (TC) Edge: each edge of TIOA\r
+#define AT91C_TC_ACPC                        (0x3 << 18) // (TC) RC Compare Effect on TIOA\r
+#define AT91C_TC_ACPC_NONE                   (0x0 << 18) // (TC) Effect: none\r
+#define AT91C_TC_ACPC_SET                    (0x1 << 18) // (TC) Effect: set\r
+#define AT91C_TC_ACPC_CLEAR                  (0x2 << 18) // (TC) Effect: clear\r
+#define AT91C_TC_ACPC_TOGGLE                 (0x3 << 18) // (TC) Effect: toggle\r
+#define AT91C_TC_LDRB                        (0x3 << 18) // (TC) RB Loading Selection\r
+#define AT91C_TC_LDRB_NONE                   (0x0 << 18) // (TC) Edge: None\r
+#define AT91C_TC_LDRB_RISING                 (0x1 << 18) // (TC) Edge: rising edge of TIOA\r
+#define AT91C_TC_LDRB_FALLING                (0x2 << 18) // (TC) Edge: falling edge of TIOA\r
+#define AT91C_TC_LDRB_BOTH                   (0x3 << 18) // (TC) Edge: each edge of TIOA\r
+#define AT91C_TC_AEEVT                       (0x3 << 20) // (TC) External Event Effect on TIOA\r
+#define AT91C_TC_AEEVT_NONE                  (0x0 << 20) // (TC) Effect: none\r
+#define AT91C_TC_AEEVT_SET                   (0x1 << 20) // (TC) Effect: set\r
+#define AT91C_TC_AEEVT_CLEAR                 (0x2 << 20) // (TC) Effect: clear\r
+#define AT91C_TC_AEEVT_TOGGLE                (0x3 << 20) // (TC) Effect: toggle\r
+#define AT91C_TC_ASWTRG                      (0x3 << 22) // (TC) Software Trigger Effect on TIOA\r
+#define AT91C_TC_ASWTRG_NONE                 (0x0 << 22) // (TC) Effect: none\r
+#define AT91C_TC_ASWTRG_SET                  (0x1 << 22) // (TC) Effect: set\r
+#define AT91C_TC_ASWTRG_CLEAR                (0x2 << 22) // (TC) Effect: clear\r
+#define AT91C_TC_ASWTRG_TOGGLE               (0x3 << 22) // (TC) Effect: toggle\r
+#define AT91C_TC_BCPB                        (0x3 << 24) // (TC) RB Compare Effect on TIOB\r
+#define AT91C_TC_BCPB_NONE                   (0x0 << 24) // (TC) Effect: none\r
+#define AT91C_TC_BCPB_SET                    (0x1 << 24) // (TC) Effect: set\r
+#define AT91C_TC_BCPB_CLEAR                  (0x2 << 24) // (TC) Effect: clear\r
+#define AT91C_TC_BCPB_TOGGLE                 (0x3 << 24) // (TC) Effect: toggle\r
+#define AT91C_TC_BCPC                        (0x3 << 26) // (TC) RC Compare Effect on TIOB\r
+#define AT91C_TC_BCPC_NONE                   (0x0 << 26) // (TC) Effect: none\r
+#define AT91C_TC_BCPC_SET                    (0x1 << 26) // (TC) Effect: set\r
+#define AT91C_TC_BCPC_CLEAR                  (0x2 << 26) // (TC) Effect: clear\r
+#define AT91C_TC_BCPC_TOGGLE                 (0x3 << 26) // (TC) Effect: toggle\r
+#define AT91C_TC_BEEVT                       (0x3 << 28) // (TC) External Event Effect on TIOB\r
+#define AT91C_TC_BEEVT_NONE                  (0x0 << 28) // (TC) Effect: none\r
+#define AT91C_TC_BEEVT_SET                   (0x1 << 28) // (TC) Effect: set\r
+#define AT91C_TC_BEEVT_CLEAR                 (0x2 << 28) // (TC) Effect: clear\r
+#define AT91C_TC_BEEVT_TOGGLE                (0x3 << 28) // (TC) Effect: toggle\r
+#define AT91C_TC_BSWTRG                      (0x3 << 30) // (TC) Software Trigger Effect on TIOB\r
+#define AT91C_TC_BSWTRG_NONE                 (0x0 << 30) // (TC) Effect: none\r
+#define AT91C_TC_BSWTRG_SET                  (0x1 << 30) // (TC) Effect: set\r
+#define AT91C_TC_BSWTRG_CLEAR                (0x2 << 30) // (TC) Effect: clear\r
+#define AT91C_TC_BSWTRG_TOGGLE               (0x3 << 30) // (TC) Effect: toggle\r
+// -------- TC_SR : (TC Offset: 0x20) TC Channel Status Register --------\r
+#define AT91C_TC_COVFS                       (0x1 <<  0) // (TC) Counter Overflow\r
+#define AT91C_TC_LOVRS                       (0x1 <<  1) // (TC) Load Overrun\r
+#define AT91C_TC_CPAS                        (0x1 <<  2) // (TC) RA Compare\r
+#define AT91C_TC_CPBS                        (0x1 <<  3) // (TC) RB Compare\r
+#define AT91C_TC_CPCS                        (0x1 <<  4) // (TC) RC Compare\r
+#define AT91C_TC_LDRAS                       (0x1 <<  5) // (TC) RA Loading\r
+#define AT91C_TC_LDRBS                       (0x1 <<  6) // (TC) RB Loading\r
+#define AT91C_TC_ETRGS                       (0x1 <<  7) // (TC) External Trigger\r
+#define AT91C_TC_CLKSTA                      (0x1 << 16) // (TC) Clock Enabling\r
+#define AT91C_TC_MTIOA                       (0x1 << 17) // (TC) TIOA Mirror\r
+#define AT91C_TC_MTIOB                       (0x1 << 18) // (TC) TIOA Mirror\r
+// -------- TC_IER : (TC Offset: 0x24) TC Channel Interrupt Enable Register --------\r
+// -------- TC_IDR : (TC Offset: 0x28) TC Channel Interrupt Disable Register --------\r
+// -------- TC_IMR : (TC Offset: 0x2c) TC Channel Interrupt Mask Register --------\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Timer Counter Interface\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_TCB {\r
+       AT91S_TC         TCB_TC0;       // TC Channel 0\r
+       AT91_REG         Reserved0[4];  //\r
+       AT91S_TC         TCB_TC1;       // TC Channel 1\r
+       AT91_REG         Reserved1[4];  //\r
+       AT91S_TC         TCB_TC2;       // TC Channel 2\r
+       AT91_REG         Reserved2[4];  //\r
+       AT91_REG         TCB_BCR;       // TC Block Control Register\r
+       AT91_REG         TCB_BMR;       // TC Block Mode Register\r
+} AT91S_TCB, *AT91PS_TCB;\r
+#else\r
+#define TCB_BCR         (AT91_CAST(AT91_REG *)         0x000000C0) // (TCB_BCR) TC Block Control Register\r
+#define TCB_BMR         (AT91_CAST(AT91_REG *)         0x000000C4) // (TCB_BMR) TC Block Mode Register\r
+\r
+#endif\r
+// -------- TCB_BCR : (TCB Offset: 0xc0) TC Block Control Register --------\r
+#define AT91C_TCB_SYNC        (0x1 <<  0) // (TCB) Synchro Command\r
+// -------- TCB_BMR : (TCB Offset: 0xc4) TC Block Mode Register --------\r
+#define AT91C_TCB_TC0XC0S     (0x3 <<  0) // (TCB) External Clock Signal 0 Selection\r
+#define        AT91C_TCB_TC0XC0S_TCLK0                (0x0) // (TCB) TCLK0 connected to XC0\r
+#define        AT91C_TCB_TC0XC0S_NONE                 (0x1) // (TCB) None signal connected to XC0\r
+#define        AT91C_TCB_TC0XC0S_TIOA1                (0x2) // (TCB) TIOA1 connected to XC0\r
+#define        AT91C_TCB_TC0XC0S_TIOA2                (0x3) // (TCB) TIOA2 connected to XC0\r
+#define AT91C_TCB_TC1XC1S     (0x3 <<  2) // (TCB) External Clock Signal 1 Selection\r
+#define        AT91C_TCB_TC1XC1S_TCLK1                (0x0 <<  2) // (TCB) TCLK1 connected to XC1\r
+#define        AT91C_TCB_TC1XC1S_NONE                 (0x1 <<  2) // (TCB) None signal connected to XC1\r
+#define        AT91C_TCB_TC1XC1S_TIOA0                (0x2 <<  2) // (TCB) TIOA0 connected to XC1\r
+#define        AT91C_TCB_TC1XC1S_TIOA2                (0x3 <<  2) // (TCB) TIOA2 connected to XC1\r
+#define AT91C_TCB_TC2XC2S     (0x3 <<  4) // (TCB) External Clock Signal 2 Selection\r
+#define        AT91C_TCB_TC2XC2S_TCLK2                (0x0 <<  4) // (TCB) TCLK2 connected to XC2\r
+#define        AT91C_TCB_TC2XC2S_NONE                 (0x1 <<  4) // (TCB) None signal connected to XC2\r
+#define        AT91C_TCB_TC2XC2S_TIOA0                (0x2 <<  4) // (TCB) TIOA0 connected to XC2\r
+#define        AT91C_TCB_TC2XC2S_TIOA1                (0x3 <<  4) // (TCB) TIOA2 connected to XC2\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR PWMC Channel Interface\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_PWMC_CH {\r
+       AT91_REG         PWMC_CMR;      // Channel Mode Register\r
+       AT91_REG         PWMC_CDTYR;    // Channel Duty Cycle Register\r
+       AT91_REG         PWMC_CPRDR;    // Channel Period Register\r
+       AT91_REG         PWMC_CCNTR;    // Channel Counter Register\r
+       AT91_REG         PWMC_CUPDR;    // Channel Update Register\r
+       AT91_REG         PWMC_Reserved[3];      // Reserved\r
+} AT91S_PWMC_CH, *AT91PS_PWMC_CH;\r
+#else\r
+#define PWMC_CMR        (AT91_CAST(AT91_REG *)         0x00000000) // (PWMC_CMR) Channel Mode Register\r
+#define PWMC_CDTYR      (AT91_CAST(AT91_REG *)         0x00000004) // (PWMC_CDTYR) Channel Duty Cycle Register\r
+#define PWMC_CPRDR      (AT91_CAST(AT91_REG *)         0x00000008) // (PWMC_CPRDR) Channel Period Register\r
+#define PWMC_CCNTR      (AT91_CAST(AT91_REG *)         0x0000000C) // (PWMC_CCNTR) Channel Counter Register\r
+#define PWMC_CUPDR      (AT91_CAST(AT91_REG *)         0x00000010) // (PWMC_CUPDR) Channel Update Register\r
+#define Reserved        (AT91_CAST(AT91_REG *)         0x00000014) // (Reserved) Reserved\r
+\r
+#endif\r
+// -------- PWMC_CMR : (PWMC_CH Offset: 0x0) PWMC Channel Mode Register --------\r
+#define AT91C_PWMC_CPRE       (0xF <<  0) // (PWMC_CH) Channel Pre-scaler : PWMC_CLKx\r
+#define        AT91C_PWMC_CPRE_MCK                  (0x0) // (PWMC_CH)\r
+#define        AT91C_PWMC_CPRE_MCKA                 (0xB) // (PWMC_CH)\r
+#define        AT91C_PWMC_CPRE_MCKB                 (0xC) // (PWMC_CH)\r
+#define AT91C_PWMC_CALG       (0x1 <<  8) // (PWMC_CH) Channel Alignment\r
+#define AT91C_PWMC_CPOL       (0x1 <<  9) // (PWMC_CH) Channel Polarity\r
+#define AT91C_PWMC_CPD        (0x1 << 10) // (PWMC_CH) Channel Update Period\r
+// -------- PWMC_CDTYR : (PWMC_CH Offset: 0x4) PWMC Channel Duty Cycle Register --------\r
+#define AT91C_PWMC_CDTY       (0x0 <<  0) // (PWMC_CH) Channel Duty Cycle\r
+// -------- PWMC_CPRDR : (PWMC_CH Offset: 0x8) PWMC Channel Period Register --------\r
+#define AT91C_PWMC_CPRD       (0x0 <<  0) // (PWMC_CH) Channel Period\r
+// -------- PWMC_CCNTR : (PWMC_CH Offset: 0xc) PWMC Channel Counter Register --------\r
+#define AT91C_PWMC_CCNT       (0x0 <<  0) // (PWMC_CH) Channel Counter\r
+// -------- PWMC_CUPDR : (PWMC_CH Offset: 0x10) PWMC Channel Update Register --------\r
+#define AT91C_PWMC_CUPD       (0x0 <<  0) // (PWMC_CH) Channel Update\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR Pulse Width Modulation Controller Interface\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_PWMC {\r
+       AT91_REG         PWMC_MR;       // PWMC Mode Register\r
+       AT91_REG         PWMC_ENA;      // PWMC Enable Register\r
+       AT91_REG         PWMC_DIS;      // PWMC Disable Register\r
+       AT91_REG         PWMC_SR;       // PWMC Status Register\r
+       AT91_REG         PWMC_IER;      // PWMC Interrupt Enable Register\r
+       AT91_REG         PWMC_IDR;      // PWMC Interrupt Disable Register\r
+       AT91_REG         PWMC_IMR;      // PWMC Interrupt Mask Register\r
+       AT91_REG         PWMC_ISR;      // PWMC Interrupt Status Register\r
+       AT91_REG         Reserved0[55];         //\r
+       AT91_REG         PWMC_VR;       // PWMC Version Register\r
+       AT91_REG         Reserved1[64];         //\r
+       AT91S_PWMC_CH    PWMC_CH[4];    // PWMC Channel\r
+} AT91S_PWMC, *AT91PS_PWMC;\r
+#else\r
+#define PWMC_MR         (AT91_CAST(AT91_REG *)         0x00000000) // (PWMC_MR) PWMC Mode Register\r
+#define PWMC_ENA        (AT91_CAST(AT91_REG *)         0x00000004) // (PWMC_ENA) PWMC Enable Register\r
+#define PWMC_DIS        (AT91_CAST(AT91_REG *)         0x00000008) // (PWMC_DIS) PWMC Disable Register\r
+#define PWMC_SR         (AT91_CAST(AT91_REG *)         0x0000000C) // (PWMC_SR) PWMC Status Register\r
+#define PWMC_IER        (AT91_CAST(AT91_REG *)         0x00000010) // (PWMC_IER) PWMC Interrupt Enable Register\r
+#define PWMC_IDR        (AT91_CAST(AT91_REG *)         0x00000014) // (PWMC_IDR) PWMC Interrupt Disable Register\r
+#define PWMC_IMR        (AT91_CAST(AT91_REG *)         0x00000018) // (PWMC_IMR) PWMC Interrupt Mask Register\r
+#define PWMC_ISR        (AT91_CAST(AT91_REG *)         0x0000001C) // (PWMC_ISR) PWMC Interrupt Status Register\r
+#define PWMC_VR         (AT91_CAST(AT91_REG *)         0x000000FC) // (PWMC_VR) PWMC Version Register\r
+\r
+#endif\r
+// -------- PWMC_MR : (PWMC Offset: 0x0) PWMC Mode Register --------\r
+#define AT91C_PWMC_DIVA       (0xFF <<  0) // (PWMC) CLKA divide factor.\r
+#define AT91C_PWMC_PREA       (0xF <<  8) // (PWMC) Divider Input Clock Prescaler A\r
+#define        AT91C_PWMC_PREA_MCK                  (0x0 <<  8) // (PWMC)\r
+#define AT91C_PWMC_DIVB       (0xFF << 16) // (PWMC) CLKB divide factor.\r
+#define AT91C_PWMC_PREB       (0xF << 24) // (PWMC) Divider Input Clock Prescaler B\r
+#define        AT91C_PWMC_PREB_MCK                  (0x0 << 24) // (PWMC)\r
+// -------- PWMC_ENA : (PWMC Offset: 0x4) PWMC Enable Register --------\r
+#define AT91C_PWMC_CHID0      (0x1 <<  0) // (PWMC) Channel ID 0\r
+#define AT91C_PWMC_CHID1      (0x1 <<  1) // (PWMC) Channel ID 1\r
+#define AT91C_PWMC_CHID2      (0x1 <<  2) // (PWMC) Channel ID 2\r
+#define AT91C_PWMC_CHID3      (0x1 <<  3) // (PWMC) Channel ID 3\r
+// -------- PWMC_DIS : (PWMC Offset: 0x8) PWMC Disable Register --------\r
+// -------- PWMC_SR : (PWMC Offset: 0xc) PWMC Status Register --------\r
+// -------- PWMC_IER : (PWMC Offset: 0x10) PWMC Interrupt Enable Register --------\r
+// -------- PWMC_IDR : (PWMC Offset: 0x14) PWMC Interrupt Disable Register --------\r
+// -------- PWMC_IMR : (PWMC Offset: 0x18) PWMC Interrupt Mask Register --------\r
+// -------- PWMC_ISR : (PWMC Offset: 0x1c) PWMC Interrupt Status Register --------\r
+\r
+// *****************************************************************************\r
+//              SOFTWARE API DEFINITION  FOR USB Device Interface\r
+// *****************************************************************************\r
+#ifndef __ASSEMBLY__\r
+typedef struct _AT91S_UDP {\r
+       AT91_REG         UDP_NUM;       // Frame Number Register\r
+       AT91_REG         UDP_GLBSTATE;  // Global State Register\r
+       AT91_REG         UDP_FADDR;     // Function Address Register\r
+       AT91_REG         Reserved0[1];  //\r
+       AT91_REG         UDP_IER;       // Interrupt Enable Register\r
+       AT91_REG         UDP_IDR;       // Interrupt Disable Register\r
+       AT91_REG         UDP_IMR;       // Interrupt Mask Register\r
+       AT91_REG         UDP_ISR;       // Interrupt Status Register\r
+       AT91_REG         UDP_ICR;       // Interrupt Clear Register\r
+       AT91_REG         Reserved1[1];  //\r
+       AT91_REG         UDP_RSTEP;     // Reset Endpoint Register\r
+       AT91_REG         Reserved2[1];  //\r
+       AT91_REG         UDP_CSR[4];    // Endpoint Control and Status Register\r
+       AT91_REG         Reserved3[4];  //\r
+       AT91_REG         UDP_FDR[4];    // Endpoint FIFO Data Register\r
+       AT91_REG         Reserved4[5];  //\r
+       AT91_REG         UDP_TXVC;      // Transceiver Control Register\r
+} AT91S_UDP, *AT91PS_UDP;\r
+#else\r
+#define UDP_FRM_NUM     (AT91_CAST(AT91_REG *)         0x00000000) // (UDP_FRM_NUM) Frame Number Register\r
+#define UDP_GLBSTATE    (AT91_CAST(AT91_REG *)         0x00000004) // (UDP_GLBSTATE) Global State Register\r
+#define UDP_FADDR       (AT91_CAST(AT91_REG *)         0x00000008) // (UDP_FADDR) Function Address Register\r
+#define UDP_IER         (AT91_CAST(AT91_REG *)         0x00000010) // (UDP_IER) Interrupt Enable Register\r
+#define UDP_IDR         (AT91_CAST(AT91_REG *)         0x00000014) // (UDP_IDR) Interrupt Disable Register\r
+#define UDP_IMR         (AT91_CAST(AT91_REG *)         0x00000018) // (UDP_IMR) Interrupt Mask Register\r
+#define UDP_ISR         (AT91_CAST(AT91_REG *)         0x0000001C) // (UDP_ISR) Interrupt Status Register\r
+#define UDP_ICR         (AT91_CAST(AT91_REG *)         0x00000020) // (UDP_ICR) Interrupt Clear Register\r
+#define UDP_RSTEP       (AT91_CAST(AT91_REG *)         0x00000028) // (UDP_RSTEP) Reset Endpoint Register\r
+#define UDP_CSR         (AT91_CAST(AT91_REG *)         0x00000030) // (UDP_CSR) Endpoint Control and Status Register\r
+#define UDP_FDR         (AT91_CAST(AT91_REG *)         0x00000050) // (UDP_FDR) Endpoint FIFO Data Register\r
+#define UDP_TXVC        (AT91_CAST(AT91_REG *)         0x00000074) // (UDP_TXVC) Transceiver Control Register\r
+\r
+#endif\r
+// -------- UDP_FRM_NUM : (UDP Offset: 0x0) USB Frame Number Register --------\r
+#define AT91C_UDP_FRM_NUM     (0x7FF <<  0) // (UDP) Frame Number as Defined in the Packet Field Formats\r
+#define AT91C_UDP_FRM_ERR     (0x1 << 16) // (UDP) Frame Error\r
+#define AT91C_UDP_FRM_OK      (0x1 << 17) // (UDP) Frame OK\r
+// -------- UDP_GLB_STATE : (UDP Offset: 0x4) USB Global State Register --------\r
+#define AT91C_UDP_FADDEN      (0x1 <<  0) // (UDP) Function Address Enable\r
+#define AT91C_UDP_CONFG       (0x1 <<  1) // (UDP) Configured\r
+#define AT91C_UDP_ESR         (0x1 <<  2) // (UDP) Enable Send Resume\r
+#define AT91C_UDP_RSMINPR     (0x1 <<  3) // (UDP) A Resume Has Been Sent to the Host\r
+#define AT91C_UDP_RMWUPE      (0x1 <<  4) // (UDP) Remote Wake Up Enable\r
+// -------- UDP_FADDR : (UDP Offset: 0x8) USB Function Address Register --------\r
+#define AT91C_UDP_FADD        (0xFF <<  0) // (UDP) Function Address Value\r
+#define AT91C_UDP_FEN         (0x1 <<  8) // (UDP) Function Enable\r
+// -------- UDP_IER : (UDP Offset: 0x10) USB Interrupt Enable Register --------\r
+#define AT91C_UDP_EPINT0      (0x1 <<  0) // (UDP) Endpoint 0 Interrupt\r
+#define AT91C_UDP_EPINT1      (0x1 <<  1) // (UDP) Endpoint 0 Interrupt\r
+#define AT91C_UDP_EPINT2      (0x1 <<  2) // (UDP) Endpoint 2 Interrupt\r
+#define AT91C_UDP_EPINT3      (0x1 <<  3) // (UDP) Endpoint 3 Interrupt\r
+#define AT91C_UDP_RXSUSP      (0x1 <<  8) // (UDP) USB Suspend Interrupt\r
+#define AT91C_UDP_RXRSM       (0x1 <<  9) // (UDP) USB Resume Interrupt\r
+#define AT91C_UDP_EXTRSM      (0x1 << 10) // (UDP) USB External Resume Interrupt\r
+#define AT91C_UDP_SOFINT      (0x1 << 11) // (UDP) USB Start Of frame Interrupt\r
+#define AT91C_UDP_WAKEUP      (0x1 << 13) // (UDP) USB Resume Interrupt\r
+// -------- UDP_IDR : (UDP Offset: 0x14) USB Interrupt Disable Register --------\r
+// -------- UDP_IMR : (UDP Offset: 0x18) USB Interrupt Mask Register --------\r
+// -------- UDP_ISR : (UDP Offset: 0x1c) USB Interrupt Status Register --------\r
+#define AT91C_UDP_ENDBUSRES   (0x1 << 12) // (UDP) USB End Of Bus Reset Interrupt\r
+// -------- UDP_ICR : (UDP Offset: 0x20) USB Interrupt Clear Register --------\r
+// -------- UDP_RST_EP : (UDP Offset: 0x28) USB Reset Endpoint Register --------\r
+#define AT91C_UDP_EP0         (0x1 <<  0) // (UDP) Reset Endpoint 0\r
+#define AT91C_UDP_EP1         (0x1 <<  1) // (UDP) Reset Endpoint 1\r
+#define AT91C_UDP_EP2         (0x1 <<  2) // (UDP) Reset Endpoint 2\r
+#define AT91C_UDP_EP3         (0x1 <<  3) // (UDP) Reset Endpoint 3\r
+// -------- UDP_CSR : (UDP Offset: 0x30) USB Endpoint Control and Status Register --------\r
+#define AT91C_UDP_TXCOMP      (0x1 <<  0) // (UDP) Generates an IN packet with data previously written in the DPR\r
+#define AT91C_UDP_RX_DATA_BK0 (0x1 <<  1) // (UDP) Receive Data Bank 0\r
+#define AT91C_UDP_RXSETUP     (0x1 <<  2) // (UDP) Sends STALL to the Host (Control endpoints)\r
+#define AT91C_UDP_ISOERROR    (0x1 <<  3) // (UDP) Isochronous error (Isochronous endpoints)\r
+#define AT91C_UDP_STALLSENT   (0x1 <<  3) // (UDP) Stall sent (Control, bulk, interrupt endpoints)\r
+#define AT91C_UDP_TXPKTRDY    (0x1 <<  4) // (UDP) Transmit Packet Ready\r
+#define AT91C_UDP_FORCESTALL  (0x1 <<  5) // (UDP) Force Stall (used by Control, Bulk and Isochronous endpoints).\r
+#define AT91C_UDP_RX_DATA_BK1 (0x1 <<  6) // (UDP) Receive Data Bank 1 (only used by endpoints with ping-pong attributes).\r
+#define AT91C_UDP_DIR         (0x1 <<  7) // (UDP) Transfer Direction\r
+#define AT91C_UDP_EPTYPE      (0x7 <<  8) // (UDP) Endpoint type\r
+#define AT91C_UDP_EPTYPE_CTRL                 (0x0 <<  8) // (UDP) Control\r
+#define AT91C_UDP_EPTYPE_ISO_OUT              (0x1 <<  8) // (UDP) Isochronous OUT\r
+#define AT91C_UDP_EPTYPE_BULK_OUT             (0x2 <<  8) // (UDP) Bulk OUT\r
+#define AT91C_UDP_EPTYPE_INT_OUT              (0x3 <<  8) // (UDP) Interrupt OUT\r
+#define AT91C_UDP_EPTYPE_ISO_IN               (0x5 <<  8) // (UDP) Isochronous IN\r
+#define AT91C_UDP_EPTYPE_BULK_IN              (0x6 <<  8) // (UDP) Bulk IN\r
+#define AT91C_UDP_EPTYPE_INT_IN               (0x7 <<  8) // (UDP) Interrupt IN\r
+#define AT91C_UDP_DTGLE       (0x1 << 11) // (UDP) Data Toggle\r
+#define AT91C_UDP_EPEDS       (0x1 << 15) // (UDP) Endpoint Enable Disable\r
+#define AT91C_UDP_RXBYTECNT   (0x7FF << 16) // (UDP) Number Of Bytes Available in the FIFO\r
+// -------- UDP_TXVC : (UDP Offset: 0x74) Transceiver Control Register --------\r
+#define AT91C_UDP_TXVDIS      (0x1 <<  8) // (UDP)\r
+\r
+// *****************************************************************************\r
+//               REGISTER ADDRESS DEFINITION FOR AT91SAM7S512\r
+// *****************************************************************************\r
+// ========== Register definition for SYS peripheral ==========\r
+// ========== Register definition for AIC peripheral ==========\r
+#define AT91C_AIC_IVR   (AT91_CAST(AT91_REG *)         0xFFFFF100) // (AIC) IRQ Vector Register\r
+#define AT91C_AIC_SMR   (AT91_CAST(AT91_REG *)         0xFFFFF000) // (AIC) Source Mode Register\r
+#define AT91C_AIC_FVR   (AT91_CAST(AT91_REG *)         0xFFFFF104) // (AIC) FIQ Vector Register\r
+#define AT91C_AIC_DCR   (AT91_CAST(AT91_REG *)         0xFFFFF138) // (AIC) Debug Control Register (Protect)\r
+#define AT91C_AIC_EOICR (AT91_CAST(AT91_REG *)         0xFFFFF130) // (AIC) End of Interrupt Command Register\r
+#define AT91C_AIC_SVR   (AT91_CAST(AT91_REG *)         0xFFFFF080) // (AIC) Source Vector Register\r
+#define AT91C_AIC_FFSR  (AT91_CAST(AT91_REG *)         0xFFFFF148) // (AIC) Fast Forcing Status Register\r
+#define AT91C_AIC_ICCR  (AT91_CAST(AT91_REG *)         0xFFFFF128) // (AIC) Interrupt Clear Command Register\r
+#define AT91C_AIC_ISR   (AT91_CAST(AT91_REG *)         0xFFFFF108) // (AIC) Interrupt Status Register\r
+#define AT91C_AIC_IMR   (AT91_CAST(AT91_REG *)         0xFFFFF110) // (AIC) Interrupt Mask Register\r
+#define AT91C_AIC_IPR   (AT91_CAST(AT91_REG *)         0xFFFFF10C) // (AIC) Interrupt Pending Register\r
+#define AT91C_AIC_FFER  (AT91_CAST(AT91_REG *)         0xFFFFF140) // (AIC) Fast Forcing Enable Register\r
+#define AT91C_AIC_IECR  (AT91_CAST(AT91_REG *)         0xFFFFF120) // (AIC) Interrupt Enable Command Register\r
+#define AT91C_AIC_ISCR  (AT91_CAST(AT91_REG *)         0xFFFFF12C) // (AIC) Interrupt Set Command Register\r
+#define AT91C_AIC_FFDR  (AT91_CAST(AT91_REG *)         0xFFFFF144) // (AIC) Fast Forcing Disable Register\r
+#define AT91C_AIC_CISR  (AT91_CAST(AT91_REG *)         0xFFFFF114) // (AIC) Core Interrupt Status Register\r
+#define AT91C_AIC_IDCR  (AT91_CAST(AT91_REG *)         0xFFFFF124) // (AIC) Interrupt Disable Command Register\r
+#define AT91C_AIC_SPU   (AT91_CAST(AT91_REG *)         0xFFFFF134) // (AIC) Spurious Vector Register\r
+// ========== Register definition for PDC_DBGU peripheral ==========\r
+#define AT91C_DBGU_TCR  (AT91_CAST(AT91_REG *)         0xFFFFF30C) // (PDC_DBGU) Transmit Counter Register\r
+#define AT91C_DBGU_RNPR (AT91_CAST(AT91_REG *)         0xFFFFF310) // (PDC_DBGU) Receive Next Pointer Register\r
+#define AT91C_DBGU_TNPR (AT91_CAST(AT91_REG *)         0xFFFFF318) // (PDC_DBGU) Transmit Next Pointer Register\r
+#define AT91C_DBGU_TPR  (AT91_CAST(AT91_REG *)         0xFFFFF308) // (PDC_DBGU) Transmit Pointer Register\r
+#define AT91C_DBGU_RPR  (AT91_CAST(AT91_REG *)         0xFFFFF300) // (PDC_DBGU) Receive Pointer Register\r
+#define AT91C_DBGU_RCR  (AT91_CAST(AT91_REG *)         0xFFFFF304) // (PDC_DBGU) Receive Counter Register\r
+#define AT91C_DBGU_RNCR (AT91_CAST(AT91_REG *)         0xFFFFF314) // (PDC_DBGU) Receive Next Counter Register\r
+#define AT91C_DBGU_PTCR (AT91_CAST(AT91_REG *)         0xFFFFF320) // (PDC_DBGU) PDC Transfer Control Register\r
+#define AT91C_DBGU_PTSR (AT91_CAST(AT91_REG *)         0xFFFFF324) // (PDC_DBGU) PDC Transfer Status Register\r
+#define AT91C_DBGU_TNCR (AT91_CAST(AT91_REG *)         0xFFFFF31C) // (PDC_DBGU) Transmit Next Counter Register\r
+// ========== Register definition for DBGU peripheral ==========\r
+#define AT91C_DBGU_EXID (AT91_CAST(AT91_REG *)         0xFFFFF244) // (DBGU) Chip ID Extension Register\r
+#define AT91C_DBGU_BRGR (AT91_CAST(AT91_REG *)         0xFFFFF220) // (DBGU) Baud Rate Generator Register\r
+#define AT91C_DBGU_IDR  (AT91_CAST(AT91_REG *)         0xFFFFF20C) // (DBGU) Interrupt Disable Register\r
+#define AT91C_DBGU_CSR  (AT91_CAST(AT91_REG *)         0xFFFFF214) // (DBGU) Channel Status Register\r
+#define AT91C_DBGU_CIDR (AT91_CAST(AT91_REG *)         0xFFFFF240) // (DBGU) Chip ID Register\r
+#define AT91C_DBGU_MR   (AT91_CAST(AT91_REG *)         0xFFFFF204) // (DBGU) Mode Register\r
+#define AT91C_DBGU_IMR  (AT91_CAST(AT91_REG *)         0xFFFFF210) // (DBGU) Interrupt Mask Register\r
+#define AT91C_DBGU_CR   (AT91_CAST(AT91_REG *)         0xFFFFF200) // (DBGU) Control Register\r
+#define AT91C_DBGU_FNTR (AT91_CAST(AT91_REG *)         0xFFFFF248) // (DBGU) Force NTRST Register\r
+#define AT91C_DBGU_THR  (AT91_CAST(AT91_REG *)         0xFFFFF21C) // (DBGU) Transmitter Holding Register\r
+#define AT91C_DBGU_RHR  (AT91_CAST(AT91_REG *)         0xFFFFF218) // (DBGU) Receiver Holding Register\r
+#define AT91C_DBGU_IER  (AT91_CAST(AT91_REG *)         0xFFFFF208) // (DBGU) Interrupt Enable Register\r
+// ========== Register definition for PIOA peripheral ==========\r
+#define AT91C_PIOA_ODR  (AT91_CAST(AT91_REG *)         0xFFFFF414) // (PIOA) Output Disable Registerr\r
+#define AT91C_PIOA_SODR (AT91_CAST(AT91_REG *)         0xFFFFF430) // (PIOA) Set Output Data Register\r
+#define AT91C_PIOA_ISR  (AT91_CAST(AT91_REG *)         0xFFFFF44C) // (PIOA) Interrupt Status Register\r
+#define AT91C_PIOA_ABSR (AT91_CAST(AT91_REG *)         0xFFFFF478) // (PIOA) AB Select Status Register\r
+#define AT91C_PIOA_IER  (AT91_CAST(AT91_REG *)         0xFFFFF440) // (PIOA) Interrupt Enable Register\r
+#define AT91C_PIOA_PPUDR (AT91_CAST(AT91_REG *) 0xFFFFF460) // (PIOA) Pull-up Disable Register\r
+#define AT91C_PIOA_IMR  (AT91_CAST(AT91_REG *)         0xFFFFF448) // (PIOA) Interrupt Mask Register\r
+#define AT91C_PIOA_PER  (AT91_CAST(AT91_REG *)         0xFFFFF400) // (PIOA) PIO Enable Register\r
+#define AT91C_PIOA_IFDR (AT91_CAST(AT91_REG *)         0xFFFFF424) // (PIOA) Input Filter Disable Register\r
+#define AT91C_PIOA_OWDR (AT91_CAST(AT91_REG *)         0xFFFFF4A4) // (PIOA) Output Write Disable Register\r
+#define AT91C_PIOA_MDSR (AT91_CAST(AT91_REG *)         0xFFFFF458) // (PIOA) Multi-driver Status Register\r
+#define AT91C_PIOA_IDR  (AT91_CAST(AT91_REG *)         0xFFFFF444) // (PIOA) Interrupt Disable Register\r
+#define AT91C_PIOA_ODSR (AT91_CAST(AT91_REG *)         0xFFFFF438) // (PIOA) Output Data Status Register\r
+#define AT91C_PIOA_PPUSR (AT91_CAST(AT91_REG *)        0xFFFFF468) // (PIOA) Pull-up Status Register\r
+#define AT91C_PIOA_OWSR (AT91_CAST(AT91_REG *)         0xFFFFF4A8) // (PIOA) Output Write Status Register\r
+#define AT91C_PIOA_BSR  (AT91_CAST(AT91_REG *)         0xFFFFF474) // (PIOA) Select B Register\r
+#define AT91C_PIOA_OWER (AT91_CAST(AT91_REG *)         0xFFFFF4A0) // (PIOA) Output Write Enable Register\r
+#define AT91C_PIOA_IFER (AT91_CAST(AT91_REG *)         0xFFFFF420) // (PIOA) Input Filter Enable Register\r
+#define AT91C_PIOA_PDSR (AT91_CAST(AT91_REG *)         0xFFFFF43C) // (PIOA) Pin Data Status Register\r
+#define AT91C_PIOA_PPUER (AT91_CAST(AT91_REG *)        0xFFFFF464) // (PIOA) Pull-up Enable Register\r
+#define AT91C_PIOA_OSR  (AT91_CAST(AT91_REG *)         0xFFFFF418) // (PIOA) Output Status Register\r
+#define AT91C_PIOA_ASR  (AT91_CAST(AT91_REG *)         0xFFFFF470) // (PIOA) Select A Register\r
+#define AT91C_PIOA_MDDR (AT91_CAST(AT91_REG *)         0xFFFFF454) // (PIOA) Multi-driver Disable Register\r
+#define AT91C_PIOA_CODR (AT91_CAST(AT91_REG *)         0xFFFFF434) // (PIOA) Clear Output Data Register\r
+#define AT91C_PIOA_MDER (AT91_CAST(AT91_REG *)         0xFFFFF450) // (PIOA) Multi-driver Enable Register\r
+#define AT91C_PIOA_PDR  (AT91_CAST(AT91_REG *)         0xFFFFF404) // (PIOA) PIO Disable Register\r
+#define AT91C_PIOA_IFSR (AT91_CAST(AT91_REG *)         0xFFFFF428) // (PIOA) Input Filter Status Register\r
+#define AT91C_PIOA_OER  (AT91_CAST(AT91_REG *)         0xFFFFF410) // (PIOA) Output Enable Register\r
+#define AT91C_PIOA_PSR  (AT91_CAST(AT91_REG *)         0xFFFFF408) // (PIOA) PIO Status Register\r
+// ========== Register definition for CKGR peripheral ==========\r
+#define AT91C_CKGR_MOR  (AT91_CAST(AT91_REG *)         0xFFFFFC20) // (CKGR) Main Oscillator Register\r
+#define AT91C_CKGR_PLLR (AT91_CAST(AT91_REG *)         0xFFFFFC2C) // (CKGR) PLL Register\r
+#define AT91C_CKGR_MCFR (AT91_CAST(AT91_REG *)         0xFFFFFC24) // (CKGR) Main Clock  Frequency Register\r
+// ========== Register definition for PMC peripheral ==========\r
+#define AT91C_PMC_IDR   (AT91_CAST(AT91_REG *)         0xFFFFFC64) // (PMC) Interrupt Disable Register\r
+#define AT91C_PMC_MOR   (AT91_CAST(AT91_REG *)         0xFFFFFC20) // (PMC) Main Oscillator Register\r
+#define AT91C_PMC_PLLR  (AT91_CAST(AT91_REG *)         0xFFFFFC2C) // (PMC) PLL Register\r
+#define AT91C_PMC_PCER  (AT91_CAST(AT91_REG *)         0xFFFFFC10) // (PMC) Peripheral Clock Enable Register\r
+#define AT91C_PMC_PCKR  (AT91_CAST(AT91_REG *)         0xFFFFFC40) // (PMC) Programmable Clock Register\r
+#define AT91C_PMC_MCKR  (AT91_CAST(AT91_REG *)         0xFFFFFC30) // (PMC) Master Clock Register\r
+#define AT91C_PMC_SCDR  (AT91_CAST(AT91_REG *)         0xFFFFFC04) // (PMC) System Clock Disable Register\r
+#define AT91C_PMC_PCDR  (AT91_CAST(AT91_REG *)         0xFFFFFC14) // (PMC) Peripheral Clock Disable Register\r
+#define AT91C_PMC_SCSR  (AT91_CAST(AT91_REG *)         0xFFFFFC08) // (PMC) System Clock Status Register\r
+#define AT91C_PMC_PCSR  (AT91_CAST(AT91_REG *)         0xFFFFFC18) // (PMC) Peripheral Clock Status Register\r
+#define AT91C_PMC_MCFR  (AT91_CAST(AT91_REG *)         0xFFFFFC24) // (PMC) Main Clock  Frequency Register\r
+#define AT91C_PMC_SCER  (AT91_CAST(AT91_REG *)         0xFFFFFC00) // (PMC) System Clock Enable Register\r
+#define AT91C_PMC_IMR   (AT91_CAST(AT91_REG *)         0xFFFFFC6C) // (PMC) Interrupt Mask Register\r
+#define AT91C_PMC_IER   (AT91_CAST(AT91_REG *)         0xFFFFFC60) // (PMC) Interrupt Enable Register\r
+#define AT91C_PMC_SR    (AT91_CAST(AT91_REG *)         0xFFFFFC68) // (PMC) Status Register\r
+// ========== Register definition for RSTC peripheral ==========\r
+#define AT91C_RSTC_RCR  (AT91_CAST(AT91_REG *)         0xFFFFFD00) // (RSTC) Reset Control Register\r
+#define AT91C_RSTC_RMR  (AT91_CAST(AT91_REG *)         0xFFFFFD08) // (RSTC) Reset Mode Register\r
+#define AT91C_RSTC_RSR  (AT91_CAST(AT91_REG *)         0xFFFFFD04) // (RSTC) Reset Status Register\r
+// ========== Register definition for RTTC peripheral ==========\r
+#define AT91C_RTTC_RTSR (AT91_CAST(AT91_REG *)         0xFFFFFD2C) // (RTTC) Real-time Status Register\r
+#define AT91C_RTTC_RTMR (AT91_CAST(AT91_REG *)         0xFFFFFD20) // (RTTC) Real-time Mode Register\r
+#define AT91C_RTTC_RTVR (AT91_CAST(AT91_REG *)         0xFFFFFD28) // (RTTC) Real-time Value Register\r
+#define AT91C_RTTC_RTAR (AT91_CAST(AT91_REG *)         0xFFFFFD24) // (RTTC) Real-time Alarm Register\r
+// ========== Register definition for PITC peripheral ==========\r
+#define AT91C_PITC_PIVR (AT91_CAST(AT91_REG *)         0xFFFFFD38) // (PITC) Period Interval Value Register\r
+#define AT91C_PITC_PISR (AT91_CAST(AT91_REG *)         0xFFFFFD34) // (PITC) Period Interval Status Register\r
+#define AT91C_PITC_PIIR (AT91_CAST(AT91_REG *)         0xFFFFFD3C) // (PITC) Period Interval Image Register\r
+#define AT91C_PITC_PIMR (AT91_CAST(AT91_REG *)         0xFFFFFD30) // (PITC) Period Interval Mode Register\r
+// ========== Register definition for WDTC peripheral ==========\r
+#define AT91C_WDTC_WDCR (AT91_CAST(AT91_REG *)         0xFFFFFD40) // (WDTC) Watchdog Control Register\r
+#define AT91C_WDTC_WDSR (AT91_CAST(AT91_REG *)         0xFFFFFD48) // (WDTC) Watchdog Status Register\r
+#define AT91C_WDTC_WDMR (AT91_CAST(AT91_REG *)         0xFFFFFD44) // (WDTC) Watchdog Mode Register\r
+// ========== Register definition for VREG peripheral ==========\r
+#define AT91C_VREG_MR   (AT91_CAST(AT91_REG *)         0xFFFFFD60) // (VREG) Voltage Regulator Mode Register\r
+// ========== Register definition for EFC0 peripheral ==========\r
+#define AT91C_EFC0_FCR  (AT91_CAST(AT91_REG *)         0xFFFFFF64) // (EFC0) MC Flash Command Register\r
+#define AT91C_EFC0_FSR  (AT91_CAST(AT91_REG *)         0xFFFFFF68) // (EFC0) MC Flash Status Register\r
+#define AT91C_EFC0_VR   (AT91_CAST(AT91_REG *)         0xFFFFFF6C) // (EFC0) MC Flash Version Register\r
+#define AT91C_EFC0_FMR  (AT91_CAST(AT91_REG *)         0xFFFFFF60) // (EFC0) MC Flash Mode Register\r
+// ========== Register definition for EFC1 peripheral ==========\r
+#define AT91C_EFC1_VR   (AT91_CAST(AT91_REG *)         0xFFFFFF7C) // (EFC1) MC Flash Version Register\r
+#define AT91C_EFC1_FCR  (AT91_CAST(AT91_REG *)         0xFFFFFF74) // (EFC1) MC Flash Command Register\r
+#define AT91C_EFC1_FSR  (AT91_CAST(AT91_REG *)         0xFFFFFF78) // (EFC1) MC Flash Status Register\r
+#define AT91C_EFC1_FMR  (AT91_CAST(AT91_REG *)         0xFFFFFF70) // (EFC1) MC Flash Mode Register\r
+// ========== Register definition for MC peripheral ==========\r
+#define AT91C_MC_ASR    (AT91_CAST(AT91_REG *)         0xFFFFFF04) // (MC) MC Abort Status Register\r
+#define AT91C_MC_RCR    (AT91_CAST(AT91_REG *)         0xFFFFFF00) // (MC) MC Remap Control Register\r
+#define AT91C_MC_PUP    (AT91_CAST(AT91_REG *)         0xFFFFFF50) // (MC) MC Protection Unit Peripherals\r
+#define AT91C_MC_PUIA   (AT91_CAST(AT91_REG *)         0xFFFFFF10) // (MC) MC Protection Unit Area\r
+#define AT91C_MC_AASR   (AT91_CAST(AT91_REG *)         0xFFFFFF08) // (MC) MC Abort Address Status Register\r
+#define AT91C_MC_PUER   (AT91_CAST(AT91_REG *)         0xFFFFFF54) // (MC) MC Protection Unit Enable Register\r
+// ========== Register definition for PDC_SPI peripheral ==========\r
+#define AT91C_SPI_PTCR  (AT91_CAST(AT91_REG *)         0xFFFE0120) // (PDC_SPI) PDC Transfer Control Register\r
+#define AT91C_SPI_TPR   (AT91_CAST(AT91_REG *)         0xFFFE0108) // (PDC_SPI) Transmit Pointer Register\r
+#define AT91C_SPI_TCR   (AT91_CAST(AT91_REG *)         0xFFFE010C) // (PDC_SPI) Transmit Counter Register\r
+#define AT91C_SPI_RCR   (AT91_CAST(AT91_REG *)         0xFFFE0104) // (PDC_SPI) Receive Counter Register\r
+#define AT91C_SPI_PTSR  (AT91_CAST(AT91_REG *)         0xFFFE0124) // (PDC_SPI) PDC Transfer Status Register\r
+#define AT91C_SPI_RNPR  (AT91_CAST(AT91_REG *)         0xFFFE0110) // (PDC_SPI) Receive Next Pointer Register\r
+#define AT91C_SPI_RPR   (AT91_CAST(AT91_REG *)         0xFFFE0100) // (PDC_SPI) Receive Pointer Register\r
+#define AT91C_SPI_TNCR  (AT91_CAST(AT91_REG *)         0xFFFE011C) // (PDC_SPI) Transmit Next Counter Register\r
+#define AT91C_SPI_RNCR  (AT91_CAST(AT91_REG *)         0xFFFE0114) // (PDC_SPI) Receive Next Counter Register\r
+#define AT91C_SPI_TNPR  (AT91_CAST(AT91_REG *)         0xFFFE0118) // (PDC_SPI) Transmit Next Pointer Register\r
+// ========== Register definition for SPI peripheral ==========\r
+#define AT91C_SPI_IER   (AT91_CAST(AT91_REG *)         0xFFFE0014) // (SPI) Interrupt Enable Register\r
+#define AT91C_SPI_SR    (AT91_CAST(AT91_REG *)         0xFFFE0010) // (SPI) Status Register\r
+#define AT91C_SPI_IDR   (AT91_CAST(AT91_REG *)         0xFFFE0018) // (SPI) Interrupt Disable Register\r
+#define AT91C_SPI_CR    (AT91_CAST(AT91_REG *)         0xFFFE0000) // (SPI) Control Register\r
+#define AT91C_SPI_MR    (AT91_CAST(AT91_REG *)         0xFFFE0004) // (SPI) Mode Register\r
+#define AT91C_SPI_IMR   (AT91_CAST(AT91_REG *)         0xFFFE001C) // (SPI) Interrupt Mask Register\r
+#define AT91C_SPI_TDR   (AT91_CAST(AT91_REG *)         0xFFFE000C) // (SPI) Transmit Data Register\r
+#define AT91C_SPI_RDR   (AT91_CAST(AT91_REG *)         0xFFFE0008) // (SPI) Receive Data Register\r
+#define AT91C_SPI_CSR   (AT91_CAST(AT91_REG *)         0xFFFE0030) // (SPI) Chip Select Register\r
+// ========== Register definition for PDC_ADC peripheral ==========\r
+#define AT91C_ADC_PTSR  (AT91_CAST(AT91_REG *)         0xFFFD8124) // (PDC_ADC) PDC Transfer Status Register\r
+#define AT91C_ADC_PTCR  (AT91_CAST(AT91_REG *)         0xFFFD8120) // (PDC_ADC) PDC Transfer Control Register\r
+#define AT91C_ADC_TNPR  (AT91_CAST(AT91_REG *)         0xFFFD8118) // (PDC_ADC) Transmit Next Pointer Register\r
+#define AT91C_ADC_TNCR  (AT91_CAST(AT91_REG *)         0xFFFD811C) // (PDC_ADC) Transmit Next Counter Register\r
+#define AT91C_ADC_RNPR  (AT91_CAST(AT91_REG *)         0xFFFD8110) // (PDC_ADC) Receive Next Pointer Register\r
+#define AT91C_ADC_RNCR  (AT91_CAST(AT91_REG *)         0xFFFD8114) // (PDC_ADC) Receive Next Counter Register\r
+#define AT91C_ADC_RPR   (AT91_CAST(AT91_REG *)         0xFFFD8100) // (PDC_ADC) Receive Pointer Register\r
+#define AT91C_ADC_TCR   (AT91_CAST(AT91_REG *)         0xFFFD810C) // (PDC_ADC) Transmit Counter Register\r
+#define AT91C_ADC_TPR   (AT91_CAST(AT91_REG *)         0xFFFD8108) // (PDC_ADC) Transmit Pointer Register\r
+#define AT91C_ADC_RCR   (AT91_CAST(AT91_REG *)         0xFFFD8104) // (PDC_ADC) Receive Counter Register\r
+// ========== Register definition for ADC peripheral ==========\r
+#define AT91C_ADC_CDR2  (AT91_CAST(AT91_REG *)         0xFFFD8038) // (ADC) ADC Channel Data Register 2\r
+#define AT91C_ADC_CDR3  (AT91_CAST(AT91_REG *)         0xFFFD803C) // (ADC) ADC Channel Data Register 3\r
+#define AT91C_ADC_CDR0  (AT91_CAST(AT91_REG *)         0xFFFD8030) // (ADC) ADC Channel Data Register 0\r
+#define AT91C_ADC_CDR5  (AT91_CAST(AT91_REG *)         0xFFFD8044) // (ADC) ADC Channel Data Register 5\r
+#define AT91C_ADC_CHDR  (AT91_CAST(AT91_REG *)         0xFFFD8014) // (ADC) ADC Channel Disable Register\r
+#define AT91C_ADC_SR    (AT91_CAST(AT91_REG *)         0xFFFD801C) // (ADC) ADC Status Register\r
+#define AT91C_ADC_CDR4  (AT91_CAST(AT91_REG *)         0xFFFD8040) // (ADC) ADC Channel Data Register 4\r
+#define AT91C_ADC_CDR1  (AT91_CAST(AT91_REG *)         0xFFFD8034) // (ADC) ADC Channel Data Register 1\r
+#define AT91C_ADC_LCDR  (AT91_CAST(AT91_REG *)         0xFFFD8020) // (ADC) ADC Last Converted Data Register\r
+#define AT91C_ADC_IDR   (AT91_CAST(AT91_REG *)         0xFFFD8028) // (ADC) ADC Interrupt Disable Register\r
+#define AT91C_ADC_CR    (AT91_CAST(AT91_REG *)         0xFFFD8000) // (ADC) ADC Control Register\r
+#define AT91C_ADC_CDR7  (AT91_CAST(AT91_REG *)         0xFFFD804C) // (ADC) ADC Channel Data Register 7\r
+#define AT91C_ADC_CDR6  (AT91_CAST(AT91_REG *)         0xFFFD8048) // (ADC) ADC Channel Data Register 6\r
+#define AT91C_ADC_IER   (AT91_CAST(AT91_REG *)         0xFFFD8024) // (ADC) ADC Interrupt Enable Register\r
+#define AT91C_ADC_CHER  (AT91_CAST(AT91_REG *)         0xFFFD8010) // (ADC) ADC Channel Enable Register\r
+#define AT91C_ADC_CHSR  (AT91_CAST(AT91_REG *)         0xFFFD8018) // (ADC) ADC Channel Status Register\r
+#define AT91C_ADC_MR    (AT91_CAST(AT91_REG *)         0xFFFD8004) // (ADC) ADC Mode Register\r
+#define AT91C_ADC_IMR   (AT91_CAST(AT91_REG *)         0xFFFD802C) // (ADC) ADC Interrupt Mask Register\r
+// ========== Register definition for PDC_SSC peripheral ==========\r
+#define AT91C_SSC_TNCR  (AT91_CAST(AT91_REG *)         0xFFFD411C) // (PDC_SSC) Transmit Next Counter Register\r
+#define AT91C_SSC_RPR   (AT91_CAST(AT91_REG *)         0xFFFD4100) // (PDC_SSC) Receive Pointer Register\r
+#define AT91C_SSC_RNCR  (AT91_CAST(AT91_REG *)         0xFFFD4114) // (PDC_SSC) Receive Next Counter Register\r
+#define AT91C_SSC_TPR   (AT91_CAST(AT91_REG *)         0xFFFD4108) // (PDC_SSC) Transmit Pointer Register\r
+#define AT91C_SSC_PTCR  (AT91_CAST(AT91_REG *)         0xFFFD4120) // (PDC_SSC) PDC Transfer Control Register\r
+#define AT91C_SSC_TCR   (AT91_CAST(AT91_REG *)         0xFFFD410C) // (PDC_SSC) Transmit Counter Register\r
+#define AT91C_SSC_RCR   (AT91_CAST(AT91_REG *)         0xFFFD4104) // (PDC_SSC) Receive Counter Register\r
+#define AT91C_SSC_RNPR  (AT91_CAST(AT91_REG *)         0xFFFD4110) // (PDC_SSC) Receive Next Pointer Register\r
+#define AT91C_SSC_TNPR  (AT91_CAST(AT91_REG *)         0xFFFD4118) // (PDC_SSC) Transmit Next Pointer Register\r
+#define AT91C_SSC_PTSR  (AT91_CAST(AT91_REG *)         0xFFFD4124) // (PDC_SSC) PDC Transfer Status Register\r
+// ========== Register definition for SSC peripheral ==========\r
+#define AT91C_SSC_RHR   (AT91_CAST(AT91_REG *)         0xFFFD4020) // (SSC) Receive Holding Register\r
+#define AT91C_SSC_RSHR  (AT91_CAST(AT91_REG *)         0xFFFD4030) // (SSC) Receive Sync Holding Register\r
+#define AT91C_SSC_TFMR  (AT91_CAST(AT91_REG *)         0xFFFD401C) // (SSC) Transmit Frame Mode Register\r
+#define AT91C_SSC_IDR   (AT91_CAST(AT91_REG *)         0xFFFD4048) // (SSC) Interrupt Disable Register\r
+#define AT91C_SSC_THR   (AT91_CAST(AT91_REG *)         0xFFFD4024) // (SSC) Transmit Holding Register\r
+#define AT91C_SSC_RCMR  (AT91_CAST(AT91_REG *)         0xFFFD4010) // (SSC) Receive Clock ModeRegister\r
+#define AT91C_SSC_IER   (AT91_CAST(AT91_REG *)         0xFFFD4044) // (SSC) Interrupt Enable Register\r
+#define AT91C_SSC_TSHR  (AT91_CAST(AT91_REG *)         0xFFFD4034) // (SSC) Transmit Sync Holding Register\r
+#define AT91C_SSC_SR    (AT91_CAST(AT91_REG *)         0xFFFD4040) // (SSC) Status Register\r
+#define AT91C_SSC_CMR   (AT91_CAST(AT91_REG *)         0xFFFD4004) // (SSC) Clock Mode Register\r
+#define AT91C_SSC_TCMR  (AT91_CAST(AT91_REG *)         0xFFFD4018) // (SSC) Transmit Clock Mode Register\r
+#define AT91C_SSC_CR    (AT91_CAST(AT91_REG *)         0xFFFD4000) // (SSC) Control Register\r
+#define AT91C_SSC_IMR   (AT91_CAST(AT91_REG *)         0xFFFD404C) // (SSC) Interrupt Mask Register\r
+#define AT91C_SSC_RFMR  (AT91_CAST(AT91_REG *)         0xFFFD4014) // (SSC) Receive Frame Mode Register\r
+// ========== Register definition for PDC_US1 peripheral ==========\r
+#define AT91C_US1_RNCR  (AT91_CAST(AT91_REG *)         0xFFFC4114) // (PDC_US1) Receive Next Counter Register\r
+#define AT91C_US1_PTCR  (AT91_CAST(AT91_REG *)         0xFFFC4120) // (PDC_US1) PDC Transfer Control Register\r
+#define AT91C_US1_TCR   (AT91_CAST(AT91_REG *)         0xFFFC410C) // (PDC_US1) Transmit Counter Register\r
+#define AT91C_US1_PTSR  (AT91_CAST(AT91_REG *)         0xFFFC4124) // (PDC_US1) PDC Transfer Status Register\r
+#define AT91C_US1_TNPR  (AT91_CAST(AT91_REG *)         0xFFFC4118) // (PDC_US1) Transmit Next Pointer Register\r
+#define AT91C_US1_RCR   (AT91_CAST(AT91_REG *)         0xFFFC4104) // (PDC_US1) Receive Counter Register\r
+#define AT91C_US1_RNPR  (AT91_CAST(AT91_REG *)         0xFFFC4110) // (PDC_US1) Receive Next Pointer Register\r
+#define AT91C_US1_RPR   (AT91_CAST(AT91_REG *)         0xFFFC4100) // (PDC_US1) Receive Pointer Register\r
+#define AT91C_US1_TNCR  (AT91_CAST(AT91_REG *)         0xFFFC411C) // (PDC_US1) Transmit Next Counter Register\r
+#define AT91C_US1_TPR   (AT91_CAST(AT91_REG *)         0xFFFC4108) // (PDC_US1) Transmit Pointer Register\r
+// ========== Register definition for US1 peripheral ==========\r
+#define AT91C_US1_IF    (AT91_CAST(AT91_REG *)         0xFFFC404C) // (US1) IRDA_FILTER Register\r
+#define AT91C_US1_NER   (AT91_CAST(AT91_REG *)         0xFFFC4044) // (US1) Nb Errors Register\r
+#define AT91C_US1_RTOR  (AT91_CAST(AT91_REG *)         0xFFFC4024) // (US1) Receiver Time-out Register\r
+#define AT91C_US1_CSR   (AT91_CAST(AT91_REG *)         0xFFFC4014) // (US1) Channel Status Register\r
+#define AT91C_US1_IDR   (AT91_CAST(AT91_REG *)         0xFFFC400C) // (US1) Interrupt Disable Register\r
+#define AT91C_US1_IER   (AT91_CAST(AT91_REG *)         0xFFFC4008) // (US1) Interrupt Enable Register\r
+#define AT91C_US1_THR   (AT91_CAST(AT91_REG *)         0xFFFC401C) // (US1) Transmitter Holding Register\r
+#define AT91C_US1_TTGR  (AT91_CAST(AT91_REG *)         0xFFFC4028) // (US1) Transmitter Time-guard Register\r
+#define AT91C_US1_RHR   (AT91_CAST(AT91_REG *)         0xFFFC4018) // (US1) Receiver Holding Register\r
+#define AT91C_US1_BRGR  (AT91_CAST(AT91_REG *)         0xFFFC4020) // (US1) Baud Rate Generator Register\r
+#define AT91C_US1_IMR   (AT91_CAST(AT91_REG *)         0xFFFC4010) // (US1) Interrupt Mask Register\r
+#define AT91C_US1_FIDI  (AT91_CAST(AT91_REG *)         0xFFFC4040) // (US1) FI_DI_Ratio Register\r
+#define AT91C_US1_CR    (AT91_CAST(AT91_REG *)         0xFFFC4000) // (US1) Control Register\r
+#define AT91C_US1_MR    (AT91_CAST(AT91_REG *)         0xFFFC4004) // (US1) Mode Register\r
+// ========== Register definition for PDC_US0 peripheral ==========\r
+#define AT91C_US0_TNPR  (AT91_CAST(AT91_REG *)         0xFFFC0118) // (PDC_US0) Transmit Next Pointer Register\r
+#define AT91C_US0_RNPR  (AT91_CAST(AT91_REG *)         0xFFFC0110) // (PDC_US0) Receive Next Pointer Register\r
+#define AT91C_US0_TCR   (AT91_CAST(AT91_REG *)         0xFFFC010C) // (PDC_US0) Transmit Counter Register\r
+#define AT91C_US0_PTCR  (AT91_CAST(AT91_REG *)         0xFFFC0120) // (PDC_US0) PDC Transfer Control Register\r
+#define AT91C_US0_PTSR  (AT91_CAST(AT91_REG *)         0xFFFC0124) // (PDC_US0) PDC Transfer Status Register\r
+#define AT91C_US0_TNCR  (AT91_CAST(AT91_REG *)         0xFFFC011C) // (PDC_US0) Transmit Next Counter Register\r
+#define AT91C_US0_TPR   (AT91_CAST(AT91_REG *)         0xFFFC0108) // (PDC_US0) Transmit Pointer Register\r
+#define AT91C_US0_RCR   (AT91_CAST(AT91_REG *)         0xFFFC0104) // (PDC_US0) Receive Counter Register\r
+#define AT91C_US0_RPR   (AT91_CAST(AT91_REG *)         0xFFFC0100) // (PDC_US0) Receive Pointer Register\r
+#define AT91C_US0_RNCR  (AT91_CAST(AT91_REG *)         0xFFFC0114) // (PDC_US0) Receive Next Counter Register\r
+// ========== Register definition for US0 peripheral ==========\r
+#define AT91C_US0_BRGR  (AT91_CAST(AT91_REG *)         0xFFFC0020) // (US0) Baud Rate Generator Register\r
+#define AT91C_US0_NER   (AT91_CAST(AT91_REG *)         0xFFFC0044) // (US0) Nb Errors Register\r
+#define AT91C_US0_CR    (AT91_CAST(AT91_REG *)         0xFFFC0000) // (US0) Control Register\r
+#define AT91C_US0_IMR   (AT91_CAST(AT91_REG *)         0xFFFC0010) // (US0) Interrupt Mask Register\r
+#define AT91C_US0_FIDI  (AT91_CAST(AT91_REG *)         0xFFFC0040) // (US0) FI_DI_Ratio Register\r
+#define AT91C_US0_TTGR  (AT91_CAST(AT91_REG *)         0xFFFC0028) // (US0) Transmitter Time-guard Register\r
+#define AT91C_US0_MR    (AT91_CAST(AT91_REG *)         0xFFFC0004) // (US0) Mode Register\r
+#define AT91C_US0_RTOR  (AT91_CAST(AT91_REG *)         0xFFFC0024) // (US0) Receiver Time-out Register\r
+#define AT91C_US0_CSR   (AT91_CAST(AT91_REG *)         0xFFFC0014) // (US0) Channel Status Register\r
+#define AT91C_US0_RHR   (AT91_CAST(AT91_REG *)         0xFFFC0018) // (US0) Receiver Holding Register\r
+#define AT91C_US0_IDR   (AT91_CAST(AT91_REG *)         0xFFFC000C) // (US0) Interrupt Disable Register\r
+#define AT91C_US0_THR   (AT91_CAST(AT91_REG *)         0xFFFC001C) // (US0) Transmitter Holding Register\r
+#define AT91C_US0_IF    (AT91_CAST(AT91_REG *)         0xFFFC004C) // (US0) IRDA_FILTER Register\r
+#define AT91C_US0_IER   (AT91_CAST(AT91_REG *)         0xFFFC0008) // (US0) Interrupt Enable Register\r
+// ========== Register definition for TWI peripheral ==========\r
+#define AT91C_TWI_IER   (AT91_CAST(AT91_REG *)         0xFFFB8024) // (TWI) Interrupt Enable Register\r
+#define AT91C_TWI_CR    (AT91_CAST(AT91_REG *)         0xFFFB8000) // (TWI) Control Register\r
+#define AT91C_TWI_SR    (AT91_CAST(AT91_REG *)         0xFFFB8020) // (TWI) Status Register\r
+#define AT91C_TWI_IMR   (AT91_CAST(AT91_REG *)         0xFFFB802C) // (TWI) Interrupt Mask Register\r
+#define AT91C_TWI_THR   (AT91_CAST(AT91_REG *)         0xFFFB8034) // (TWI) Transmit Holding Register\r
+#define AT91C_TWI_IDR   (AT91_CAST(AT91_REG *)         0xFFFB8028) // (TWI) Interrupt Disable Register\r
+#define AT91C_TWI_IADR  (AT91_CAST(AT91_REG *)         0xFFFB800C) // (TWI) Internal Address Register\r
+#define AT91C_TWI_MMR   (AT91_CAST(AT91_REG *)         0xFFFB8004) // (TWI) Master Mode Register\r
+#define AT91C_TWI_CWGR  (AT91_CAST(AT91_REG *)         0xFFFB8010) // (TWI) Clock Waveform Generator Register\r
+#define AT91C_TWI_RHR   (AT91_CAST(AT91_REG *)         0xFFFB8030) // (TWI) Receive Holding Register\r
+// ========== Register definition for TC0 peripheral ==========\r
+#define AT91C_TC0_SR    (AT91_CAST(AT91_REG *)         0xFFFA0020) // (TC0) Status Register\r
+#define AT91C_TC0_RC    (AT91_CAST(AT91_REG *)         0xFFFA001C) // (TC0) Register C\r
+#define AT91C_TC0_RB    (AT91_CAST(AT91_REG *)         0xFFFA0018) // (TC0) Register B\r
+#define AT91C_TC0_CCR   (AT91_CAST(AT91_REG *)         0xFFFA0000) // (TC0) Channel Control Register\r
+#define AT91C_TC0_CMR   (AT91_CAST(AT91_REG *)         0xFFFA0004) // (TC0) Channel Mode Register (Capture Mode / Waveform Mode)\r
+#define AT91C_TC0_IER   (AT91_CAST(AT91_REG *)         0xFFFA0024) // (TC0) Interrupt Enable Register\r
+#define AT91C_TC0_RA    (AT91_CAST(AT91_REG *)         0xFFFA0014) // (TC0) Register A\r
+#define AT91C_TC0_IDR   (AT91_CAST(AT91_REG *)         0xFFFA0028) // (TC0) Interrupt Disable Register\r
+#define AT91C_TC0_CV    (AT91_CAST(AT91_REG *)         0xFFFA0010) // (TC0) Counter Value\r
+#define AT91C_TC0_IMR   (AT91_CAST(AT91_REG *)         0xFFFA002C) // (TC0) Interrupt Mask Register\r
+// ========== Register definition for TC1 peripheral ==========\r
+#define AT91C_TC1_RB    (AT91_CAST(AT91_REG *)         0xFFFA0058) // (TC1) Register B\r
+#define AT91C_TC1_CCR   (AT91_CAST(AT91_REG *)         0xFFFA0040) // (TC1) Channel Control Register\r
+#define AT91C_TC1_IER   (AT91_CAST(AT91_REG *)         0xFFFA0064) // (TC1) Interrupt Enable Register\r
+#define AT91C_TC1_IDR   (AT91_CAST(AT91_REG *)         0xFFFA0068) // (TC1) Interrupt Disable Register\r
+#define AT91C_TC1_SR    (AT91_CAST(AT91_REG *)         0xFFFA0060) // (TC1) Status Register\r
+#define AT91C_TC1_CMR   (AT91_CAST(AT91_REG *)         0xFFFA0044) // (TC1) Channel Mode Register (Capture Mode / Waveform Mode)\r
+#define AT91C_TC1_RA    (AT91_CAST(AT91_REG *)         0xFFFA0054) // (TC1) Register A\r
+#define AT91C_TC1_RC    (AT91_CAST(AT91_REG *)         0xFFFA005C) // (TC1) Register C\r
+#define AT91C_TC1_IMR   (AT91_CAST(AT91_REG *)         0xFFFA006C) // (TC1) Interrupt Mask Register\r
+#define AT91C_TC1_CV    (AT91_CAST(AT91_REG *)         0xFFFA0050) // (TC1) Counter Value\r
+// ========== Register definition for TC2 peripheral ==========\r
+#define AT91C_TC2_CMR   (AT91_CAST(AT91_REG *)         0xFFFA0084) // (TC2) Channel Mode Register (Capture Mode / Waveform Mode)\r
+#define AT91C_TC2_CCR   (AT91_CAST(AT91_REG *)         0xFFFA0080) // (TC2) Channel Control Register\r
+#define AT91C_TC2_CV    (AT91_CAST(AT91_REG *)         0xFFFA0090) // (TC2) Counter Value\r
+#define AT91C_TC2_RA    (AT91_CAST(AT91_REG *)         0xFFFA0094) // (TC2) Register A\r
+#define AT91C_TC2_RB    (AT91_CAST(AT91_REG *)         0xFFFA0098) // (TC2) Register B\r
+#define AT91C_TC2_IDR   (AT91_CAST(AT91_REG *)         0xFFFA00A8) // (TC2) Interrupt Disable Register\r
+#define AT91C_TC2_IMR   (AT91_CAST(AT91_REG *)         0xFFFA00AC) // (TC2) Interrupt Mask Register\r
+#define AT91C_TC2_RC    (AT91_CAST(AT91_REG *)         0xFFFA009C) // (TC2) Register C\r
+#define AT91C_TC2_IER   (AT91_CAST(AT91_REG *)         0xFFFA00A4) // (TC2) Interrupt Enable Register\r
+#define AT91C_TC2_SR    (AT91_CAST(AT91_REG *)         0xFFFA00A0) // (TC2) Status Register\r
+// ========== Register definition for TCB peripheral ==========\r
+#define AT91C_TCB_BMR   (AT91_CAST(AT91_REG *)         0xFFFA00C4) // (TCB) TC Block Mode Register\r
+#define AT91C_TCB_BCR   (AT91_CAST(AT91_REG *)         0xFFFA00C0) // (TCB) TC Block Control Register\r
+// ========== Register definition for PWMC_CH3 peripheral ==========\r
+#define AT91C_PWMC_CH3_CUPDR (AT91_CAST(AT91_REG *)    0xFFFCC270) // (PWMC_CH3) Channel Update Register\r
+#define AT91C_PWMC_CH3_Reserved (AT91_CAST(AT91_REG *)         0xFFFCC274) // (PWMC_CH3) Reserved\r
+#define AT91C_PWMC_CH3_CPRDR (AT91_CAST(AT91_REG *)    0xFFFCC268) // (PWMC_CH3) Channel Period Register\r
+#define AT91C_PWMC_CH3_CDTYR (AT91_CAST(AT91_REG *)    0xFFFCC264) // (PWMC_CH3) Channel Duty Cycle Register\r
+#define AT91C_PWMC_CH3_CCNTR (AT91_CAST(AT91_REG *)    0xFFFCC26C) // (PWMC_CH3) Channel Counter Register\r
+#define AT91C_PWMC_CH3_CMR (AT91_CAST(AT91_REG *)      0xFFFCC260) // (PWMC_CH3) Channel Mode Register\r
+// ========== Register definition for PWMC_CH2 peripheral ==========\r
+#define AT91C_PWMC_CH2_Reserved (AT91_CAST(AT91_REG *)         0xFFFCC254) // (PWMC_CH2) Reserved\r
+#define AT91C_PWMC_CH2_CMR (AT91_CAST(AT91_REG *)      0xFFFCC240) // (PWMC_CH2) Channel Mode Register\r
+#define AT91C_PWMC_CH2_CCNTR (AT91_CAST(AT91_REG *)    0xFFFCC24C) // (PWMC_CH2) Channel Counter Register\r
+#define AT91C_PWMC_CH2_CPRDR (AT91_CAST(AT91_REG *)    0xFFFCC248) // (PWMC_CH2) Channel Period Register\r
+#define AT91C_PWMC_CH2_CUPDR (AT91_CAST(AT91_REG *)    0xFFFCC250) // (PWMC_CH2) Channel Update Register\r
+#define AT91C_PWMC_CH2_CDTYR (AT91_CAST(AT91_REG *)    0xFFFCC244) // (PWMC_CH2) Channel Duty Cycle Register\r
+// ========== Register definition for PWMC_CH1 peripheral ==========\r
+#define AT91C_PWMC_CH1_Reserved (AT91_CAST(AT91_REG *)         0xFFFCC234) // (PWMC_CH1) Reserved\r
+#define AT91C_PWMC_CH1_CUPDR (AT91_CAST(AT91_REG *)    0xFFFCC230) // (PWMC_CH1) Channel Update Register\r
+#define AT91C_PWMC_CH1_CPRDR (AT91_CAST(AT91_REG *)    0xFFFCC228) // (PWMC_CH1) Channel Period Register\r
+#define AT91C_PWMC_CH1_CCNTR (AT91_CAST(AT91_REG *)    0xFFFCC22C) // (PWMC_CH1) Channel Counter Register\r
+#define AT91C_PWMC_CH1_CDTYR (AT91_CAST(AT91_REG *)    0xFFFCC224) // (PWMC_CH1) Channel Duty Cycle Register\r
+#define AT91C_PWMC_CH1_CMR (AT91_CAST(AT91_REG *)      0xFFFCC220) // (PWMC_CH1) Channel Mode Register\r
+// ========== Register definition for PWMC_CH0 peripheral ==========\r
+#define AT91C_PWMC_CH0_Reserved (AT91_CAST(AT91_REG *)         0xFFFCC214) // (PWMC_CH0) Reserved\r
+#define AT91C_PWMC_CH0_CPRDR (AT91_CAST(AT91_REG *)    0xFFFCC208) // (PWMC_CH0) Channel Period Register\r
+#define AT91C_PWMC_CH0_CDTYR (AT91_CAST(AT91_REG *)    0xFFFCC204) // (PWMC_CH0) Channel Duty Cycle Register\r
+#define AT91C_PWMC_CH0_CMR (AT91_CAST(AT91_REG *)              0xFFFCC200) // (PWMC_CH0) Channel Mode Register\r
+#define AT91C_PWMC_CH0_CUPDR (AT91_CAST(AT91_REG *)    0xFFFCC210) // (PWMC_CH0) Channel Update Register\r
+#define AT91C_PWMC_CH0_CCNTR (AT91_CAST(AT91_REG *)    0xFFFCC20C) // (PWMC_CH0) Channel Counter Register\r
+// ========== Register definition for PWMC peripheral ==========\r
+#define AT91C_PWMC_IDR  (AT91_CAST(AT91_REG *)         0xFFFCC014) // (PWMC) PWMC Interrupt Disable Register\r
+#define AT91C_PWMC_DIS  (AT91_CAST(AT91_REG *)         0xFFFCC008) // (PWMC) PWMC Disable Register\r
+#define AT91C_PWMC_IER  (AT91_CAST(AT91_REG *)         0xFFFCC010) // (PWMC) PWMC Interrupt Enable Register\r
+#define AT91C_PWMC_VR   (AT91_CAST(AT91_REG *)         0xFFFCC0FC) // (PWMC) PWMC Version Register\r
+#define AT91C_PWMC_ISR  (AT91_CAST(AT91_REG *)         0xFFFCC01C) // (PWMC) PWMC Interrupt Status Register\r
+#define AT91C_PWMC_SR   (AT91_CAST(AT91_REG *)         0xFFFCC00C) // (PWMC) PWMC Status Register\r
+#define AT91C_PWMC_IMR  (AT91_CAST(AT91_REG *)         0xFFFCC018) // (PWMC) PWMC Interrupt Mask Register\r
+#define AT91C_PWMC_MR   (AT91_CAST(AT91_REG *)         0xFFFCC000) // (PWMC) PWMC Mode Register\r
+#define AT91C_PWMC_ENA  (AT91_CAST(AT91_REG *)         0xFFFCC004) // (PWMC) PWMC Enable Register\r
+// ========== Register definition for UDP peripheral ==========\r
+#define AT91C_UDP_IMR   (AT91_CAST(AT91_REG *)         0xFFFB0018) // (UDP) Interrupt Mask Register\r
+#define AT91C_UDP_FADDR (AT91_CAST(AT91_REG *)         0xFFFB0008) // (UDP) Function Address Register\r
+#define AT91C_UDP_NUM   (AT91_CAST(AT91_REG *)         0xFFFB0000) // (UDP) Frame Number Register\r
+#define AT91C_UDP_FDR   (AT91_CAST(AT91_REG *)         0xFFFB0050) // (UDP) Endpoint FIFO Data Register\r
+#define AT91C_UDP_ISR   (AT91_CAST(AT91_REG *)         0xFFFB001C) // (UDP) Interrupt Status Register\r
+#define AT91C_UDP_CSR   (AT91_CAST(AT91_REG *)         0xFFFB0030) // (UDP) Endpoint Control and Status Register\r
+#define AT91C_UDP_IDR   (AT91_CAST(AT91_REG *)         0xFFFB0014) // (UDP) Interrupt Disable Register\r
+#define AT91C_UDP_ICR   (AT91_CAST(AT91_REG *)         0xFFFB0020) // (UDP) Interrupt Clear Register\r
+#define AT91C_UDP_RSTEP (AT91_CAST(AT91_REG *)         0xFFFB0028) // (UDP) Reset Endpoint Register\r
+#define AT91C_UDP_TXVC  (AT91_CAST(AT91_REG *)         0xFFFB0074) // (UDP) Transceiver Control Register\r
+#define AT91C_UDP_GLBSTATE (AT91_CAST(AT91_REG *)      0xFFFB0004) // (UDP) Global State Register\r
+#define AT91C_UDP_IER   (AT91_CAST(AT91_REG *)         0xFFFB0010) // (UDP) Interrupt Enable Register\r
+\r
+// *****************************************************************************\r
+//               PIO DEFINITIONS FOR AT91SAM7S512\r
+// *****************************************************************************\r
+#define AT91C_PIO_PA0        (1 <<  0) // Pin Controlled by PA0\r
+#define AT91C_PA0_PWM0     (AT91C_PIO_PA0) //  PWM Channel 0\r
+#define AT91C_PA0_TIOA0    (AT91C_PIO_PA0) //  Timer Counter 0 Multipurpose Timer I/O Pin A\r
+#define AT91C_PIO_PA1        (1 <<  1) // Pin Controlled by PA1\r
+#define AT91C_PA1_PWM1     (AT91C_PIO_PA1) //  PWM Channel 1\r
+#define AT91C_PA1_TIOB0    (AT91C_PIO_PA1) //  Timer Counter 0 Multipurpose Timer I/O Pin B\r
+#define AT91C_PIO_PA2        (1 <<  2) // Pin Controlled by PA2\r
+#define AT91C_PA2_PWM2     (AT91C_PIO_PA2) //  PWM Channel 2\r
+#define AT91C_PA2_SCK0     (AT91C_PIO_PA2) //  USART 0 Serial Clock\r
+#define AT91C_PIO_PA3        (1 <<  3) // Pin Controlled by PA3\r
+#define AT91C_PA3_TWD      (AT91C_PIO_PA3) //  TWI Two-wire Serial Data\r
+#define AT91C_PA3_NPCS3    (AT91C_PIO_PA3) //  SPI Peripheral Chip Select 3\r
+#define AT91C_PIO_PA4        (1 <<  4) // Pin Controlled by PA4\r
+#define AT91C_PA4_TWCK     (AT91C_PIO_PA4) //  TWI Two-wire Serial Clock\r
+#define AT91C_PA4_TCLK0    (AT91C_PIO_PA4) //  Timer Counter 0 external clock input\r
+#define AT91C_PIO_PA5        (1 <<  5) // Pin Controlled by PA5\r
+#define AT91C_PA5_RXD0     (AT91C_PIO_PA5) //  USART 0 Receive Data\r
+#define AT91C_PA5_NPCS3    (AT91C_PIO_PA5) //  SPI Peripheral Chip Select 3\r
+#define AT91C_PIO_PA6        (1 <<  6) // Pin Controlled by PA6\r
+#define AT91C_PA6_TXD0     (AT91C_PIO_PA6) //  USART 0 Transmit Data\r
+#define AT91C_PA6_PCK0     (AT91C_PIO_PA6) //  PMC Programmable Clock Output 0\r
+#define AT91C_PIO_PA7        (1 <<  7) // Pin Controlled by PA7\r
+#define AT91C_PA7_RTS0     (AT91C_PIO_PA7) //  USART 0 Ready To Send\r
+#define AT91C_PA7_PWM3     (AT91C_PIO_PA7) //  PWM Channel 3\r
+#define AT91C_PIO_PA8        (1 <<  8) // Pin Controlled by PA8\r
+#define AT91C_PA8_CTS0     (AT91C_PIO_PA8) //  USART 0 Clear To Send\r
+#define AT91C_PA8_ADTRG    (AT91C_PIO_PA8) //  ADC External Trigger\r
+#define AT91C_PIO_PA9        (1 <<  9) // Pin Controlled by PA9\r
+#define AT91C_PA9_DRXD     (AT91C_PIO_PA9) //  DBGU Debug Receive Data\r
+#define AT91C_PA9_NPCS1    (AT91C_PIO_PA9) //  SPI Peripheral Chip Select 1\r
+#define AT91C_PIO_PA10       (1 << 10) // Pin Controlled by PA10\r
+#define AT91C_PA10_DTXD     (AT91C_PIO_PA10) //  DBGU Debug Transmit Data\r
+#define AT91C_PA10_NPCS2    (AT91C_PIO_PA10) //  SPI Peripheral Chip Select 2\r
+#define AT91C_PIO_PA11       (1 << 11) // Pin Controlled by PA11\r
+#define AT91C_PA11_NPCS0    (AT91C_PIO_PA11) //  SPI Peripheral Chip Select 0\r
+#define AT91C_PA11_PWM0     (AT91C_PIO_PA11) //  PWM Channel 0\r
+#define AT91C_PIO_PA12       (1 << 12) // Pin Controlled by PA12\r
+#define AT91C_PA12_MISO     (AT91C_PIO_PA12) //  SPI Master In Slave\r
+#define AT91C_PA12_PWM1     (AT91C_PIO_PA12) //  PWM Channel 1\r
+#define AT91C_PIO_PA13       (1 << 13) // Pin Controlled by PA13\r
+#define AT91C_PA13_MOSI     (AT91C_PIO_PA13) //  SPI Master Out Slave\r
+#define AT91C_PA13_PWM2     (AT91C_PIO_PA13) //  PWM Channel 2\r
+#define AT91C_PIO_PA14       (1 << 14) // Pin Controlled by PA14\r
+#define AT91C_PA14_SPCK     (AT91C_PIO_PA14) //  SPI Serial Clock\r
+#define AT91C_PA14_PWM3     (AT91C_PIO_PA14) //  PWM Channel 3\r
+#define AT91C_PIO_PA15       (1 << 15) // Pin Controlled by PA15\r
+#define AT91C_PA15_TF       (AT91C_PIO_PA15) //  SSC Transmit Frame Sync\r
+#define AT91C_PA15_TIOA1    (AT91C_PIO_PA15) //  Timer Counter 1 Multipurpose Timer I/O Pin A\r
+#define AT91C_PIO_PA16       (1 << 16) // Pin Controlled by PA16\r
+#define AT91C_PA16_TK       (AT91C_PIO_PA16) //  SSC Transmit Clock\r
+#define AT91C_PA16_TIOB1    (AT91C_PIO_PA16) //  Timer Counter 1 Multipurpose Timer I/O Pin B\r
+#define AT91C_PIO_PA17       (1 << 17) // Pin Controlled by PA17\r
+#define AT91C_PA17_TD       (AT91C_PIO_PA17) //  SSC Transmit data\r
+#define AT91C_PA17_PCK1     (AT91C_PIO_PA17) //  PMC Programmable Clock Output 1\r
+#define AT91C_PIO_PA18       (1 << 18) // Pin Controlled by PA18\r
+#define AT91C_PA18_RD       (AT91C_PIO_PA18) //  SSC Receive Data\r
+#define AT91C_PA18_PCK2     (AT91C_PIO_PA18) //  PMC Programmable Clock Output 2\r
+#define AT91C_PIO_PA19       (1 << 19) // Pin Controlled by PA19\r
+#define AT91C_PA19_RK       (AT91C_PIO_PA19) //  SSC Receive Clock\r
+#define AT91C_PA19_FIQ      (AT91C_PIO_PA19) //  AIC Fast Interrupt Input\r
+#define AT91C_PIO_PA20       (1 << 20) // Pin Controlled by PA20\r
+#define AT91C_PA20_RF       (AT91C_PIO_PA20) //  SSC Receive Frame Sync\r
+#define AT91C_PA20_IRQ0     (AT91C_PIO_PA20) //  External Interrupt 0\r
+#define AT91C_PIO_PA21       (1 << 21) // Pin Controlled by PA21\r
+#define AT91C_PA21_RXD1     (AT91C_PIO_PA21) //  USART 1 Receive Data\r
+#define AT91C_PA21_PCK1     (AT91C_PIO_PA21) //  PMC Programmable Clock Output 1\r
+#define AT91C_PIO_PA22       (1 << 22) // Pin Controlled by PA22\r
+#define AT91C_PA22_TXD1     (AT91C_PIO_PA22) //  USART 1 Transmit Data\r
+#define AT91C_PA22_NPCS3    (AT91C_PIO_PA22) //  SPI Peripheral Chip Select 3\r
+#define AT91C_PIO_PA23       (1 << 23) // Pin Controlled by PA23\r
+#define AT91C_PA23_SCK1     (AT91C_PIO_PA23) //  USART 1 Serial Clock\r
+#define AT91C_PA23_PWM0     (AT91C_PIO_PA23) //  PWM Channel 0\r
+#define AT91C_PIO_PA24       (1 << 24) // Pin Controlled by PA24\r
+#define AT91C_PA24_RTS1     (AT91C_PIO_PA24) //  USART 1 Ready To Send\r
+#define AT91C_PA24_PWM1     (AT91C_PIO_PA24) //  PWM Channel 1\r
+#define AT91C_PIO_PA25       (1 << 25) // Pin Controlled by PA25\r
+#define AT91C_PA25_CTS1     (AT91C_PIO_PA25) //  USART 1 Clear To Send\r
+#define AT91C_PA25_PWM2     (AT91C_PIO_PA25) //  PWM Channel 2\r
+#define AT91C_PIO_PA26       (1 << 26) // Pin Controlled by PA26\r
+#define AT91C_PA26_DCD1     (AT91C_PIO_PA26) //  USART 1 Data Carrier Detect\r
+#define AT91C_PA26_TIOA2    (AT91C_PIO_PA26) //  Timer Counter 2 Multipurpose Timer I/O Pin A\r
+#define AT91C_PIO_PA27       (1 << 27) // Pin Controlled by PA27\r
+#define AT91C_PA27_DTR1     (AT91C_PIO_PA27) //  USART 1 Data Terminal ready\r
+#define AT91C_PA27_TIOB2    (AT91C_PIO_PA27) //  Timer Counter 2 Multipurpose Timer I/O Pin B\r
+#define AT91C_PIO_PA28       (1 << 28) // Pin Controlled by PA28\r
+#define AT91C_PA28_DSR1     (AT91C_PIO_PA28) //  USART 1 Data Set ready\r
+#define AT91C_PA28_TCLK1    (AT91C_PIO_PA28) //  Timer Counter 1 external clock input\r
+#define AT91C_PIO_PA29       (1 << 29) // Pin Controlled by PA29\r
+#define AT91C_PA29_RI1      (AT91C_PIO_PA29) //  USART 1 Ring Indicator\r
+#define AT91C_PA29_TCLK2    (AT91C_PIO_PA29) //  Timer Counter 2 external clock input\r
+#define AT91C_PIO_PA30       (1 << 30) // Pin Controlled by PA30\r
+#define AT91C_PA30_IRQ1     (AT91C_PIO_PA30) //  External Interrupt 1\r
+#define AT91C_PA30_NPCS2    (AT91C_PIO_PA30) //  SPI Peripheral Chip Select 2\r
+#define AT91C_PIO_PA31       (1 << 31) // Pin Controlled by PA31\r
+#define AT91C_PA31_NPCS1    (AT91C_PIO_PA31) //  SPI Peripheral Chip Select 1\r
+#define AT91C_PA31_PCK2     (AT91C_PIO_PA31) //  PMC Programmable Clock Output 2\r
+\r
+// *****************************************************************************\r
+//               PERIPHERAL ID DEFINITIONS FOR AT91SAM7S512\r
+// *****************************************************************************\r
+#define AT91C_ID_FIQ    ( 0) // Advanced Interrupt Controller (FIQ)\r
+#define AT91C_ID_SYS    ( 1) // System Peripheral\r
+#define AT91C_ID_PIOA   ( 2) // Parallel IO Controller\r
+#define AT91C_ID_3_Reserved ( 3) // Reserved\r
+#define AT91C_ID_ADC    ( 4) // Analog-to-Digital Converter\r
+#define AT91C_ID_SPI    ( 5) // Serial Peripheral Interface\r
+#define AT91C_ID_US0    ( 6) // USART 0\r
+#define AT91C_ID_US1    ( 7) // USART 1\r
+#define AT91C_ID_SSC    ( 8) // Serial Synchronous Controller\r
+#define AT91C_ID_TWI    ( 9) // Two-Wire Interface\r
+#define AT91C_ID_PWMC   (10) // PWM Controller\r
+#define AT91C_ID_UDP    (11) // USB Device Port\r
+#define AT91C_ID_TC0    (12) // Timer Counter 0\r
+#define AT91C_ID_TC1    (13) // Timer Counter 1\r
+#define AT91C_ID_TC2    (14) // Timer Counter 2\r
+#define AT91C_ID_15_Reserved (15) // Reserved\r
+#define AT91C_ID_16_Reserved (16) // Reserved\r
+#define AT91C_ID_17_Reserved (17) // Reserved\r
+#define AT91C_ID_18_Reserved (18) // Reserved\r
+#define AT91C_ID_19_Reserved (19) // Reserved\r
+#define AT91C_ID_20_Reserved (20) // Reserved\r
+#define AT91C_ID_21_Reserved (21) // Reserved\r
+#define AT91C_ID_22_Reserved (22) // Reserved\r
+#define AT91C_ID_23_Reserved (23) // Reserved\r
+#define AT91C_ID_24_Reserved (24) // Reserved\r
+#define AT91C_ID_25_Reserved (25) // Reserved\r
+#define AT91C_ID_26_Reserved (26) // Reserved\r
+#define AT91C_ID_27_Reserved (27) // Reserved\r
+#define AT91C_ID_28_Reserved (28) // Reserved\r
+#define AT91C_ID_29_Reserved (29) // Reserved\r
+#define AT91C_ID_IRQ0   (30) // Advanced Interrupt Controller (IRQ0)\r
+#define AT91C_ID_IRQ1   (31) // Advanced Interrupt Controller (IRQ1)\r
+#define AT91C_ALL_INT   (0xC0007FF7) // ALL VALID INTERRUPTS\r
+\r
+// *****************************************************************************\r
+//               BASE ADDRESS DEFINITIONS FOR AT91SAM7S512\r
+// *****************************************************************************\r
+#define AT91C_BASE_SYS       (AT91_CAST(AT91PS_SYS)    0xFFFFF000) // (SYS) Base Address\r
+#define AT91C_BASE_AIC       (AT91_CAST(AT91PS_AIC)    0xFFFFF000) // (AIC) Base Address\r
+#define AT91C_BASE_PDC_DBGU  (AT91_CAST(AT91PS_PDC)    0xFFFFF300) // (PDC_DBGU) Base Address\r
+#define AT91C_BASE_DBGU      (AT91_CAST(AT91PS_DBGU)   0xFFFFF200) // (DBGU) Base Address\r
+#define AT91C_BASE_PIOA      (AT91_CAST(AT91PS_PIO)    0xFFFFF400) // (PIOA) Base Address\r
+#define AT91C_BASE_CKGR      (AT91_CAST(AT91PS_CKGR)   0xFFFFFC20) // (CKGR) Base Address\r
+#define AT91C_BASE_PMC       (AT91_CAST(AT91PS_PMC)    0xFFFFFC00) // (PMC) Base Address\r
+#define AT91C_BASE_RSTC      (AT91_CAST(AT91PS_RSTC)   0xFFFFFD00) // (RSTC) Base Address\r
+#define AT91C_BASE_RTTC      (AT91_CAST(AT91PS_RTTC)   0xFFFFFD20) // (RTTC) Base Address\r
+#define AT91C_BASE_PITC      (AT91_CAST(AT91PS_PITC)   0xFFFFFD30) // (PITC) Base Address\r
+#define AT91C_BASE_WDTC      (AT91_CAST(AT91PS_WDTC)   0xFFFFFD40) // (WDTC) Base Address\r
+#define AT91C_BASE_VREG      (AT91_CAST(AT91PS_VREG)   0xFFFFFD60) // (VREG) Base Address\r
+#define AT91C_BASE_EFC0      (AT91_CAST(AT91PS_EFC)    0xFFFFFF60) // (EFC0) Base Address\r
+#define AT91C_BASE_EFC1      (AT91_CAST(AT91PS_EFC)    0xFFFFFF70) // (EFC1) Base Address\r
+#define AT91C_BASE_MC        (AT91_CAST(AT91PS_MC)             0xFFFFFF00) // (MC) Base Address\r
+#define AT91C_BASE_PDC_SPI   (AT91_CAST(AT91PS_PDC)    0xFFFE0100) // (PDC_SPI) Base Address\r
+#define AT91C_BASE_SPI       (AT91_CAST(AT91PS_SPI)    0xFFFE0000) // (SPI) Base Address\r
+#define AT91C_BASE_PDC_ADC   (AT91_CAST(AT91PS_PDC)    0xFFFD8100) // (PDC_ADC) Base Address\r
+#define AT91C_BASE_ADC       (AT91_CAST(AT91PS_ADC)    0xFFFD8000) // (ADC) Base Address\r
+#define AT91C_BASE_PDC_SSC   (AT91_CAST(AT91PS_PDC)    0xFFFD4100) // (PDC_SSC) Base Address\r
+#define AT91C_BASE_SSC       (AT91_CAST(AT91PS_SSC)    0xFFFD4000) // (SSC) Base Address\r
+#define AT91C_BASE_PDC_US1   (AT91_CAST(AT91PS_PDC)    0xFFFC4100) // (PDC_US1) Base Address\r
+#define AT91C_BASE_US1       (AT91_CAST(AT91PS_USART)  0xFFFC4000) // (US1) Base Address\r
+#define AT91C_BASE_PDC_US0   (AT91_CAST(AT91PS_PDC)    0xFFFC0100) // (PDC_US0) Base Address\r
+#define AT91C_BASE_US0       (AT91_CAST(AT91PS_USART)  0xFFFC0000) // (US0) Base Address\r
+#define AT91C_BASE_TWI       (AT91_CAST(AT91PS_TWI)    0xFFFB8000) // (TWI) Base Address\r
+#define AT91C_BASE_TC0       (AT91_CAST(AT91PS_TC)             0xFFFA0000) // (TC0) Base Address\r
+#define AT91C_BASE_TC1       (AT91_CAST(AT91PS_TC)             0xFFFA0040) // (TC1) Base Address\r
+#define AT91C_BASE_TC2       (AT91_CAST(AT91PS_TC)             0xFFFA0080) // (TC2) Base Address\r
+#define AT91C_BASE_TCB       (AT91_CAST(AT91PS_TCB)    0xFFFA0000) // (TCB) Base Address\r
+#define AT91C_BASE_PWMC_CH3  (AT91_CAST(AT91PS_PWMC_CH) 0xFFFCC260) // (PWMC_CH3) Base Address\r
+#define AT91C_BASE_PWMC_CH2  (AT91_CAST(AT91PS_PWMC_CH) 0xFFFCC240) // (PWMC_CH2) Base Address\r
+#define AT91C_BASE_PWMC_CH1  (AT91_CAST(AT91PS_PWMC_CH) 0xFFFCC220) // (PWMC_CH1) Base Address\r
+#define AT91C_BASE_PWMC_CH0  (AT91_CAST(AT91PS_PWMC_CH) 0xFFFCC200) // (PWMC_CH0) Base Address\r
+#define AT91C_BASE_PWMC      (AT91_CAST(AT91PS_PWMC)   0xFFFCC000) // (PWMC) Base Address\r
+#define AT91C_BASE_UDP       (AT91_CAST(AT91PS_UDP)    0xFFFB0000) // (UDP) Base Address\r
+\r
+// *****************************************************************************\r
+//               MEMORY MAPPING DEFINITIONS FOR AT91SAM7S512\r
+// *****************************************************************************\r
+// ISRAM\r
+#define AT91C_ISRAM     (0x00200000) // Internal SRAM base address\r
+#define AT91C_ISRAM_SIZE        (0x00010000) // Internal SRAM size in byte (64 Kbytes)\r
+// IFLASH\r
+#define AT91C_IFLASH    (0x00100000) // Internal FLASH base address\r
+#define AT91C_IFLASH_SIZE       (0x00080000) // Internal FLASH size in byte (512 Kbytes)\r
+#define AT91C_IFLASH_PAGE_SIZE  (256) // Internal FLASH Page Size: 256 bytes\r
+#define AT91C_IFLASH_LOCK_REGION_SIZE   (16384) // Internal FLASH Lock Region Size: 16 Kbytes\r
+#define AT91C_IFLASH_NB_OF_PAGES        (2048) // Internal FLASH Number of Pages: 2048 bytes\r
+#define AT91C_IFLASH_NB_OF_LOCK_BITS    (32) // Internal FLASH Number of Lock Bits: 32 bytes\r
+\r
+#endif\r
Impressum, Datenschutz